女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

萬億個晶體管+埃米級設計,新型芯片系統需要AI

新思科技 ? 來源:未知 ? 2023-02-15 18:05 ? 次閱讀

8497c336-ad16-11ed-bfe3-dac502259ad0.gif

我們的工作和生活已經相當智能了,但追求更智能的腳步永遠不會停下…所以,究竟要怎樣才能變得更智能呢?如今的芯片能幫助我們完成這項任務嗎?

答案是:能!在聰明的開發者不斷創新改變世界的同時,EDA專家也在幕后努力忙碌著攻克重大技術挑戰。本文將討論半導體和系統設計行業需要怎么做才能在未來十年繼續推動創新。

AI推動對新芯片架構發展

回看2012年,當時卷積神經網絡(CNN)的概念很火,當時一個現成的高端臺式機顯卡可擁有每秒1.6萬億次的運算能力來加速CNN。如今,憑借ML加速器和功能非常強大的AI處理器,我們正在進入ExaFLOPS級領域(Exaflops超級計算機是每秒浮點運算可達一百億億次的超級計算機,也被稱為頂級超級計算機)其中那些AI處理器擁有數十萬個針對AI優化的內核來處理大型語言模型(LLM)。

這些Transformer神經網絡非常龐大,涵蓋數千億個參數,經過訓練后還可用來撰寫文案、回答問題以及處理語言翻譯等工作。它們還刺激了對領域專用架構的需求,并突出了軟硬件協同優化對于未來實現可擴展的AI系統的重要性。

考慮到ML模型的快速發展,開發者們并不需要對底層硬件進行大幅改進。但在AI時代,性能需要每六個月就要翻一番才能跟上時代發展步伐,摩爾定律與之相比其實已經遠遠落后,特別是在處理LLM方面更是如此。

隨著摩爾定律趨近極限,芯片設計行業也面臨著重重挑戰:

  • 處理能力挑戰:限制了訓練計算量的擴展

  • 內存挑戰:參數數量增長速度遠遠超過了本地內存的擴展速度

  • 帶寬挑戰:硬件遠遠超過了內存和互連帶寬

芯片制造正在接近極限尺寸,密度增加預計將隨著成本的上漲而放緩。從單位產量成本的角度來看,轉向采用更大的芯片尺寸并不能解決問題。

I/O限制正在成為另一個制約因素,近年來,晶粒間互連方面的改善成效甚微。不過高密度集成和封裝技術的進步,包括3D堆疊技術,都在幫助突破這些技術瓶頸,并為新的系統設計架構鋪平道路,讓電子行業在下個十年里能不斷創新。

進入埃米時代

芯片系統才是解決之道

未來將進入埃米時代。片上系統(SoC)需要發展成芯片系統,即高度異質的Multi-Die系統。到2030年,一個用于計算密集型應用的典型系統將包括:多個芯片(有些相互堆疊)、計算資源、內存,并且這些都位于同一個封裝內。隨著先進工藝節點的單位產量成本上升,該策略使設計團隊能夠為子系統逐一決定每個功能應采用哪種工藝技術,從而實現其整體的系統性能和成本目標。

構建包含萬億個晶體管

埃米級設計需要什么?

埃米級談論的是工藝技術的復雜性,而萬億則涉及到功能的規模。要滿足這兩個方面的需求,首先需要重新思考構建此類系統的整體設計方法,同時還要以更經濟高效的方式提供出色的功耗、性能和面積(PPA)。為此,需要在單個晶粒層面和整個Multi-Die系統設計層面采用AI驅動的強大超融合技術。

雖然芯片設計的這一演變是由基于AI的應用以及超大規模數據中心和網絡市場推動的,但很明顯,在幫助改進這些Multi-Die系統的設計方法方面,AI的使用本身將是不可或缺的。將先進智能集成到設計和驗證流程中正在迅速成為未來的發展方向。超融合設計的成功離不開一個融合流程,該流程將融合從RTL到GDSII的所有環節,并通過智能搜索空間優化和ML驅動的大數據設計分析得到增強。

采用整體性方法來

處理系統復雜性

縱觀全球半導體行業的發展軌跡,Multi-Die系統設計顯然將在未來幾年內大幅增長。雖然Multi-Die系統的設計流程目前還是相互脫節的,但為了迎接系統設計新時代,新思科技正在加大對Multi-Die技術的投資。

我們的全棧EDA方法采用靈活且可擴展的集成解決方案,從架構探索到設計、分析和簽核均有涉及,能夠實現Multi-Die/封裝的協同設計。我們用于測試、驗證和芯片生命周期管理(SLM)的Multi-Die解決方案具有智能功能,可以加快大規模的設計收斂,從而實現可靠、安全的運行。我們廣泛的IP產品組合能夠實現高帶寬、低延遲,并可以將所有重要的部分聯系在一起。

一直以來,半導體行業都是由單片SoC主導,如今單片SoC設計正在為萬億晶體管級設計讓路。這些Multi-Die系統的加入需要全面探索,以及支持所有設計風格的能力和規模。雖然這個要求很高,但新思科技已經躍躍欲試,我們將繼續幫助開發者定義和提供影響市場的獨特產品。

851e978a-ad16-11ed-bfe3-dac502259ad0.gif


原文標題:萬億個晶體管+埃米級設計,新型芯片系統需要AI

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    854

    瀏覽量

    51221

原文標題:萬億個晶體管+埃米級設計,新型芯片系統需要AI

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    無結場效應晶體管詳解

    當代所有的集成電路芯片都是由PN結或肖特基勢壘結所構成:雙極結型晶體管(BJT)包含兩背靠背的PN 結,MOSFET也是如此。結型場效應晶體管(JFET) 垂直于溝道方向有一
    的頭像 發表于 05-16 17:32 ?216次閱讀
    無結場效應<b class='flag-5'>晶體管</b>詳解

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管。控制二進制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通
    發表于 04-15 10:24

    晶體管電路設計(下)

    晶體管,FET和IC,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,FET低頻功率放大器的設計與制作,柵極接地放大電路的設計,電流反饋型OP放大器的設計與制作,進晶體管
    發表于 04-14 17:24

    晶體管與場效應的區別 晶體管的封裝類型及其特點

    通過改變溝道中的電場來控制源極和漏極之間的電流。 輸入阻抗 : 晶體管 :輸入阻抗相對較低,因為基極需要電流來控制。 場效應 :輸入阻抗非常高,因為柵極控制是通過電壓實現的,不需要
    的頭像 發表于 12-03 09:42 ?866次閱讀

    什么是晶體管的極性

    晶體管的極性,是一在電子學領域具有基礎且重要意義的概念。為了全面闡述晶體管的極性,我們需要從其定義、分類、工作原理、極性的具體表現以及在實際應用中的意義等多個方面進行深入探討。
    的頭像 發表于 09-14 15:39 ?1384次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?7389次閱讀

    CMOS晶體管和MOSFET晶體管的區別

    CMOS晶體管和MOSFET晶體管在電子領域中都扮演著重要角色,但它們在結構、工作原理和應用方面存在顯著的區別。以下是對兩者區別的詳細闡述。
    的頭像 發表于 09-13 14:09 ?3675次閱讀

    晶體管的spice模型,可以導入TINA嗎?

    晶體管的spice模型,可以導入TINA嗎?謝謝
    發表于 08-26 06:30

    晶體管的漏極與源極有什么區別

    在探討晶體管的漏極(Drain)與源極(Source)的區別時,我們首先需要明確晶體管的基本結構和工作原理。晶體管,尤其是場效應晶體管(FE
    的頭像 發表于 08-13 17:16 ?7988次閱讀

    BFR840L3RHESD晶體管是否可以用來放大nA電流?

    我想知道BFR840L3RHESD晶體管是否可以用來放大nA電流。如果該晶體管不合適,是否有其他晶體管可以實現這一目標,或者是否無法使用晶體管
    發表于 07-23 07:40

    晶體管處于放大狀態的條件是什么

    晶體管是一種半導體器件,廣泛應用于電子設備中。它具有三主要的引腳:基極(B)、發射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發射極之間的電流,來控制集電極和發射極之間的電流。
    的頭像 發表于 07-18 18:15 ?2569次閱讀

    芯片晶體管的深度和寬度有關系嗎

    一、引言 有關系。隨著集成電路技術的飛速發展,芯片晶體管作為電子設備的核心元件,其性能的優化和制造技術的提升成為了行業關注的焦點。在晶體管的眾多設計參數中,深度和寬度是兩至關重要的因素。它們不僅
    的頭像 發表于 07-18 17:23 ?1223次閱讀

    什么是光電晶體管?光電晶體管的工作原理和結構

    光電晶體管是具有三端子(發射極、基極和集電極)或兩端子(發射極和集電極)的半導體器件,并具有光敏基極區域。雖然所有晶體管都對光敏感,但光電晶體管
    的頭像 發表于 07-01 18:13 ?3798次閱讀
    什么是光電<b class='flag-5'>晶體管</b>?光電<b class='flag-5'>晶體管</b>的工作原理和結構

    什么是NPN晶體管?NPN晶體管的工作原理和結構

    NPN晶體管是最常用的雙極結型晶體管,通過將P型半導體夾在兩N型半導體之間而構成。 NPN 晶體管具有三端子:集電極、發射極和基極。 N
    的頭像 發表于 07-01 18:02 ?9064次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結構

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三不同的半導體
    的頭像 發表于 07-01 17:45 ?4829次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖