以下應(yīng)用筆記討論如何使用MAX6819/MAX6820電源排序器對(duì)正負(fù)電源進(jìn)行排序。
將多個(gè)數(shù)字和模擬功能組合到單個(gè)芯片中的高度集成的系統(tǒng)芯片通常需要多個(gè)電源。電源排序不當(dāng)會(huì)導(dǎo)致器件閂鎖、器件啟動(dòng)不正確或長(zhǎng)期可靠性下降。MAX6819/MAX6820為兩個(gè)或多個(gè)電源的排序提供了一種簡(jiǎn)單、可靠、緊湊的方式。
遺憾的是,MAX6819/MAX6820為單電源器件,無法對(duì)低于器件地電位的電壓進(jìn)行排序。MAX6819/MAX6820使用外部N溝道MOSFET在電路之間切換次級(jí)電源。MOSFET 柵極驅(qū)動(dòng),柵極,擺動(dòng)在 V 之間FCW+ 5.5V 和 GND,因此,在負(fù)電源電壓下,MOSFET 無法關(guān)閉。圖1所示為MAX6819/MAX6820在±5V電源電路中采用的示例。
當(dāng)主電源 (VCC1) 低于切換門限時(shí),柵極被驅(qū)動(dòng)至 GND。 7.5V 齊納二極管 (D1) 不導(dǎo)通,允許電阻 R1 將 MOSFET 的柵極拉至負(fù)電源。這導(dǎo)致VGS = 0,禁用MOSFET。一旦VCC1超過切換門限,GATE就會(huì)驅(qū)動(dòng)高電平。VCC1 = VCC2 = +5V時(shí),VGATE(高電平) = +10.5V。當(dāng)D1兩端的壓降為7.5V時(shí),VG = +3V,提供VGS = +8V。 選擇7.5V齊納二極管是因?yàn)樗峁?V柵極驅(qū)動(dòng),足以將MOSFET上的IR壓降降至最低。通過選擇較低電壓齊納二極管可以進(jìn)一步降低RON,但要注意柵極電流。尺寸為R1,使得產(chǎn)生的VGS不會(huì)導(dǎo)致柵極電流消耗大于5μA。較大的負(fù)載將降低VGATE(HIGH),從而降低器件完全增強(qiáng)MOSFET的能力。
審核編輯:郭婷
-
電源
+關(guān)注
關(guān)注
185文章
18231瀏覽量
254729 -
MOSFET
+關(guān)注
關(guān)注
149文章
8134瀏覽量
218049
發(fā)布評(píng)論請(qǐng)先 登錄
Labview 數(shù)組排序無法正常顯示正數(shù)并排序問題
電源排序得以簡(jiǎn)化
四種FPGA 電源排序方案
關(guān)于電源排序的解決方案你了解嗎
MAX6876電源跟蹤/排序器用戶指南

高可靠系統(tǒng)的電源電壓監(jiān)控和排序

高可靠系統(tǒng)的電源電壓監(jiān)控和排序

mapreduce二次排序_ mapreduce二次排序原理

揭秘冒泡排序、交換排序和插入排序
多個(gè)電壓系統(tǒng)需要電源電壓排序

隨機(jī)數(shù)字排序教程

如何對(duì)SAR ADC電源進(jìn)行排序

評(píng)論