我們在文中常說的7nm和12nm其實是工藝制程,也就是處理器的蝕刻尺寸,就是我們八一個單位的電晶體刻在多大尺寸的一塊芯片上。
手機處理器和電腦處理器不同,因為手機大小和空間給處理器的是比較小的,所以在選擇處理器上也將會對它的性能表現、功耗、扇熱效率會有比較高的要求。手機芯片的工藝制程越高,芯片的性能將會越強,功耗反而越低。
在制造過程中首先我們的知道柵極規格的大小和工藝將直接決定了晶體管的大小。其中柵極規格就是芯片的工藝制程,工藝制程越小,晶體管的體積也就越小,電流通過柵極的損耗以及發熱量也就越小。同時芯片可以實現的功能就多。
綜合極客談科技整合
審核編輯:郭婷
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
處理器
+關注
關注
68文章
19808瀏覽量
233570 -
芯片
+關注
關注
459文章
52192瀏覽量
436252
發布評論請先 登錄
相關推薦
熱點推薦
三星在4nm邏輯芯片上實現40%以上的測試良率
%左右開始,隨著進入量產階段,良率會逐漸提高”。
星電子將在 12Hi HBM4 中采用 1c nm DRAM 內存芯片和 4nm 邏輯芯片
發表于 04-18 10:52
用單片機的SPI控制ADS1191,發送命令寫寄存器后讀取相應寄存器的值就不一樣,而且每次讀出來的都不一樣,為什么?
現用單片機的SPI控制ADS1191,使用內置晶振時鐘,發送命令寫寄存器后,再讀取相應寄存器的值就不一樣,而且每次讀出來的都不一樣,設置讓CLK腳在起振后輸出時鐘信號,示波器也測不到相應的時鐘信號,請給予提示,已經停在這2天了。。。。。。
發表于 01-23 08:38
多路采集的空測試值,為什么不裝傳感器的時候每一個原點值不一樣?
一個8路采集項目,壓力采集都沒有問題,現在問題是不裝傳感器的時候每一個原點值不一樣,比如說有4路是10000,有4路是80000,這個是什么
發表于 12-27 10:45
使用ADS1256中出現重新上電會出現讀取AD值不一樣的情況,怎么解決?
您好,我在使用ADS1256中出現重新上電會出現讀取AD值不一樣的情況:我這邊一直給一個恒定的電壓輸入,重復上電斷電讀取AD值的實驗,10次中大約出現兩次讀到的AD值異常偏大,直接測輸入引腳的電壓
發表于 12-13 09:34
ADS1115有很多種系列,他們除了封裝不一樣外,還有什么區別呢?
您好,我最近想要使用TI公司的ADS1115芯片,但是我查閱時,發現了ADS1115有很多種系列,他們除了封裝不一樣外,有什么區別呢。能否
發表于 12-06 07:44
車規電阻和普通電阻有什么不一樣
達到最高的質量和可靠性,甚至接近于零的失效率。 不知道大家平時有沒有注意過車規厚膜電阻和普通厚膜電阻的區別,他們在電性能方面相同,卻在一些隱性參數上不同。今天介紹一下車規電阻和普通電阻有

TAS5719調試DEMO板,有時候輸出幅度會不一樣,為什么?
我想了解TI的TAS5719的壓限功能。并且我發現調試DEMO板,有時候輸出幅度會不一樣!比如,第一次開機我可以輸出電平可以壓在4V左右,但我僅僅調試音量,有可以輸出6V-7V.輸出信
發表于 10-15 08:19
所謂的7nm芯片上沒有一個圖形是7nm的
最近網上因為光刻機的事情,網上又是一陣熱鬧。好多人又開始討論起28nm/7nm的事情了有意無意之間,我也看了不少網上關于國產自主7nm工藝的文章。不過這些文章里更多是抒情和遐想,卻很少

請問OPA552和OPA551有什么區別?
我想用OPA551替代OPA552,我看手冊上說就是電壓轉換的速度和帶寬不一樣 別的我沒看出來,我想問一下TI的工程師這兩個芯片有什么別的區別
發表于 08-27 06:22
為什么不同的片子同相端的電壓不一樣?
輸出是0V。
但用示波器測同相端電壓,有的LM124同相端電壓會高于4.5V的電壓,有的低于4.5V,示波器表筆搭在LM124的3腳上,電壓會被拉低至約1V的樣子。
我想是我對運算放大器的認識上存在問題,請教大神們,為什么不同的片子同相端的電壓不一樣?謝謝!
發表于 08-21 07:45
TINA-TI仿真,為什么VF1和VG1的波形不一樣?
為什么VF1和VG1的波形不一樣?
還有就是如果我把波形的下降沿改為100N,VF1的波形就會被削頂,這個有是什么原因?
發表于 08-19 07:15
傳三星電子12nm級DRAM內存良率不足五成
近日,據韓國媒體報道,三星在其1b nm(即12nm級)DRAM內存生產過程中遇到了良率不足的挑戰。目前,該制程的良率仍低于業界一般目標的80%~90%,僅達到五成左右。為了應對這一局
評論