女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

克服向PCIe Gen3遷移的SoC設計挑戰

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Ali Burney,Prasad S ? 2022-06-14 15:27 ? 次閱讀

PCI-SIG 工作組打算發布每代信號速率翻倍的 PCI Express (PCIe) 版本。從 Gen1 開始,2.5 GT/s 的信令速率在 Gen2 中翻倍至 5 GT/s,原計劃在 Gen3 中翻倍至 10 GT/s。PCIe Gen1 和 Gen2 協議中的編碼需要 20% 的開銷,因此有效數據鏈路速率分別為 2 GT/s 和 4 GT/s。

該小組為 Gen3 確定了兩個選擇:將信令速率提高到 10 GT/s,保持協議的 20% 開銷不變,或者指定 8 GT/s 的較低信令速率和較低的編碼開銷。在對擴展 PCIe 互連帶寬的技術可行性進行了六個月的分析后,該小組確定可以采用主流硅工藝技術制造 8 GT/s。他們還確定 PCIe 可以與現有的低成本材料和基礎設施一起部署,同時保持與 PCIe 堆棧的完全兼容性。

通過將編碼要求從 8b/10b 提高到 128b/130b,新協議將編碼開銷降低到 1-2%。因此,PCIe Gen3 提供了 7.99 GT/s 的有效鏈接速率,從而使 PCIe Gen2 的有效鏈接速率翻了一番。編碼方案的改變還包括如下的加擾/解擾算法:x23 + x21 + x16 + x8 + x5 + x2 + 1。

PHY 實施挑戰:發送、接收

抖動會阻礙大多數通信鏈路的完整性。這在高數據速率通信的情況下更為明顯。為了有效應對這些挑戰,工程師需要最大限度地減少產生的抖動并最大限度地提高抖動容限。在傳輸過程中,鎖相環形式的時鐘生成需要產生盡可能少的噪聲和抖動。

為此,一些設計人員實施了環形振蕩器,而其他設計人員則選擇了電感電容 (LC) 振蕩器。環形振蕩器會產生更多抖動,但在 5 GT/s PCIe Gen2 PHY 中仍然可以管理。然而,對于 8 GT/s 的 Gen3,LC 振蕩器的較低抖動,特別是降低隨機抖動,有助于將誤碼率降低到優于所需的 10 -12。

PCIe Gen3 還集成了可選的擴頻時鐘生成 (SSCG),以降低電磁干擾 (EMI) 的頻譜密度。如果沒有 SSCG,PCIe Gen3 將在時鐘頻率及其諧波上分布的許多窄帶上輻射 EMI。這導致頻譜在某些頻率下可能超過 FCC 和其他監管限制(日本的 JEITA 和歐洲的 IEC)的 EMI。出于這個原因,一些制造商使用 SSCG 在消費產品中實施 PCIe Gen3 并且仍然滿足 EMI 監管要求。

PCIe Gen3 的最大損耗通道需要傳輸去加重和接收均衡。隨著數據速率增加到 8 GT/s,板載數據損失增加,因為傳輸線充當低通濾波器并衰減更高頻率的傳輸。結果:數據看起來已損壞。Gen3 建議對發射機進行去加重以提升高端頻率并去加重低頻。在 Gen3 中,去加重已增加到 7.5 dB,最小上升時間為 19 ps,而 Gen2 規范為 6.5 dB,最小上升時間為 30 ps。建議為 PCIe Gen3 發送器使用三抽頭前饋均衡器。

在接收端,傳輸需要從盡可能多的抖動和噪聲中恢復。不同的 PHY 實現使用不同的均衡方案。一些使用連續時間線性均衡 (CTLE),已證明足以滿足 5 GT/s 傳輸。但是,除了 CTLE,8 GT/s 傳輸還需要接收端的另一個階段,即決策反饋均衡 (DFE)。當適當平衡時,與完全依賴 DFE 相比,這兩種方案可以最大限度地降低功耗。這種平衡的兩級方法以盡可能低的功耗實現開放式眼圖。

具有較少抽頭數的 DFE 實施可降低功耗。通過使用必要的通道模型和平衡的 CTLE-DFE 進行廣泛的系統分析,設計人員可以優化 DFE 中使用的抽頭數量。MoSys 的 PHY 實施已經在 10 GT/s SERDES 芯片中驗證了該架構。

控制器-PHY 互操作

集成 PCIe Gen3 鏈路的片上系統 (SoC) 設計必須同時處理控制器(也稱為 MAC 或鏈路層)和 PHY,如圖 1 所示。控制器與 SoC 的其余部分接口一方面通過片上總線,另一方面通過 PHY。PHY 接口由 PHY Interface for PCI Express (PIPE) 規范明確定義。因此,作為起點,控制器和 PHY 都必須遵守 PIPE 規范,以保持合規性并確保互操作性。

圖 1:為確保互操作性,控制器和 PHY 必須與符合 PIPE 規范的 SoC 設計接口。

poYBAGKoOLKADaTAAAQaUfjW1p0309.png

其他關鍵點

PCIe Gen3 需要幾個其他相關實現,包括 3 dB、12 dB 和 20 dB 的三個不同的分線通道;800 mV 至 1,200 mV 的差分輸出電壓,具有 400 mV 的低功率選項;和交流耦合和標稱 100 歐姆差分終端。直流和奈奎斯特頻率下的差分回波損耗分別為 10 dB 和 15 dB。

MoSys 的 PCIe Gen3 IP 塊實現滿足當前在 v0.71 中發布的所有要求,并提供 GDSII 文件中的物理介質附件 (PMA) 解決方案和作為可綜合 Verilog 寄存器傳輸級別的物理編碼子層 (PCS)。

IP 準備就緒

借助128b/130b 編碼方案和加擾多項式,PCIe Gen3 提出了許多傳輸和接收問題,所有這些問題都在最新規范中得到解決。MoSys 在當前可用的電氣兼容 IP 塊中集成了 PCIe Gen3 功能,使 SoC 設計團隊能夠繼續設計過程并在新產品中利用更高的 8 GT/s 速度。根據規范,這些模塊向后兼容早期規范的 2.5 GT/s 和 5 GT/s 速度。

作者:Ali Burney,Prasad Saggurti

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    114

    文章

    16959

    瀏覽量

    182803
  • 寄存器
    +關注

    關注

    31

    文章

    5421

    瀏覽量

    123247
  • PCIe
    +關注

    關注

    16

    文章

    1322

    瀏覽量

    84636
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    陸芯科技推出IGBT單管AU40N120T3A5

    陸芯科技正式推出1200V40A Gen3的IGBT單管,產品型號為AU40N120T3A5。產品采用LUXIN FS-Trench Gen3平臺,PitchSize 1.6um,TO247封裝。
    的頭像 發表于 05-27 12:04 ?192次閱讀
    陸芯科技推出IGBT單管AU40N120T<b class='flag-5'>3</b>A5

    如何精準提取MOSFET溝道遷移

    溝道有效遷移率(μeff)是CMOS器件性能的關鍵參數。傳統測量方法在高k介質、漏電介質與高速應用中易出現誤差。本文介紹了UFSP(Ultra-Fast Single Pulse)技術如何準確提取遷移率,克服這些
    的頭像 發表于 05-19 14:28 ?363次閱讀
    如何精準提取MOSFET溝道<b class='flag-5'>遷移</b>率

    陸芯科技推出1200V40A GEN3 IGBT單管

    陸芯科技正式推出1200V40A GEN3的IGBT單管,產品型號為YGK40N120TMA1。
    的頭像 發表于 03-11 16:17 ?384次閱讀
    陸芯科技推出1200V40A <b class='flag-5'>GEN3</b> IGBT單管

    高速Gen3快速基因MOSFET提供同類最佳性能

    電子發燒友網站提供《高速Gen3快速基因MOSFET提供同類最佳性能.pdf》資料免費下載
    發表于 01-24 14:00 ?0次下載
    高速<b class='flag-5'>Gen3</b>快速基因MOSFET提供同類最佳性能

    存儲需要Passion!德明利PCIe Gen5 SSD加速AI應用落地

    存儲需要Passion!德明利PCIe Gen5 SSD加速AI應用落地
    的頭像 發表于 01-21 16:33 ?554次閱讀
    存儲需要Passion!德明利<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5 SSD加速AI應用落地

    RZ T2H PCIe裸機程序開發和Linux下的配置介紹

    ,還提供2個PCIe Gen3通道等高速外設。本文主要介紹PCIe外設的功能、裸機下EP模式的程序開發、以及在Linux下,如何編譯網卡的流程。
    的頭像 發表于 12-18 11:14 ?1494次閱讀
    RZ T2H <b class='flag-5'>PCIe</b>裸機程序開發和Linux下的配置介紹

    CDCDB800/803超低附加抖動、8路輸出PCIe Gen1至Gen5時鐘緩沖器

    電子發燒友網站提供《CDCDB800/803超低附加抖動、8路輸出PCIe Gen1至Gen5時鐘緩沖器.pdf》資料免費下載
    發表于 11-26 14:36 ?0次下載
    CDCDB800/803超低附加抖動、8路輸出<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>1至<b class='flag-5'>Gen</b>5時鐘緩沖器

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應用接口及一些特性。
    的頭像 發表于 11-05 15:45 ?2629次閱讀
    Xilinx 7系列FPGA <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen3</b>的應用接口及特性

    CC2651R3和CC2651P3的硬件遷移

    電子發燒友網站提供《CC2651R3和CC2651P3的硬件遷移.pdf》資料免費下載
    發表于 09-26 11:03 ?0次下載
    <b class='flag-5'>向</b>CC2651R<b class='flag-5'>3</b>和CC2651P<b class='flag-5'>3</b>的硬件<b class='flag-5'>遷移</b>

    使用TMUXHS4412多路復用器的PCIe?Gen 4.0應用布局指南

    電子發燒友網站提供《使用TMUXHS4412多路復用器的PCIe?Gen 4.0應用布局指南.pdf》資料免費下載
    發表于 09-14 10:41 ?1次下載
    使用TMUXHS4412多路復用器的<b class='flag-5'>PCIe</b>?<b class='flag-5'>Gen</b> 4.0應用布局指南

    CC2340R5的硬件遷移

    電子發燒友網站提供《CC2340R5的硬件遷移.pdf》資料免費下載
    發表于 09-05 09:22 ?0次下載
    <b class='flag-5'>向</b>CC2340R5的硬件<b class='flag-5'>遷移</b>

    如何進行TI PCIe Gen5轉接驅動器調優

    電子發燒友網站提供《如何進行TI PCIe Gen5轉接驅動器調優.pdf》資料免費下載
    發表于 09-03 11:31 ?0次下載
    如何進行TI <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5轉接驅動器調優

    美光研發出世界首款PCIe Gen6 SSD

    美光公司近期宣布,已成功研發出世界首款PCIe Gen6 SSD,這款設備可實現超26GB/s的順序讀取速度,以此滿足未來數據中心需求,再度彰顯其在存儲技術方面的卓越競爭力。就在最近,他們剛剛推出
    的頭像 發表于 08-07 17:16 ?1177次閱讀

    Prodigy Technovations推出功能強大的PCIe Gen5協議分析儀

    印度班加羅爾2024年7月26日?/美通社/ -- 創新協議分析解決方案的領先供應商Prodigy Technovations今日宣布推出其PGY-PCIeGen5-PA,即PCIe Gen5協議
    的頭像 發表于 07-29 05:36 ?593次閱讀
    Prodigy Technovations推出功能強大的<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5協議分析儀

    陸芯科技推出650V60A GEN3 IGBT單管

    陸芯科技正式推出650V60A GEN3的IGBT單管,產品型號為YGW60N65FMA1,產品采用LUXIN FS-Trench GEN3平臺TO247-3L封裝
    的頭像 發表于 07-14 11:29 ?1185次閱讀
    陸芯科技推出650V60A <b class='flag-5'>GEN3</b> IGBT單管