女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx平臺Aurora IP介紹(二)時鐘與復位

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-19 18:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

為什么每次都將時鐘和復位單獨拿出來講?

對于我們使用Xilinx或其他的成熟IP而言,IP相當于一個黑匣子,內部實現的邏輯功能我們知道,但是控制不了,只能默認OK;一般而言,成熟IP都是經過反復驗證和使用,確實沒有什么問題。所以,IP能不能用,首先要做的就是確保時鐘和復位。

如果初始化不成功,我們也只能從這兩個方面入手檢查。

一、Aurora核的時鐘

打開Aurora配置界面,我們可以看到有三個時鐘:

參考時鐘、init clock、DRP CLOCK,如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復位

對應到代碼:

input INIT_CLK_P;

input INIT_CLK_N;

input DRP_CLK_IN;

input GTXQ0_P;

input GTXQ0_N;

1. GT Refclk : 上一篇我們介紹過,Aurora其實是基于GT作為物理層實現的,這個參考時鐘就是GT的參考時鐘,可以翻筆者之前介紹GTX時鐘博文詳細了解。由外部一對差分輸入時鐘而來,具體根據硬件而定。默認值:125Mhz。

2. INIT CLK :初始化時鐘,之所以要INIT CLK,是因為在GT復位時,user_clk是停止工作的;Xilinx推薦的配置是INIT CLK時鐘頻率要低于GT參考時鐘。另外,筆者在查看example design的時候,發現GT復位是工作在INIT CLK。默認值:50Mhz。

3. DRP CLK : DRP時鐘,動態重配置,感覺沒怎么用到,默認值:50Mhz。對于UltraScale器件而言,DRP CLK與INIT CLK相連接。

我們再打開example design,看看這幾個時鐘跟Aurora核是怎么連接的:

Xilinx平臺Aurora IP介紹(二)時鐘與復位

注意到沒,差分時鐘轉為單端時鐘,這里用了兩個原語:IBUFDS_GTE2是GT專用;IBUFDS則是一般情況使用。

那么,用戶邏輯時鐘又是多少呢?繼續上圖:

Xilinx平臺Aurora IP介紹(二)時鐘與復位

user_clk, 即是用戶邏輯時鐘,我們設計的用戶接口信號(AXI4-S接口)就是工作在該時鐘域。

而tx_out_clk,其實就是GTX里所講的gt_txoutclk。

這里一頓分析,只為了我們更好的了解Aurora核。如果只是使用,我們只需要按照IP配置界面選定的時鐘頻率給過去就好。

需要注意的是,參考時鐘必須由專用GT差分輸入時鐘得到,而INIT_CLK和DRP_CLK可以由PLL輸出。

二、復位設計

先來看下《PG046》文檔對復位的描述:

復位信號是用來將 Aurora 8B/10B core置為一個已知的開始狀態。在復位時,核停止當前所有操作然后重新初始化一個新的channel。

channel:兩個Aurora所建立的鏈路,可以有多條lane,每條lane對應一個高速收發器GT,統稱為channel。

在全雙工模式下,復位信號對channel的TX和RX都進行復位。

在單工模式下,tx_system_reset復位TX鏈路,rx_system_reset復位RX鏈路。

而gt_reset則是復位高速收發器GT,最終也會復位Aurora核。(這說明GT復位更加底層,只要GT復位,就會對核進行復位,后面代碼也會證實這一點)

再來看兩個case:

CASE 1:全雙工配置下的系統復位

在全雙工配置模式下,復位信號應至少保持6個時鐘周期(user_clk)。channel_up在3個時鐘周期(user_clk)后拉低,如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復位

CASE2:全雙工配置下的GT復位

在全雙工配置模式下,GT復位信號應至少保持6個時鐘周期(init_clk)。復位的結果user_clk會在幾個時鐘周期后停止,因為沒有了來自GT的txoutclk。隨后,channel_up也會跟著拉低。跟前文講述一致。如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復位

其他的就不再展開了,感興趣的可以詳細查閱《PG046》。

我們再從代碼的角度來看看復位:

Aurora復位信號有兩個,一個是系統復位RESET,一個是GT復位GT_RESET;復位邏輯就如同前文描述,具體到代碼,感興趣的可以查閱示例工程的reset_logic.v;這里直接給出結論:

1. GT復位更加底層,優先級要高于系統復位RESET;也就是說,若GT復位,那么系統復位也拉高;《PG046》對復位的描述也是如此。

2. 當GT復位沒有拉高時,根據輸入的系統復位RESET,使用移位寄存器對其打拍,輸出復位。

3. GT復位同步于INIT_CLK,所以先將其同步到user_clk時鐘域,再對Aurora進行復位。

最后,Xilinx大佬操作來了!

①channel_up : 只要channel_up信號為高,那么說明核初始化完成,且建立了channel,在channel_up拉高之前,lane_up會拉高。我們邏輯設計可以直接使用該信號,在初始化完成之后,再進行邏輯操作。

②debug流程:具體查看P.105

后記

現在FPGA都集成了高速收發器硬核,各種協議的高速接口都是基于GT物理層來實現的。所以,在學習這些高速接口IP之前,最好先熟悉GT。后面就會發現很多東西都是通的。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2184

    瀏覽量

    124912
  • 時鐘
    +關注

    關注

    11

    文章

    1893

    瀏覽量

    133056
  • 復位
    +關注

    關注

    0

    文章

    179

    瀏覽量

    24634
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    光庭信息SOME/IP平臺融合解決方案介紹

    隨著汽車EE架構向 "中央計算 + 區域控制 + 以太網" 演進,面向服務架構(SOA)成為主流。作為車載服務化通信核心組件,SOME/IP 協議棧的跨平臺兼容性與系統解耦能力,正成為車企應對車型快速迭代的關鍵技術支點。
    的頭像 發表于 06-11 15:00 ?948次閱讀
    光庭信息SOME/<b class='flag-5'>IP</b><b class='flag-5'>平臺</b>融合解決方案<b class='flag-5'>介紹</b>

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發表于 06-03 14:22 ?198次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC<b class='flag-5'>平臺</b>的高速AD/DA案例分享

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現高效的移位寄存器(Shift Register)。該
    的頭像 發表于 05-14 09:36 ?286次閱讀

    智多晶FIFO_Generator IP介紹

    FIFO_Generator是智多晶設計的一款通用型FIFO IP。當前發布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比輸入輸出數據位寬支持和異步FIFO跨時鐘級數配置功能。
    的頭像 發表于 04-25 17:24 ?913次閱讀
    智多晶FIFO_Generator <b class='flag-5'>IP</b><b class='flag-5'>介紹</b>

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬兆以太網通信,大致有三種方法構建協議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實現構建MAC和IP層,這種方式難度會比較大,底層需要完成PHY層的設計,最終我想通過這種方式實現萬兆以太網的搭建。
    的頭像 發表于 04-18 15:16 ?788次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>

    解鎖4K,Xilinx MPSoC ARM + FPGA高清視頻采集與顯示方案!

    XCZU7EV高性能平臺。 方案介紹 4K@60fps視頻源經過HDMI IN接口傳輸至TMDS181IRGZR芯片進行信號轉換,轉換后的高速串行信號通過GTH高速收發器輸入至PL端,利用Xilinx官方的
    的頭像 發表于 01-24 10:27 ?519次閱讀
    解鎖4K,<b class='flag-5'>Xilinx</b> MPSoC ARM + FPGA高清視頻采集與顯示方案!

    【米爾-Xilinx XC7A100T FPGA開發板試用】 UART測試

    硬件: 一 米爾-Xilinx XC7A100T FPG 12V電源適配器 三 下載器 四 win10筆記本 軟件: 一 Vivado (指導手冊有詳細的安裝下載流程) 官方示例工程 這個
    發表于 01-12 10:10

    SRIO介紹xilinx的vivado 2017.4中生成srio例程代碼解釋

    介紹 本處將從SRIO的數據流,數據協議,常用FPGA支持模式,以及IP例程中的時鐘大小計算等部分介紹SRIO的情況。 3.1 SRIO的數據流 SRIO通過生成
    的頭像 發表于 12-10 16:24 ?2658次閱讀
    SRIO<b class='flag-5'>介紹</b>及<b class='flag-5'>xilinx</b>的vivado 2017.4中生成srio例程代碼解釋

    復位電路的設計問題

    都有異步復位端口,因此采用異步復位可以節約資源。 ⑵設計相對簡單。 ⑶異步復位信號識別方便,而且可以很方便地使用fpga的全局復位端口。 缺點:⑴在
    的頭像 發表于 11-15 11:13 ?516次閱讀
    <b class='flag-5'>復位</b>電路的設計問題

    【米爾-Xilinx XC7A100T FPGA開發板試用】+04.SFP之Aurora測試(zmj)

    據;gt_aurora_GT_FRAME_CHECK 模塊檢查回環后收到的數據是否正確。 2.3工程修改 生成Example工程后,需要根據板卡實際狀況進行工程調整。此處主要調整時鐘復位
    發表于 11-14 21:29

    如何申請xilinx IP核的license

    在使用FPGA的時候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
    的頭像 發表于 10-25 16:48 ?1320次閱讀
    如何申請<b class='flag-5'>xilinx</b> <b class='flag-5'>IP</b>核的license

    復位電路介紹 復位電路的原理及作用

    復位電路(Reset Circuit)是現代電子設備中常見的一種關鍵電路,它用于確保在正確的時間和條件下將系統恢復到初始狀態。復位電路的設計和應用對于保障電子系統的穩定性和可靠性至關重要。 一、復位
    的頭像 發表于 10-18 16:44 ?7335次閱讀

    STM32復位電路用復位芯片和阻容復位電路區別

    STM32是一款廣泛使用的微控制器,其復位電路設計對于系統的穩定性和可靠性至關重要。本文將詳細介紹STM32復位電路中使用復位芯片和阻容復位
    的頭像 發表于 08-06 10:26 ?2882次閱讀

    IR900如何從DM4.0平臺遷移到InConnect平臺

    4.0 平臺一些優點,并且功能更加強大,在這里我介紹怎么將IR900系列路由器從DeviceManager 4.0 平臺遷移到InConnect平臺。 InConnect
    發表于 07-25 07:58

    復位電路為什么要加極管

    復位電路中,極管的加入主要出于幾個關鍵原因,這些原因涉及到電路的穩定性、可靠性、以及保護機制等方面。以下是對復位電路為什么要加極管的詳細解析。
    的頭像 發表于 07-24 15:45 ?1896次閱讀