FPGA設(shè)計不是簡單的芯片研究,主要是利用 FPGA 的模式進行其他行業(yè)產(chǎn)品的設(shè)計。
fpga主要有Verilog、VHDL和C語言進行編程,常用的還是前面兩種,雖然有些國外公司試圖C語言替代VHDL語言的目的,但是一般情況不使用C語言進行編程。
據(jù)悉,在IC設(shè)計領(lǐng)域,90%以上公司都是采用verilog進行IC設(shè)計,當然對于PLD/FPGA設(shè)計者而言,兩種語言可以自由切換。
VHDL還是verilog HDL,兩種語言其實差別并不大,描述能力也類似,但是Verilog HDL是目前應(yīng)用最為廣泛的硬件描述語言,在使用上相對來說比較嚴謹,以用來進行各種層次的邏輯設(shè)計,也可以進行數(shù)字系統(tǒng)的邏輯綜合,仿真驗證和時序分析等。
編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1645文章
22036瀏覽量
618126 -
編程語言
+關(guān)注
關(guān)注
10文章
1956瀏覽量
36616
發(fā)布評論請先 登錄
一文詳解Verilog HDL

淺談Verilog和VHDL的區(qū)別

數(shù)字電路編程語言介紹
Verilog 測試平臺設(shè)計方法 Verilog FPGA開發(fā)指南
Verilog與VHDL的比較 Verilog HDL編程技巧
Verilog vhdl fpga
數(shù)字系統(tǒng)設(shè)計與Verilog HDL
Verilog硬件描述語言參考手冊
Verilog HDL的基礎(chǔ)知識

評論