女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡述FPGA的圖像高斯濾波

FPGA之家 ? 來源:記憶面包呀 ? 作者:記憶面包呀 ? 2021-06-27 11:08 ? 次閱讀

在知乎上看到一個比較有意思的話題,卷積為什么叫”卷“積?哈哈哈哈哈

其中有個動圖用卷毛巾生動形象的比喻了卷積的過程。

帶著好奇心先看一下我們最熟悉的卷積公式:

c23ac53e-d6f4-11eb-9e57-12bb97331649.png

還可以改寫成:

c24a6160-d6f4-11eb-9e57-12bb97331649.png

其中a,b表示a+b=n這條直線上所有的點。y(n)就表示這條直線上所有點對應的函數值x(a)h(b)的累加。

以下圖卷毛巾為例,將毛巾沿紅色虛線方向卷起來,設這條紅色虛線為a+b=5,卷起來后這條紅線上的所有函數值都累加到n=5這一點上,即是y(5)的值。

c258cfb6-d6f4-11eb-9e57-12bb97331649.png

1.一維信號的卷積

上面只是從數學公式解釋了卷積是如何計算的,但卷積物理意義是什么呢?

學習信號與系統的時候總是聽老師說信號經過一個系統就是與這個系統進行卷積。所以我們先從一維信號來解釋一下。

(1)表示信號δ(t)經過某系統產生了輸出h(t)。

(2)將信號δ(t)延時τ后,輸出也延時了τ,為h(t-τ)。

(3)將1,2中信號疊加輸入系統后,產生輸出y(t)也進行了一個疊加,輸出等于h(t)+h(t-τ)。

c303bf2a-d6f4-11eb-9e57-12bb97331649.png

再假如有這樣一個x(t),由很多個δ(t)組成,這個δ(t)不正是沖激函數嘛。它經過系統會輸出什么?

c30f72de-d6f4-11eb-9e57-12bb97331649.png

由δ(t)沖激函數的性質

c318c0f0-d6f4-11eb-9e57-12bb97331649.png

帶入便得到了卷積公式。

c3294696-d6f4-11eb-9e57-12bb97331649.png

所以卷積的意義就是累加唄,得到的結果y(t)就表示在t這點的沖激響應和t之前所有沖激響應的”余波“的累加值。(這里累加下限τ=0是因為假設t《0時沒有信號的,不會對t這點產生影響)

2.二維圖像卷積

上升到二維空間,卷積公式變為

c36a2ec2-d6f4-11eb-9e57-12bb97331649.png

以高斯濾波為例,w(x,y)是二維高斯函數。

圖像f與w卷積,可以同樣理解為圖像經過系統w所產生的輸出,而圖像中每個像素點可以理解為一維卷積中的信號δ(t),最終的輸出也是每個像素點沖激響應累加的結果。

累加的上下標a,b代表著能對中心像素產生影響的周圍像素的范圍,而影響的大小取決于①它對中心像素的“余波”;②周圍像素點本身的像素值(相當于一維中的a0,a1 ,a2 。 。 。 。)。

舉個例子,當a,b都為2時,表示以某像素為中心3×3的矩陣內,所有像素都對此像素有影響。

想象一下這個3×3的矩陣中每個像素上都對高斯濾波器產生了沖激響應,可以想象成每個像素上有座山,山坡會延伸到周圍像素上,山的高度可以疊加,那中心點像素的山就是最高的了。

那中間山的高度是多少呢? 取決于:

①周圍像素對中心像素的“余波”;

f(x-1,y-1)在中心像素的“余波”為1,f(x-1,y)在中心像素的“余波”為2,f(x-1,y+1)在中心像素的“余波”為1,f(x,y-1)在中心像素的“余波”為2,f(x,y)自己貢獻了4,f(x,y+1)在中心像素的“余波”為2,f(x+1,y-1)在中心像素的“余波”為1,f(x+1,y)在中心像素的“余波”為2,f(x+1,y+1) 在中心像素的“余波”為1。

②周圍像素點本身的像素值

最終山的高度等于∑(某點像素值 × 其對中心點”余波“)。而“余波”不就是所用的模板嗎。

還有一點需要注意,這個模板并不是我們的w,而是將w翻轉了180度,方便與相同位置像素對應。

由卷積公式得下式,對應圖中相同顏色的相乘。

c397c382-d6f4-11eb-9e57-12bb97331649.png

3.FPGA實現

理解了高斯濾波模板的意義,接下來就考慮如何用FPGA來實現了。由于圖像是一個像素一個像素流入FPGA的,所以怎樣將一個個像素流變成3×3的方塊與我們的模板相乘是一個問題。

還好altera ip核中有個shift_ram,可以將數據緩存后分行輸出。下圖就比較直觀的展現了它的功能。

所以我們需要將數據緩存兩行,每行640個像素,加上當前流入的像素,就可以構成需要的3×3的矩陣了。

c418eab6-d6f4-11eb-9e57-12bb97331649.png

c4220344-d6f4-11eb-9e57-12bb97331649.png

c430d162-d6f4-11eb-9e57-12bb97331649.jpg

最后行場同步需要打兩拍是由于輸入數據的時候數據打了一拍,上圖構建矩陣時打了一拍,詳見完整代碼。

仿真結果

可以看出shift_ram在緩存兩行數據后,就可以三行數據同時輸出。就可以構成3×3的矩陣了。

接下來對這個3×3矩陣進行乘上對應系數再累加,便得到濾波后的像素啦。

c448bbba-d6f4-11eb-9e57-12bb97331649.jpg

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21967

    瀏覽量

    614176
  • 濾波
    +關注

    關注

    10

    文章

    679

    瀏覽量

    57159
  • 數據
    +關注

    關注

    8

    文章

    7241

    瀏覽量

    91020
  • 代碼
    +關注

    關注

    30

    文章

    4887

    瀏覽量

    70264

原文標題:基于FPGA的圖像高斯濾波

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    FPGA上的圖像處理算法集成與優化

    本文詳細介紹了多種圖像處理技術,包括RG/GB單通道提取、亮度和對比度調整、圖像反轉、均值濾波高斯濾波
    的頭像 發表于 02-14 13:46 ?508次閱讀
    <b class='flag-5'>FPGA</b>上的<b class='flag-5'>圖像</b>處理算法集成與優化

    FPGA圖像處理基礎----實現緩存卷積窗口

    像素行與像素窗口 一幅圖像是由一個個像素點構成的,對于一幅480*272大小的圖片來說,其寬度是480,高度是272。在使用FPGA進行圖像處理時,最關鍵的就是使用FPGA內部的存儲資
    的頭像 發表于 02-07 10:43 ?717次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>圖像</b>處理基礎----實現緩存卷積窗口

    基于FPGA實現圖像直方圖設計

    簡單,單采用FPGA來實現直方圖的統計就稍顯麻煩。若使用Xilinx和Altera的FPGA芯片,可以使用HLS來進行圖像的加速處理。但這暫時不是我的重點。 用C語言實現直方圖統計:unsigned
    的頭像 發表于 12-24 10:24 ?677次閱讀
    基于<b class='flag-5'>FPGA</b>實現<b class='flag-5'>圖像</b>直方圖設計

    卡爾曼濾波圖像處理中的應用實例 如何調優卡爾曼濾波參數

    卡爾曼濾波圖像處理中的應用實例 卡爾曼濾波圖像處理中主要應用于目標跟蹤、噪聲消除和圖像恢復等方面。以下是一些具體的應用實例: 目標跟蹤
    的頭像 發表于 12-16 09:11 ?1612次閱讀

    圖像高斯濾波的原理及FPGA實現思路

    1.概念 高斯分布 圖像濾波高斯濾波介紹 圖像處理算法|
    的頭像 發表于 12-07 09:12 ?1758次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>高斯</b><b class='flag-5'>濾波</b>的原理及<b class='flag-5'>FPGA</b>實現思路

    FPGA 實時信號處理應用 FPGA圖像處理中的優勢

    優勢之一是其并行處理能力。與傳統的CPU或GPU相比,FPGA可以同時執行多個操作,這在圖像處理中尤為重要,因為圖像處理通常涉及大量的并行數據流和復雜的算法。例如,在進行圖像
    的頭像 發表于 12-02 10:01 ?1681次閱讀

    FPGA圖像處理領域的優勢有哪些?

    FPGA(Field Programmable Gate Array,現場可編程門陣列)在圖像處理領域具有顯著的優勢,這些優勢主要體現在以下幾個方面: 一、高并行處理能力 FPGA內部擁有大量的邏輯
    發表于 10-09 14:36

    高斯濾波和均值濾波的區別

    高斯濾波和均值濾波圖像處理中都是常用的平滑濾波方法,但它們之間存在一些關鍵的區別。以下是兩者之間的主要區別: 1.
    的頭像 發表于 09-29 09:40 ?1505次閱讀

    高斯濾波和雙邊濾波的區別

    高斯濾波和雙邊濾波圖像處理中都是常用的平滑濾波技術,但它們之間存在一些顯著的區別。以下是兩者之間的主要區別: 一、基本原理
    的頭像 發表于 09-29 09:37 ?1039次閱讀

    高斯濾波的特點有哪些

    高斯濾波作為一種廣泛使用的圖像處理技術,具有以下幾個顯著的特點: 平滑性 : 高斯濾波通過卷積操作對圖像
    的頭像 發表于 09-29 09:36 ?763次閱讀

    高斯卷積核函數在圖像采樣中的意義

    高斯卷積核函數在圖像采樣中的意義主要體現在以下幾個方面: 1. 平滑處理與去噪 平滑圖像高斯卷積核函數通過其權重分布特性,即中心像素點權重最高,周圍像素點權重逐漸降低,實現了對
    的頭像 發表于 09-29 09:33 ?771次閱讀

    高斯濾波的卷積核怎么確定

    高斯濾波的卷積核確定主要依賴于高斯函數的特性以及圖像處理的具體需求。以下是確定高斯濾波卷積核的幾
    的頭像 發表于 09-29 09:29 ?1489次閱讀

    高斯濾波的基本原理有哪些

    高斯濾波的基本原理可以從以下幾個方面進行闡述: 一、定義與性質 定義 :高斯濾波(Gaussian Filter)是一種常見的圖像處理技術,
    的頭像 發表于 09-29 09:27 ?1389次閱讀

    基于FPGA圖像采集與顯示系統設計

    源和固有的并行處理能力,在數字信號處理、硬件加速、汽車電子等領域得到了廣泛應用。在圖像采集與顯示系統中,FPGA能夠實現高速、并行的數據處理,顯著提高系統的實時性和性能。本文設計了一個基于FPGA
    的頭像 發表于 07-17 10:58 ?2680次閱讀

    FPGA設計經驗之圖像處理

    系列:基于 FPGA圖像邊緣檢測系統設計(sobel算法) FPGA設計中 Verilog HDL實現基本的圖像濾波處理仿真 需
    發表于 06-12 16:26