女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

ISE14.7下板時報錯 連接不上下載器,ISIM看波形時報錯的解決辦法

電子工程師 ? 來源:FPGA技術江湖 ? 作者:FPGA技術江湖 ? 2021-05-26 11:26 ? 次閱讀

不知道大家在使用ISE14.7的過程中,有沒有會遇到這樣的問題:

1、下板時報錯,連接不上下器。

2、ISIM看波形時報錯:failed to link the design。

本人最近就遇到了,于是乎研究一下,找到了解決的辦法,這里分享給大家。

對于以上問題,我們提出一些解決方法。先說第一個問題。這種情況我們首先打開我們的設備管理器查看驅(qū)動,如果我們看到Xilinx USB cable 前面有黃色感嘆號,說明是下載驅(qū)動沒有安裝,這是就需要我們手動更新一下。操作步驟如下:

①選中Xilinx usb cable ,然后右鍵將其卸載。

②在設備管理器界面,選中WinDriver之后,右鍵將該驅(qū)動卸載;

③然后將下載器從電腦上斷開。

④打開軟件安裝路徑:xilinxISE_14.7ISE_DScommonin t64。以管理員身份運行install_drivers.exe,即可實現(xiàn)重新安裝。

⑤最后,插上下載器即可。

如果上述步驟執(zhí)行完之后,還是沒有解決問題,那么右鍵Xilinx USB cable,選擇更新驅(qū)動程序,選擇路徑:C:Program Files(×86)Digilent,選擇驅(qū)動文件夾。點擊下一步進行安裝。

接下來說一下第二個問題,在代碼編譯沒有問題之后,我們進行文件仿真,但是在打開波形的時候,信息窗口會報出一個錯誤,即failed to link the design。剛開始以為是工程問題,在新建工程,重新寫入代碼之后,發(fā)現(xiàn)還是有這個問題。最后通過多處查閱資料,找到了解決問題的方法:

找到目錄:

xilinxISE_14.7ISE_DSISEgnuMinGW5.0.0 tlibexecgccmingw323.4.2collect2.exe。找到之后,將其刪除掉,重新運行仿真器,問題就得到了解決。

以上為本人在使用ISE14.7軟件時所遇到的實際問題,如有其他學習問題,可加群交流,也歡迎大家指正補充。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • usb
    usb
    +關注

    關注

    60

    文章

    8139

    瀏覽量

    270793
  • 管理器
    +關注

    關注

    0

    文章

    252

    瀏覽量

    18932
  • ISE
    ISE
    +關注

    關注

    1

    文章

    102

    瀏覽量

    37450
  • 下載器
    +關注

    關注

    1

    文章

    63

    瀏覽量

    13098
  • isim
    +關注

    關注

    0

    文章

    9

    瀏覽量

    5126

原文標題:ISE14.7 下板時報錯,連接不上下載器,ISIM看波形時報錯解決辦法

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    S32DS軟件編譯報錯,安裝SDK報錯的原因?

    在編譯工程時報錯,提示缺少頭文件,查找本機,確實沒有頭文件,應該是庫文件或者SDK安裝缺失,然后嘗試安裝庫文件時,發(fā)現(xiàn)安裝“SW32K3_S32M27x_RTD_R21-11_5.0.0_D2410_DesignStudio_updatesite.zip”文件時報錯,如下
    發(fā)表于 03-21 06:23

    用TouchGFX生成的工程,再使用STM32CubeMX生成MDK工程,下載時報錯是怎么回事?

    我在用TouchGFX生成的工程,再使用STM32CubeMX生成MDK工程,編譯后沒有出錯,再是在下載時報錯: 如果不加載這個算法文件,那么按鍵圖標就是亂碼。
    發(fā)表于 03-11 06:50

    DLPNIRNANOEVM按照官方文檔編譯文件時報錯gmake: *** [NIRscanNano.out] Error -1073741819怎么解決?

    按照官方文檔編譯文件時報錯gmake: *** [NIRscanNano.out] Error -1073741819 請問該如何解決
    發(fā)表于 02-24 07:52

    使用DLPC230-Q1 Control Program Lite調(diào)試時,點擊連接時報錯x80040154是怎么回事?

    按照說明連接好線纜,使用DLPC230-Q1 Control Program Lite調(diào)試時,參數(shù)按照說明設置的,但點擊連接時報錯:x80040154
    發(fā)表于 02-21 14:09

    DLPC3478在GetCyI2CHandle返回時報錯是怎么回事?

    DLPC-API-1.5中找到。 我們遇到的問題:在GetCyI2CHandle返回時報錯報錯信息為:Run-Time Check Failure #2 - Stack around the variable
    發(fā)表于 02-21 08:47

    autodl算力云在.pt轉(zhuǎn)換onnx文件時正常,但onnx轉(zhuǎn).kmodel文件時報錯,為什么?

    用的是autodl算力云,在.pt轉(zhuǎn)換onnx文件時正常,但onnx轉(zhuǎn).kmodel文件時報錯
    發(fā)表于 02-08 06:51

    用TSW1400EVM采集ADS62P49的數(shù)據(jù)時報錯,為什么?

    用TSW1400EVM采集ADS62P49的數(shù)據(jù)時報錯,如下圖所示: 經(jīng)檢查,TSW1400上的指示燈在下載完ADS62p49_CMOS的固件后的狀態(tài)如下圖所示,USER_LED2的燈處于亮燈狀態(tài): 這塊板子買回來后沒有對其做任何改動,請問目前的問題該如何解決? 非
    發(fā)表于 11-22 14:11

    CDCM7005QFN-EVM連接開發(fā)時報錯,如何解決?

    重新卸載安裝了CDCM7005-SP軟件 并按提示安裝了2016版LABVIEW RUNTIME ENGINE和FTDI驅(qū)動。但電腦(win10系統(tǒng))連接開發(fā)時仍然報錯(如圖),
    發(fā)表于 11-08 08:34

    TPA721 Tina仿真音頻功放輸出接隔直電容報錯的原因?

    我使用TI官網(wǎng)提供的TINA 模型進行TPA721的仿真,在進行交流分析時報錯。 在輸出P N端接隔直電容或則接單個電容時,可以正常仿真。 想請問這種P N端串電容的接法是否原理上違背了Tina的原則導致報錯呢?
    發(fā)表于 10-09 07:51

    stm32使用sprinf時報錯是什么原因?

    rt版本是 4.0.5 開發(fā)環(huán)境用的env + gcc 我直接使用的bsp里面的工程 stm32f103-atk-warshipv3 問題是我使用sprinf時報錯 錯誤信息如下,請教一有沒有人知道這是什么原因
    發(fā)表于 07-15 06:22

    在analog網(wǎng)站下載了AD8330的spice模型,在LTSPICE軟件上使用時報錯怎么解決?

    在analog網(wǎng)站下載了AD8330的spice模型,在LTSPICE軟件上使用時報錯。怎么辦
    發(fā)表于 06-21 12:35

    VScode目標設備選擇esp32-s3時報錯的原因?

    使用VS code編輯和編譯esp32-s3,目標設備選擇esp32-s3時報錯報錯信息如附件圖一 目標設備選擇esp32-s3時報錯信息 : 使用esp32-s2時編譯和下載運行都
    發(fā)表于 06-19 06:45

    編譯ESP-IDF4.3的例程esp_hid_device報錯怎么回事?

    我在編譯ESP-IDF4.3目錄下的例程:esp_hid_device時報錯了。
    發(fā)表于 06-18 06:04

    ESP32-Ethernet-Kit開發(fā)使用JTAG仿真時報錯,是什么原因?qū)е碌模?/a>

    環(huán)境:win10+ Vscode ESP32-Ethernet-Kit開發(fā) ,通過JTAG 燒錄程序確正常, 但是使用JTAG仿真時報錯如下 1, start OpenOCD報錯日志如下
    發(fā)表于 06-14 07:44

    FPGA | Xilinx ISE14.7 LVDS應用

    今天給大俠帶來 Xilinx ISE14.7 LVDS應用,話不多說,上貨。 最近項目需要用到差分信號傳輸,于是看了一FPGA上差分信號的使用。Xilinx FPGA中,主要通過原語實現(xiàn)差分信
    發(fā)表于 06-13 16:28