女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

十億門級芯片的應用經驗和仿真技巧

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-03-19 09:29 ? 次閱讀

很多芯片開發者從芯片設計伊始便會一直捫心自問的一個問題是“我的硬件出現錯誤的可能性有多大?”通常情況下這個問題都無法回答,所以我們能做的只是通過不斷的仿真驗證讓這個可能性無限接近于零。

在很多人眼中,仿真驗證如同學生時代考試時,最后階段對考卷的檢查與校對一般。實則不然,作為芯片設計流程中的“責任擔當”,EDA 仿真驗證是貫穿從芯片立項、架構定義到之后的流片生產等環節,不斷重復的關鍵性步驟。

從仿真驗證的角度來看,在芯片制造的整個流程中,驗證可以分為前仿真(基于 RTL 代碼)和后仿真(基于門級網表)兩個部分。由于芯片本身的設計流程所致,越到后面設計的迭代成本越高,出現 Bug 的風險越大。所以,能夠在早期的仿真驗證流程中發現更多的系統級甚至是用戶級的 Debug 至關重要。而 Cadence 的 Palladium Z1 硬件仿真加速平臺便是一個能夠很好滿足這一需求的軟硬件協同仿真平臺。

接下來,Cadence 資深技術支持經理朱宇立,分享了關于 Palladium Z1 系列的應用經驗和仿真技巧。

盡可能地讓波峰左移,更早地發現 Bug 能夠極大縮短芯片的開發周期 作為一個擁有 33 年歷史的產品系列,Palladium 系列的前身 Palladium XP 實際上是 Cadence 兩條技術路線相互融合之后的產品,它們分別是 Processor—Based 與 FPGA—Based。 作為該系列的最新產品 Palladium Z1 采用了 IT 行業常見的服務器刀片式架構,共有風冷、水冷兩種版本可供選擇。

每個 Palladium Z1 機架能夠支持 4 百萬門到 5.76 億門的容量,最多可以擴展到 16 個機架、 92 億門,最多可支持 2304 個用戶,充分滿足企業級客戶的需求。

通過利用本地統一的硬件仿真加速環境, Palladium Z1 進一步優化驗證流程、強化驗證能力,使得 Cadence 的用戶可以在無需再編譯的前提下,實現仿真到仿真加速,或者運行時仿真環境的熱交換。

前文中我們也提到了,EDA 仿真驗證是一個“重復性必要行為”,其在一個項目的生命周期中將不斷迭代。Cadence 將 EDA 芯片仿真軟件的發展歸為了四大方向,分別是 Build、Allocate、Run 與 Debug,即更快的編譯效率、更高效的資源利用、更多的使用模式以及更加高效且快速的 Debug 能力。

而 Palladium Z1 系列便是 Cadence 在這四大領域不斷追求技術創新所結下的“果實”。Palladium Z1 系列在單核情況下,編譯效率可達每小時 1.4 億門,如果使用多核并行編譯技術,編譯速度又可以有高達 3X 的提升,這相對于其他競品有著巨大的優勢;Job Reshaping 功能能夠保證用戶有效地利用 Palladium Z1 每一片資源;Palladium Z1 支持 22 種不同的使用模式,供不同需求的用戶使用。 強大的 Debug 能力是 Palladium Z1 系列最為突出的優勢。Palladium Z1 在默認模式下支持全波形可見,可全速查看任何設計信號,并且無需重新編譯即可調試設計。同時 Dynamic Probe 可以讓您在一次仿真中獲得更長時間的波形,Infinite Trace 則是可以記錄完整的仿真流程,用戶可以隨時進行重放以調試任何感興趣的時間窗口。Palladium Z1 在脫機模式下仍可進行并發調試,并將運算資源釋放給其他任務,其全新的波形流式傳輸(Waveform Streaming)支持全速率連續查看少量信號,無需進行重新編譯。 Palladium Z1 擁有多種使用模式可供用戶選擇,今天我們重點為大家介紹的是 In-Circuit Emulation 模式,即 ICE 模式。

在 ICE 模式下,Palladium Z1 提供了多個經過測試的真實物理接口,使其可以與外部系統、網絡和測試設備快速集成。 同時,該模式還允許設計團隊使用實際應用程序來仿真設計,例如啟動操作系統、傳輸文件以及顯示圖形/視頻。當用戶將所有的芯片設計都放到 Palladium Z1 上進行仿真,并連接諸如 USB 設備、PCIe 驅動、以太網測試儀等,其運行速度與真實芯片的運行速度存在一個速度差。 為了幫助用戶快速將外部設備與內部芯片連接到一起,并盡可能的模擬真實運行情況,Cadence 提供了完善且成熟的 SpeedBridge 方案,很好地解決了這一問題。 同時,在 ICE 模式下,Palladium Z1 軟硬件協同仿真的特點能夠很好地幫助調試人員快速定位問題所在。

同時,Palladium Z1 也可以提供全套的 Virtual Emulation 解決方案。Virtual Emulation 模式是一套完全意義上的虛擬環境,這一模式的核心在于 Cadence 提供的 VirtualBridge 功能。VirtualBridge 是一種軟件適配器,使用戶的應用程序和驅動程序可以建立與 Palladium 的虛擬協議連接。 用戶將芯片設計放在 Palladium Z1 中,想要將其中的協議接入到虛擬機,以方便軟件工程師在虛擬機上調試驅動以及應用層,VirtualBridge 在其中發揮著重要的串聯作用。

原文標題:【Cadence 技術公開課】驗證技術必備:十億門級芯片的軟硬件協同仿真

文章出處:【微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52192

    瀏覽量

    436252

原文標題:【Cadence 技術公開課】驗證技術必備:十億門級芯片的軟硬件協同仿真

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    EGBox:一體化工業實時仿真旗艦平臺,全功能覆蓋

    隨著電力電子、新能源等領域的快速發展,復雜系統仿真需求日益增長。EasyGo半實物仿真事業部深耕行業需求,推出基于CPU+FPGA異構架構的一體化工業實時仿真器——EGBox,以模塊
    的頭像 發表于 05-27 12:00 ?85次閱讀
    EGBox:一體化工業<b class='flag-5'>級</b>實時<b class='flag-5'>仿真</b>旗艦平臺,全功能覆蓋

    芯片前端設計中常用的軟件和工具

    前端設計是數字芯片開發的初步階段,其核心目標是從功能規格出發,最終獲得網表(Netlist)。這個過程主要包括:規格制定、架構設計、HDL編程、仿真驗證、邏輯綜合、時序分析和形式驗
    的頭像 發表于 05-15 16:48 ?196次閱讀

    概倫電子千兆高精度電路仿真器NanoSpice Giga介紹

    NanoSpiceGiga是概倫電子自主研發的千兆晶體管SPICE電路仿真器,通過基于大數據的并行仿真引擎處理十億以上單元的電路
    的頭像 發表于 04-23 15:21 ?229次閱讀
    概倫電子千兆<b class='flag-5'>級</b>高精度電路<b class='flag-5'>仿真</b>器NanoSpice Giga介紹

    概倫電子芯片級HBM靜電防護分析平臺ESDi介紹

    ESDi平臺是一款先進的芯片級ESD(靜電防護)驗證平臺,為設計流程的各個階段提供定制化解決方案。該平臺包括原理圖HBM(人體模型)檢查工具ESDi-SC,芯片級HBM檢查工具ESDi,和適用于多線程
    的頭像 發表于 04-22 10:25 ?261次閱讀
    概倫電子<b class='flag-5'>芯片級</b>HBM靜電防護分析平臺ESDi介紹

    愛芯元智完成超十億元C輪融資

    近日,人工智能感知與邊緣計算芯片領域領軍企業——愛芯元智正式對外宣布,已于近期順利完成C輪融資,融資金額超過十億元人民幣,為2024年國內芯片領域規模最大的融資事件之一。本輪融資的投資方包括寧波通商基金、鎮海產投、重慶產業投資母
    的頭像 發表于 04-09 17:18 ?386次閱讀

    光伏發電系統篇:單式并網系統實時仿真

    發電并網系統省去了中間的變換環節,轉換效率更高、結構更為簡單。本篇中我們基于EasyGo實時仿真器EGBox Mini,對單式光伏并網系統進行仿真實驗。 通過與離線實驗結果進行對比,可以看到
    發表于 02-17 18:24

    DCDC 芯片無輸出的問題的調試經驗

    該文檔聚焦于 DCDC 芯片無輸出的問題,分享調試經驗,幫助工程師解決實際電路調試中的難題,主要內容包括:*附件:【調試經驗分享】DCDC芯片沒有輸出怎么辦?.pdf檢查輸入引腳電壓
    的頭像 發表于 01-24 16:02 ?1077次閱讀

    AI時代下芯片復雜度飆升,思爾芯國產硬件仿真加速芯片創新

    引言在人工智能(AI)技術蓬勃發展的今天,芯片的復雜度正以前所未有的速度飆升,輕松跨越了百億邏輯級別的大關。這一趨勢不僅推動了半導體行業的快速發展,也對硬件仿真系統提出了更高的挑戰和要求。在近日
    的頭像 發表于 12-27 18:01 ?753次閱讀
    AI時代下<b class='flag-5'>芯片</b>復雜度飆升,思爾芯國產硬件<b class='flag-5'>仿真</b>加速<b class='flag-5'>芯片</b>創新

    FPGA數的計算方法

    我們在比較FPGA的芯片參數時經常說某一款FPGA是多少萬的,也有的說其有多少個LE,那么二者之間有何關系呢? FPGA等效數的計算方法有兩種,一是把FPGA基本單元(如LUT+FF
    的頭像 發表于 11-11 09:45 ?1023次閱讀
    FPGA<b class='flag-5'>門</b>數的計算方法

    常用邏輯芯片有哪些

    邏輯是數字電路中的基本構建塊,它們執行基本的邏輯運算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。邏輯芯片是集成了多個邏輯的集成電路,廣泛應用于計算機、通信、自動
    的頭像 發表于 09-24 10:48 ?4391次閱讀

    英特爾與亞馬遜AWS深化合作,共謀數十億美元定制芯片計劃

    英特爾與亞馬遜云計算巨頭AWS宣布了一項重大的長期戰略合作協議,該協議涉及數十億美元的投資,旨在通過定制芯片設計加速人工智能(AI)應用并優化各類工作負載的性能。這一合作標志著雙方長達18年的合作關系邁入了一個全新的階段,共同推動半導體技術的創新與應用。
    的頭像 發表于 09-18 16:31 ?1273次閱讀

    NVIDIA Blackwell 將掌控 AI 下一章,第四季度將出貨價值數十億美元的芯片

    NVIDIA已確認他們已對BlackwellAI芯片進行了某些改動以提高其產量,并將在第四季度出貨價值數十億美元的芯片。JAEALOT2024年8月29日NVIDIA已確認他們已對
    的頭像 發表于 08-30 12:50 ?458次閱讀
    NVIDIA Blackwell 將掌控 AI 下一章,第四季度將出貨價值數<b class='flag-5'>十億</b>美元的<b class='flag-5'>芯片</b>

    二極管與電阻并聯,且二極管的陰極與PMOS的連接,其中二極管起什么作用呢?

    二極管與電阻并聯,且二極管的陰極與PMOS的連接,其中二極管起什么作用呢?
    發表于 08-07 15:52

    簡述芯片制造過程

    經驗。目前,大部分產品都是在原先設計的版本上翻新的。芯片制造是芯片生產中投資最大的部分,一個技術領先的芯片制造廠,沒有幾十億美元是不可能制
    的頭像 發表于 07-04 17:22 ?1278次閱讀
    簡述<b class='flag-5'>芯片</b>制造過程

    MPS車規三相驅動解決方案——MPQ6533

    作為MPS推出的新一代車規三相驅動器,內部集成LDO和電荷泵,支持100%占空比工作,可用于驅動一個三相無刷直流電機或者兩個有刷直流電機。因此廣泛應用于汽車工業領域,如電動尾
    的頭像 發表于 06-07 13:30 ?717次閱讀
    MPS車規<b class='flag-5'>級</b>三相<b class='flag-5'>門</b><b class='flag-5'>級</b>驅動解決方案——MPQ6533