女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速電路布局布線具體的七個技術面

GReq_mcu168 ? 來源:玩轉單片機 ? 作者:玩轉單片機 ? 2021-01-20 16:47 ? 次閱讀

高速電路設計工程師需要掌握哪些知識技能呢?下面以具體的七個技術面,為大家詳細敘述一一解答:

01

電源布局布線相關

數字電路很多時候需要的電流是不連續的,所以對一些高速器件就會產生浪涌電流。如果電源走線很長,則由于浪涌電流的存在進而會導致高頻噪聲,而此高頻噪聲會引入到其他信號中去。而在高速電路中必然會存在寄生電感和寄生電阻以及寄生電容,因此該高頻噪聲最終會耦合其他電路當中,而由于寄生電感的存在也會導致走線可以承受的最大浪涌電流的能力下降,進而導致有部分壓降,有可能會使電路失能。所以在數字器件前面加上旁路電容就顯得尤為重要。電容越大,其在傳輸能量上是受限于傳輸速率的,所以一般會結合一個大電容和一個小電容一起,來滿足全頻率范圍內。

cad7cc9a-59c3-11eb-8b86-12bb97331649.png

cb333c06-59c3-11eb-8b86-12bb97331649.png

避免熱點產生:信號過孔會在電源層和底層產生voids。所以不合理的放置過孔很有可能會使電源或者地平面某些區域的電流密度增加。而這些電流密度增加的地方我們稱之為熱點。

所以,我們在設置過孔的時候要極力避免這種情況發生,以免平面被割裂,最終導致EMC的問題產生。通常最好的避免熱點的辦法就是網狀式的放置過孔,如此電流密度均勻,同時平面不會隔離,回流路徑就不會過長,也就不會產生EMC的問題。

cb59790c-59c3-11eb-8b86-12bb97331649.png

02

走線的彎曲方式

在布高速信號線時,信號線應盡量避免彎曲。如果不得不彎曲走線,則不要銳角或者直角走線,而是應該用鈍角走線。

cb7960a0-59c3-11eb-8b86-12bb97331649.png

在布高速信號線時,我們經常通過走蛇形線來實現等長,同樣的蛇形線也其實一種走線的彎曲。線寬,間距,以及彎曲方式都應該做合理的選擇,間距應滿足4W/1.5W規則的。

cb875eee-59c3-11eb-8b86-12bb97331649.png

03

信號的接近度

高速信號線之間如果距離太近,很容易產生串擾。有些時候,因為布局、板框尺寸等原因,導致我們在布高速信號線之間的距離超過了我們的最低要求距離,那我們只能在靠近其瓶頸的地方盡量加大高速信號線之間的距離。其實如果空間足夠容許,則盡量加大兩高速信號線之間的距離。

cb979458-59c3-11eb-8b86-12bb97331649.png

04

走線stubs

長的stub線就相當于一個天線,處理不當會產生很嚴重的EMC的問題。同時stub線也會造成反射,降低信號的完整度。通常在高速信號線上面添加上拉或者下拉電阻的時候,會最容易產生stub線,而一般處理stub線的將走線可以菊花走線。根據經驗可知,如果stub線的長度大于1/10波長就可以當做一個天線了,此時就會成為一個問題。

cbbdfc10-59c3-11eb-8b86-12bb97331649.png

05

阻抗不連續

走線的阻抗值一般取決于其線寬以及該走線與參考平面之間的距離。走線越寬,其阻抗越小。而在一些接口端子也器件的焊盤,其原理同樣適用。當一個接口端子的焊盤和一根高速信號線連接時,如果此時焊盤特別大,而高速信號線特別窄,大焊盤則阻抗小,而窄的走線必然是大阻抗,在這種情況下就會出現阻抗不連續,阻抗不連續就會產生信號反射。所以一般為了解決這個問題,都是在接口端子或者器件的大焊盤下面放置一個禁布銅皮,同時在另外一層放置該焊盤的參考平面,進而加大阻抗,使阻抗連續。

cbf58f2c-59c3-11eb-8b86-12bb97331649.png

過孔是另外一種會產生阻抗不連續的源頭。為了最小化這種效應,在內層和過孔連接的不需要的銅皮應該去除。而這樣的操作其實可以在設計的時候通過CAD工具來消除或者聯系溝通PCB加工產假來消除不需要的銅皮,保證阻抗的連續性。

cc063638-59c3-11eb-8b86-12bb97331649.png

06

差分信號

高速差分信號線我們必須保證等寬、等間距來實現特定的差分阻抗值。所以在布差分信號線的時候盡量保證對稱。

cc151b1c-59c3-11eb-8b86-12bb97331649.png

在差分線對內禁止布置過孔或者元器件,如果在差分線對內放置了過孔或者器件會產生EMC問題同時也會導致阻抗不連續。

cc6ad6d8-59c3-11eb-8b86-12bb97331649.png

有時候,一些高速差分信號線需要串接耦合電容。該耦合電容同樣需要對稱布置,同時該耦合電容的封裝不能過大,推薦使用0402,0603也可以接受,0805以上的電容或者并排電容最好不要使用。

cce7ecb8-59c3-11eb-8b86-12bb97331649.png

通常,過孔會產生巨大的阻抗不連續,所以對于高速差分信號線對則盡量減少過孔,如果要使用過孔則對稱布置。

cd1ea56e-59c3-11eb-8b86-12bb97331649.png

07

等長

在一些高速信號接口,一般如總線等需要考慮其個信號線之間的到達時間以及時滯誤差。例如,在一組高速平行總線中的所以數據信號線其到達時間,必須保證在一定的時滯誤差以內,從來來保證其建立時間和保持時間的一致性。為了滿足這一需求,我們必須要考慮等長。

而高速差分信號線對兩信號線必須保證嚴格的時滯,否則很有可能通訊失敗。故為了滿足這一要求,可以通過蛇形線來實現等長,進而滿足時滯要求。

cd2c54b6-59c3-11eb-8b86-12bb97331649.png

蛇形線一般應該布置在失長的源頭處,而不是遠端。在源頭處才能保證差分線的正負端的信號在大部分時間內都是同步傳輸的。

cd39b3a4-59c3-11eb-8b86-12bb97331649.png

走線彎曲處是產生失長的源頭之一。對于走線彎曲處,其實現等長的應靠近彎曲處(<=15mm)

cd934d06-59c3-11eb-8b86-12bb97331649.png

如果有兩個走線彎曲,且兩者之間的距離<15mm,故此時兩者的失長會互相補償,故此時不用再做等長處理。

cda0a01e-59c3-11eb-8b86-12bb97331649.png

對于不同部分的高速差分信號線,應分別獨立等長。過孔,串接耦合電容以及接口端子都會是高速差分信號線分成兩部分,所以這個時候要特別注意。一定要分別等長。因為很多EDA軟件在DRC的時候都只關注整個走線是否失長。

cdf1a662-59c3-11eb-8b86-12bb97331649.png

對于如LVDS顯示器件等接口,會同時存在數對差分對,且差分對之間的時序要求一般都會特別嚴格,時滯要求特別小,所以,對于此類差分信號對我們要求一般在同一平面內進行補償。因為不同層的信號傳輸速度是不同的。

ce010e4a-59c3-11eb-8b86-12bb97331649.png

有些EDA軟件在計算走線長度時,會將焊盤內部的走線也會計算在長度之內,如果此時進行長度補償,最終實際結果會失長。所以此時要特別注意,在使用一些EDA的軟件的時候。

ce29592c-59c3-11eb-8b86-12bb97331649.png

在任何時候,如果可以就一定選擇對稱出線進而避免需要最終為了等長而進行蛇形走線。

ce391b78-59c3-11eb-8b86-12bb97331649.png

如果空間容許,盡量在短的差分線源頭處加一個小的回環來實現補償,而不是通過蛇形線來補償。

ce8ac6bc-59c3-11eb-8b86-12bb97331649.png

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電容
    +關注

    關注

    100

    文章

    6233

    瀏覽量

    153292
  • 數字電路
    +關注

    關注

    193

    文章

    1637

    瀏覽量

    81596
  • 高速電路
    +關注

    關注

    8

    文章

    163

    瀏覽量

    24532

原文標題:7個高速電路布局布線必知的事情

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    高速PCB布局/布線的原則

    層三、網格中添加過孔避免熱點四、路由高速信號135°走線彎曲五、增加瓶頸區域外的線距離六、增加菊花鏈路(避免長存根)、差分布線原則八、正和負信號間的緊密延遲偏差
    的頭像 發表于 05-28 19:34 ?830次閱讀
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速PCB設計中最重要的環節之一一電源
    發表于 04-29 17:31

    技術資料—PCB設計規范

    本 PCB 設計規范包括:PCB 布線布局電路設計、機殼、器件選型、系統、線纜與接插件。 按部位分類 技術規范內容 1 PCB 布線
    發表于 04-25 17:24

    解決噪聲問題試試從PCB布局布線入手

    噪聲問題是每位電路板設計師都會聽到的四字。為了解決噪聲問題,往往要花費數小時的時間進行實驗室測試,以便揪出元兇,但最終卻發現,噪聲是由開關電源的布局不當而引起的。解決此類問題可能需要設計新的
    發表于 04-22 09:46

    104條關于PCB布局布線的小技巧

    在電子產品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現在,雖然有很多軟件可以實現PCB自動
    的頭像 發表于 01-07 09:21 ?965次閱讀
    104條關于PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    SAR ADC如何做好布線布局

    SAR ADC如何做好布線布局
    發表于 12-17 08:27

    Vivado之實現布局布線流程介紹

    一、前言 本文將介紹Vivado進行綜合,以及布局布線的內部流程,熟悉該流程后結合Settings中對應的配置選項,對于時序收斂調試將更具有針對性。 二、Implementation(實現) 實現
    的頭像 發表于 12-06 09:08 ?1610次閱讀
    Vivado之實現<b class='flag-5'>布局</b><b class='flag-5'>布線</b>流程介紹

    單片機方案開發-分享七個常用的外圍電路設計

    在電子產品電路開發設計中,外圍電路設計是連接主控芯片與外部世界的關鍵橋梁,它直接影響著整個產品的性能、穩定性及功耗。今天,今天英銳恩科技的技術小編跟大家分享七個常用的外圍
    發表于 09-24 15:59

    放大器OPA548的七個針腳與電源和負載是怎么接線的?

    請問:放大器OPA548的七個針腳與電源和負載是怎么接線的?
    發表于 09-23 08:19

    求助,關于模擬電路的PCB布線布局問題求解

    希望可以提供一份關于放大器的布局布線方面的指導文檔。另,我有一塊使用LM386做成的兩層放大板,現需要改為四層板,中間兩層為電源和地。這樣做,會不會產生什么不良影響。
    發表于 09-11 08:08

    AM62Ax/AM62Px LPDDR4 電路板設計和布局布線指南

    電子發燒友網站提供《AM62Ax/AM62Px LPDDR4 電路板設計和布局布線指南.pdf》資料免費下載
    發表于 09-09 11:10 ?6次下載
    AM62Ax/AM62Px LPDDR4 <b class='flag-5'>電路</b>板設計和<b class='flag-5'>布局</b><b class='flag-5'>布線</b>指南

    NE5534導入到Pspice只有七個腳,且按照生成的.lib文件對應的管腳連接的電路仿真出錯怎么解決?

    NE5534導入到Pspice只有七個腳 且按照生成的.lib文件對應的管腳連接的電路仿真出錯 求解NE5534的準確pspice模型
    發表于 08-15 08:10

    高速ADC PCB布局布線技巧分享

    高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應用。最終的答案各不相同,但在所有情況下,??設計工程師都應盡量
    的頭像 發表于 07-24 08:42 ?1361次閱讀
    <b class='flag-5'>高速</b>ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    非常實用的PCB布局布線規則,畫出美而高性能的板子

    的穩定性,有時甚至關系到設計的成敗。 ② 在雙層板設計中,一般應該使電流先經過濾波電容濾波再供器件使用。 ③ 在高速電路設計中,能否正確地使用去藕電容,關系到整個板的穩定性。 (7)器件布局分區/分層規則
    發表于 07-17 15:43

    高速pcb布線規則有哪些

    高速pcb布線規則有哪些 高速PCB布線規則 摘要:隨著電子技術的快速發展,高速PCB設計變得越
    的頭像 發表于 06-10 17:33 ?1391次閱讀