Vivado提供了一種以IP為核心的設計理念,以增強設計復用率并縮短開發周期,同時,面向嵌入式設計,例如基于SoC系列芯片或者使用MicroBlaze的設計,相比于ISE,Vivado提供了更為友好的支持,這里就不得不提到IP集成器(IPI,IP Integrator)。 顧名思義,IP集成器要求設計輸入必須是IP,但目前也支持將RTL模塊直接添加到IPI中。在嵌入式設計中一定會使用到IPI,最終生成的文件為.bd文件(Block Design),如下圖所示。
打開一個Block Design,就像打開一個空白畫布一樣,根據需要添加相應的IP:在“畫布”的空白處點擊鼠標右鍵,選擇AddIP或者直接點擊快捷欄中的“+”(如下圖所示)。在彈出的對話框中輸入IP名稱,選中IP名稱雙擊或直接拖拽到“畫布”中。
責任編輯:lq
-
模塊
+關注
關注
7文章
2783瀏覽量
49622 -
嵌入式
+關注
關注
5141文章
19537瀏覽量
315138 -
集成器
+關注
關注
1文章
7瀏覽量
2211
原文標題:在嵌入式設計中使用ILA
文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

一種基于分數階 PID 直流電機調速的 AGV 控制系統
Vivado FIR IP核實現

【「鴻蒙操作系統設計原理與架構」閱讀體驗】02-華為鴻蒙設計理念
AMD Vivado Design Suite 2024.2全新推出
以客戶為核心,鑄就CES Asia 2025卓越品質
vivado導入舊版本的項目,IP核心被鎖。

深度揭秘!觀測云產品核心理念

評論