女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA其實很簡單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來做出任何你想要的電路。它就像一個納米級面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設計,作為交換,你需要付出一些效率上的代價。

從字面上講這種說法并不對,因為你并不需要重連(rewire)FPGA,它實際上是一個通過路由網絡(routing network)連接的查找表 2D 網格,以及一些算術單元和內存。FPGA 可以模擬任意電路,但它們實際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個答案不恰當的地方在于,它過分簡化了人們實際使用 FPGA 的方式。接下來的兩個定義能更好地描述 FPGA。

電路模擬是 FPGA 的經典主流用例,這也是 FPGA 最早出現的原因。FPGA 的關鍵在于硬件設計是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設計不同的一個用例。和電路仿真不同,計算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經網絡的原因。而且關鍵的是,計算實例并不依賴于 FPGA 和真正 ASIC 之間的關系:開發人員針對基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來流片的 Verilog 代碼有任何的相似性。

這兩種實例在編程、編譯器和抽象方面存在巨大差異。我比較關注后者,我將其稱為「計算 FPGA 編程」(computaTIonal FPGA programming)。我的論點是,目前計算 FPGA 的編程方法都借鑒了傳統的電路仿真編程模型,這是不對的。如果你想開發 ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標是計算的話,我們可以也應該重新思考整個堆棧。

讓我們開門見山地說吧。FPGA 是一類很特殊的硬件,它用來高效執行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。

可以用 GPU 做類比

深度學習區塊鏈盛行之前,有一段時間 GPU 是用來處理圖形的。在 21 世紀初,人們意識到他們在處理沒有圖形數據的計算密集型任務時,也會大量使用 GPU 作為加速器:GPU 設計師們已經構建了更通用的機器,3D 渲染只是其中一個應用而已。

FPGA 的定義以及和 GPU 的類比

計算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時興的硬件,當然不是為了電路仿真,而是利用適合電路執行的計算模式,用類比的形式來看 GPU 和 FPGA。

為了讓 GPU 發展成今天的數據并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過去常常認為 GPU 接受奇特的、強烈的、特定領域的視覺效果描述。我們實現了 GPU 執行程序,從而解鎖了它們真正的潛力。這樣的實現讓 GPU 的目標從單個應用域發展為整個計算域。

我認為計算 FPGA 正處于類似的轉變中,現在還沒有針對 FPGA 擅長的基本計算模式的簡潔描述。但它和潛在的不規則并行性、數據重用以及大多數靜態的數據流有關。

和 GPU 一樣,FPGA 也需要能夠體現這種計算模式的硬件抽象,Verilog 用于計算 FPGA 的問題在于它在低級硬件抽象中效果不好,在高級編程抽象中的效果也不好。讓我們通過反證法想象一下,如果用 RTL(寄存器傳輸級)取代這些角色會是什么樣。

甚至 RTL 專家可能也無法相信 Verilog 是可以高效開發主流 FPGA 的方式。它不會把編程邏輯推向主流。對于經驗豐富的硬件黑客來說,RTL 設計似乎是友好而熟悉的,但它與軟件語言之間的生產力差距是不可估量的。

事實上,對現在的計算 FPGA 來說,Verilog 實際上就是 ISA。主要的 FPGA 供應商工具鏈會將 Verilog 作為輸入,而高級語言的編譯器則將 Verilog 作為輸出。供應商一般會對比特流格式保密,因此 Verilog 在抽象層次結構中會處于盡可能低的位置。

把 Verilog 當做 ISA 的問題是它和硬件之間的距離太遠了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統角度講它至少要包含合成、技術映射以及布局布線——每一個都是復雜而緩慢的過程。因此,FPGA 上 RTL 編程的編譯 / 編輯 / 運行周期需要數小時或數天,更糟糕的是,這是一個無法預測的過程,工具鏈的深層堆棧可能會掩蓋 RTL 中的改變,這可能會影響設計性能和能源特性。

好的 ISA 應該直接展示底層硬件未經修飾的真實情況。像匯編語言一樣,它其實不需要很方便編程。但也像匯編語言一樣,它的編譯速度需要非常快,而且結果可預測。如果想要構建更高級的抽象和編譯器,就需要一個不會出現意外的低級目標。而 RTL 不是這樣的目標。

如果計算 FPGA 是特定類算法模式的加速器,那當前的 FPGA 并不能理想地實現這一目標。在這個游戲規則下能夠擊敗 FPGA 的新硬件類型,才可能帶來全新的抽象層次結構。新的軟件棧應該摒棄 FPGA 在電路仿真方面的遺留問題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618495
  • 芯片
    +關注

    關注

    460

    文章

    52520

    瀏覽量

    440938
  • 電路
    +關注

    關注

    173

    文章

    6027

    瀏覽量

    175064
  • RTL
    RTL
    +關注

    關注

    1

    文章

    389

    瀏覽量

    61123
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA調試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調試和測試FPGA設計的IP核,它允許設計者通過JTAG接口實時讀取和寫入FPGA內部的寄存器,從而檢查設計的運行狀態并修改其行為。VIO IP核提供
    的頭像 發表于 06-09 09:32 ?1370次閱讀
    <b class='flag-5'>FPGA</b>調試方式之VIO/ILA的使用

    使用gpif designer fx2lp在CTL0中生成波形來連接FPGA 以便從FPGA獲取數據,為什么不能正常工作?

    我想使用gpif designer fx2lp 在CTL0 中生成波形來連接FPGA 以便從FPGA 獲取數據。 它在 CTL0 的下降沿逐幀獲取數據。 每幀有 32 個脈沖,但是當我這樣配置時,它不能正常工作。 我不明白。 我
    發表于 05-06 13:01

    FPGA開發板只需19.9元,配套十五期教學視頻和案例

    到今天為止,來到深圳,進入到FPGA行業已經超過10年,碼整整20年代碼——和大家一樣,白天10年,晚上10年......當年學FPGA的邏輯很簡單:智聯招聘上搜索,嵌入式工程師、硬
    的頭像 發表于 04-14 09:52 ?445次閱讀
    <b class='flag-5'>FPGA</b>開發板只需19.9元,配套十五期教學視頻和案例

    看完這篇,SPI其實很簡單嘛(可下載)

    ,為什么要弄那么多種總線?太難了一會I2C,一會SPI;一會內部總線,一會外部總線碰到總線這樣的字眼,千萬別急,通過接觸會發現都有各自的特點通過實踐才會真正理解這些總線的用途,那么我們今天就來聊一聊SPI
    發表于 03-26 14:29 ?2次下載

    FPGA直接驅動DLP4710LC實現最簡單的功能,可以實現嗎?

    您好,我購買了DLP4710EVM-LC開發套件,我需要用DLP4710LC自己開發實現一個最簡單的功能,能投影出一張圖片即可,我沒有買對應的控制器,想用FPGA去實現此功能,我的思路是上位機將
    發表于 02-20 08:02

    現代中端FPGA的主要亮點

    FPGA 通常按照邏輯容量進行分類,這種方式固然簡單,但未能充分體現現代 FPGA 作為可更改的片上系統所能提供的豐富功能和資源。
    的頭像 發表于 01-23 13:52 ?718次閱讀

    使用IP核和開源庫減少FPGA設計周期

    FPGA 開發的目標是按時、按質交付項目。 然而,這一目標說起來簡單,實現起來老費勁。根據業內最廣泛的調查之一,西門子威爾遜集團 2022 年的調查(https
    的頭像 發表于 01-15 10:47 ?700次閱讀
    使用IP核和開源庫減少<b class='flag-5'>FPGA</b>設計周期

    大多數FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應用

    FPGA的主要應用:? FPGA由于其較高的價格和成本,決定FPGA不能像單片機那樣被廣泛的使用,FPGA的針對于高端處理市場(類如:手機
    的頭像 發表于 12-24 11:04 ?1278次閱讀
    大多數<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應用

    如果不懂互感器是干嘛的,看完這篇文章明白

    電流互感器的作用以及常用的電流互感器
    的頭像 發表于 12-23 13:56 ?3921次閱讀
    如果<b class='flag-5'>你</b>不懂互感器是干嘛的,看完這篇文章<b class='flag-5'>你</b>就<b class='flag-5'>明白</b><b class='flag-5'>了</b>!

    多平臺FPGA工程快速移植與構建

    作為一名FPGA工程師,經常需要在多個FPGA設備之間移植項目,核心的問題是IP的管理和移植,今天通過安裝和使用 FuseSoC 在多個 AMD FPGA 之間移植一個簡單的項目。從
    的頭像 發表于 11-20 16:12 ?1913次閱讀
    多平臺<b class='flag-5'>FPGA</b>工程快速移植與構建

    一種簡單高效配置FPGA的方法

    本文描述一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發表于 10-24 14:57 ?1621次閱讀
    一種<b class='flag-5'>簡單</b>高效配置<b class='flag-5'>FPGA</b>的方法

    明明我說的是25G信號,卻讓我看12.5G的損耗?

    25GHz-6dB的損耗呢?很簡單,我們另外做一個對比的通道參數,如下所示,我們讓這個通道在12.5GHz位置還是3dB,但是過了12.5GHz后,立馬變成30dB的超大衰減,在25GHz處也是30dB
    發表于 10-23 09:11

    簡單了解SDK與APK的區別

    不少小伙伴在開發軟件中會提到兩個詞:API和SDK。雖然它們看起來很專業,但其實背后的概念并不復雜。這篇文章能簡單的幫你了解SDK與APK的區別。
    的頭像 發表于 10-11 10:08 ?3288次閱讀

    用OPA129搭了一個很簡單的正向放大電路,電路不工作的原因?

    用OPA129搭了一個很簡單的正向放大電路,正負12V供電,輸入1mV-100mV的直流信號,但是電路不工作,輸出端是10V左右。各位幫分析一下問題所在。謝謝。
    發表于 08-21 06:25

    FPGA與MCU的應用場景

    我首次接觸FPGA和MCU其實都是在大學,在大學里的期末綜合設計就是用FPGA來設計一個簡單的MCU,一個只有幾條指令的MCU,兩周的時間,基本上就兩個小組搞定
    發表于 07-29 15:45