女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

良好的PCB布局如何幫助你更快的制作高質量電路板

PCB打樣 ? 2020-09-25 19:26 ? 次閱讀

商業應用利用從3 MHz30 GHz以上的高頻帶。其中包括電視,FM收音機,射電天文學,手機Wi-Fi等。上述應用中的各種產品都使用高頻印刷電路板(PCB)。PCB的低生產成本使其對現代電子設備制造商具有吸引力。但是,數量較少時,每塊板的價格可能會更高。

為了獲得更好,更快的PCB,設計人員在設計電路板時需要注意三個主要領域:建筑材料,組件互連和走線布局。

建筑材料

PCB的設計過程中,設計人員主要考慮PCB材料的兩個主要特征。其中之一是介電常數,另一個是損耗角正切。介電常數會影響信號通過電路板的速度。損耗角正切是指由于材料內的吸收而丟失的信號量。盡管FR4是用于構造低頻電路的常用材料,但對于使用頻率超過1 GHz的那些,仍需要更多優質材料。

組件互動

對于高頻板的設計者來說,考慮元件與PCB之間的連接點非常重要。例如,將焊盤放置在接地平面上可以充當電容器。表面貼裝器件(SMD)的使用具有較小的結構特征和引線長度,因此可以在很大程度上解決該問題。但是,隨著頻率的增加,包括SMD形式在內的無源元件可能具有非理想特性。設計人員必須考慮到這一點并補償這些特性。

跡線布局

一旦設計師令人滿意地確定了建筑材料和組件的選擇,他/她就必須以在低功率環境下實現高速運行為目標。這涉及:

l最小化車載噪聲的產生

l最小化走線之間的串擾

l減少地面反彈的影響

l阻抗匹配

l正確的信號線端接

最小化噪聲的產生

減少噪聲有兩個主要方面。其中之一是整個板上的電源分配,另一個涉及電源噪聲過濾。

為了在整個PCB上分配電源,設計人員可以使用電源平面或電源總線網絡。通常,多層PCB上的電源層由兩個或多個將VccGND承載到設備的金屬層組成。由于電源平面幾乎覆蓋了PCB的整個區域,因此這些平面的DC電阻較低。因此,電源平面在將Vcc電平平均分配給所有設備的同時使其保持恒定。它還提供了噪聲保護,極高的電流吸收能力以及對PCB承載的信號的良好屏蔽。

電源平面的替代方案是電源總線,該電源總線由兩個或多個將VccGND承載到設備的寬金屬走線組成。由于這種方法比電源平面便宜,因此兩層PCB經常使用它們。使用電源總線網絡進行設計時,設計人員需要確保走線寬度盡可能寬。但是,與電源平面相比,電源總線網絡的直流電阻要低得多。

分離承載模擬數字電源的平面和電源總線有助于最大程度地減少機載噪聲的產生,因為這會阻止兩者之間的相互作用。但是,全數字系統可能沒有單獨的模擬電源平面,添加新的電源平面可能變得非常昂貴,除非設計人員在現有層上創建了分區的島或分離平面。

雖然建議在系統上的模擬電源和數字電源之間分開這些平面,但在兩種電路類型之間仍可能存在一些不必要的相互作用。以下建議可能有助于減少噪聲的產生:

l通過為模擬電源使用單獨的電源板來平均分配電源。請勿使用走線或多個信號層布線電源。

l在電源平面附近使用接地平面通常有助于減少電源產生的噪聲。

l僅將模擬組件放置在模擬接地平面上,將數字組件放置在數字接地平面上。

l使用鐵氧體磁珠將模擬電源線與數字電源線隔離。

最小化跡線之間的交互

平行走線之間信號的不必要耦合會導致串擾。設計人員通過適當的布線,并在層堆疊中使用微帶線和帶狀線布局,將串擾降至最低。

當被迫使用彼此相鄰的兩個信號層時,設計人員通過將一層中的所有走線都與下一層中的走線成角度地布線,從而將串擾降至最低。他們為使串擾最小化而采用的其他技術是使信號層與其相鄰平面之間的距離最小化,以及增加兩個信號層之間的距離。

以下建議可幫助設計人員減少帶狀線或微帶線布局中的串擾:

保持信號線之間的最大空間-盡可能地限制布線。一般的經驗法則是將信號線間隔至少三倍于電介質高度或四倍于走線寬度。

保持傳輸線的導體盡可能靠近其接地平面,以使其緊密耦合至接地平面,并將其與相鄰信號去耦。

關鍵網絡可以通過使用差分路由技術受益。這可能需要匹配每個跡線的長度和回轉度。

對于實質性的耦合,可能有助于在不同的層上路由相互垂直的單個信號。

對于單端信號,最小化并行游程長度有助于減少串擾。使用短的并行部分進行布線,并避免走線之間的長耦合部分。

如果無法更改兩條走線之間的間距,則將走線與接地層之間的距離減小到10密耳以下可以幫助減少串擾。

減少地面反彈的影響

使用更快的數字設備并減少輸出切換時間,設備輸出會在釋放負載電容時表現出更高的瞬態電流。另外,可能有一個設備的多個輸出同時從邏輯高切換到邏輯低。同時向地下傾倒電流可能會暫時升高地面的電勢,導致基準發生變化,這種現象就是地面反彈。影響接地彈跳的主要條件包括負載電容,插座電感和同時開關輸出的數量。

設計人員通過以下設計方法來減少地面反彈:

l將過孔放置在電容器焊盤附近,或在它們之間使用短而寬的走線

l使用從電源引腳到電源平面,孤島或去耦電容器的寬和短走線。這通過降低串聯電感來減小接地反彈的可能性,并且瞬態電壓從電源引腳到電源層下降。

l將每個接地引腳或過孔分別連接到接地層。菊花鏈導致共享接地路徑,從而增加了回路電流回路的電阻和電感

l按照IC制造商的建議添加去耦電容器。去耦電容必須盡可能靠近設備的電源和接地引腳。

l將開關輸出移至盡可能靠近封裝接地引腳的位置

l避免上拉電阻,而使用更多的下拉電阻

l使用具有單獨的VccGND平面的多層PCB,從而利用Vcc-GND平面的本征電容

l使用同步設計,因為這些不受同步開關引腳的影響

l接地引腳和電源引腳之間的距離非常近,從而減小了互感,因為兩個引腳的電流方向相反。

l通過在電容器焊盤上使用更大的過孔尺寸來最小化去耦電容器中的電感

l通過使用表面貼裝電容器來最小化引線電感

l使用有效串聯電阻較低的電容器

阻抗匹配和正確的信號線端接

沿著不匹配的阻抗線來回反射的信號會在負載接收器處產生振鈴。振鈴會導致接收器的誤觸發,因為它會減小接收器的動態范圍。設計人員通過使用適當的信號線端接使源阻抗等于走線阻抗和負載阻抗來消除反射。

為了正確匹配阻抗并終止信號線,設計師可以通過以下方法來確保信號完整性:

l時鐘傳輸線中不使用過孔,因為過孔會導致阻抗變化并產生反射

l保持筆直。不要使用直角彎曲,而應使用弧形軌跡

l盡可能使用點對點時鐘走線,并端接時鐘信號以最大程度地減少反射

l使用外部設備緩沖負載并限制負載電容

l在每個開關輸出處串聯增加1027歐姆的電阻,以限制電流

l放置合適的終端電阻,并確保傳輸線和終端之間的阻抗匹配等于線路阻抗

l在參考平面內夾層路由時鐘軌跡的層,以最大程度地降低噪聲

l將走線長度保持在5 cm以下,將阻抗保持在65 ohms以下,并將金屬延遲保持在940 ps以下,將電感值保持在40 nH以下,將走線電容保持在20 pF以下,并將總電容保持在30 pF以下,特別是對于關鍵的高速布線。

結論

除了選擇合適的高頻材料外,設計師還可以采用很多更好的PCB布局來使其在高頻下正常工作。由于每個PCB都是唯一的,因此必須針對其應用進行定制設計。使用PCB CAD或設計套件軟件可以幫助設計人員,因為該軟件包提供了廣泛的功能。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4785

    瀏覽量

    89291
  • PCB線路板
    +關注

    關注

    10

    文章

    435

    瀏覽量

    20384
  • PCB打樣
    +關注

    關注

    17

    文章

    2973

    瀏覽量

    22369
  • 華秋DFM
    +關注

    關注

    20

    文章

    3502

    瀏覽量

    5266
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    捷多邦PCB制造:從設計到成品,如何確保最高質量

    都符合最高的質量標準,捷多邦在從設計到生產的每個環節都嚴格把控,確保質量無可挑剔。 1. 精準設計:從需求到規格 PCB質量首先體現在設計階段。捷多邦的設計團隊根據客戶需求,使用最新
    的頭像 發表于 03-19 10:59 ?324次閱讀

    PCB】四層電路板PCB設計

    摘要 詳細介紹有關電路板PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優點及不足之處;介紹PCB
    發表于 03-12 13:31

    高效節能,多層PCB電路板拼板設計全攻略!

    效率、降低成本,并確保最終產品的質量,拼板設計(Panelization)是PCB制造過程中常用的一項技術。拼板設計不僅影響生產效率,還對產品的焊接質量、可測試性和最終組裝有著重要影響。本文將介紹多層
    的頭像 發表于 02-18 10:05 ?570次閱讀

    廣汽集團召開高質量發展大會

    春回大地,萬象更新。近兩日廣東省、廣州市聚焦“建設現代化產業體系”主題,相繼召開“新春第一會”——高質量發展大會,吹響奮進號角。廣汽集團黨委書記、董事長馮興亞作為省市重點產業高質量發展代表參加會議,與產學研各界代表共聚一堂,共繪廣東、廣州
    的頭像 發表于 02-07 10:18 ?496次閱讀

    SMT錫珠:影響與對策 —— 打造高質量電子電路板

    過程中,在電路板上不期望出現的微小錫球。它們看似微不足道,卻可能給電子產品的質量和可靠性帶來嚴重影響。 首先,錫珠的存在可能導致短路。當錫珠在電路板上的兩個相鄰導電部位之間形成連接時,就如同在
    的頭像 發表于 10-30 15:37 ?927次閱讀

    IEEE 1394 EMI電路板設計和布局指南

    電子發燒友網站提供《IEEE 1394 EMI電路板設計和布局指南.pdf》資料免費下載
    發表于 09-30 11:42 ?0次下載
    IEEE 1394 EMI<b class='flag-5'>電路板</b>設計和<b class='flag-5'>布局</b>指南

    電路板布局對散熱性能影響的實證分析

    電子發燒友網站提供《電路板布局對散熱性能影響的實證分析.pdf》資料免費下載
    發表于 09-25 09:47 ?0次下載
    <b class='flag-5'>電路板</b><b class='flag-5'>布局</b>對散熱性能影響的實證分析

    PCB電路板的阻抗工藝中控制要點

    阻抗控制的主要目的是為了保證電路板信號的穩定傳輸,提高信號傳輸質量。阻抗是電路板傳輸信號時的主要參數之一,其取值與電路板材料、線路結構、電信號頻率等相關。
    的頭像 發表于 09-23 14:37 ?772次閱讀

    對于多級放大電路板,在PCB布局中,電源擺放的位置應該注意什么?

    對于多級放大電路板,在PCB布局中,電源擺放的位置應該注意什么,我在一些資料上看到過:多級放大電路中,布線時考慮信號流向,防止級間干擾,且電源靠近后級,防止各級形成共阻。但我還是不太
    發表于 09-20 08:25

    Jacinto 7 LPDDR4電路板設計和布局指南

    電子發燒友網站提供《Jacinto 7 LPDDR4電路板設計和布局指南.pdf》資料免費下載
    發表于 09-06 11:17 ?4次下載
    Jacinto 7 LPDDR4<b class='flag-5'>電路板</b>設計和<b class='flag-5'>布局</b>指南

    電機驅動器電路板布局的最佳實踐

    電子發燒友網站提供《電機驅動器電路板布局的最佳實踐.pdf》資料免費下載
    發表于 09-05 11:33 ?18次下載
    電機驅動器<b class='flag-5'>電路板</b><b class='flag-5'>布局</b>的最佳實踐

    pcb設計中布局的要點是什么

    PCB設計中,布局是一個非常重要的環節,它直接影響到電路的性能、可靠性和成本。以下是關于PCB布局的一些要點,這些要點將
    的頭像 發表于 09-02 14:48 ?782次閱讀

    PCB電路板設計與制作的步驟和要點

    一站式PCBA智造廠家今天為大家講講pcb設計制作流程和要點是什么?PCB設計制作流程和要點。PCB設計是電子產品開發過程中的關鍵步驟之一。
    的頭像 發表于 08-02 09:24 ?1439次閱讀

    探究PCB基板特性對電路板穩定性的影響!

    PCB(Printed Circuit Board,印刷電路板)作為電子設備中不可或缺的組成部分,其基板特性對電路板的性能和使用壽命有著至關重要的影響。不同的PCB基板材料具有不同的特
    的頭像 發表于 07-30 11:19 ?1659次閱讀
    探究<b class='flag-5'>PCB</b>基板特性對<b class='flag-5'>電路板</b>穩定性的影響!

    浙江寧波深入布局傳感器產業,高質量推進新型工業化進程

    生產力發展的重要抓手。江北區多年來深入布局傳感器產業,打造以龍頭企業為引領、全產業鏈協同發展的良好格局,高質量推進新型工業化進程。 ? 江北深入布局傳感器產業
    的頭像 發表于 06-27 17:57 ?548次閱讀