女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文詳解ZYNQ中的DMA與AXI4總線

OpenFPGA ? 來源:CSDN博客 ? 作者:CSDN博客 ? 2020-09-24 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ZYNQ中DMA與AXI4總線

為什么在ZYNQ中DMA和AXI聯系這么密切?通過上面的介紹我們知道ZYNQ中基本是以AXI總線完成相關功能的:

圖4?34 連接 PS 和 PL 的 AXI 互聯和接口的構架

在ZYNQ中,支持AXI-Lite,AXI4和AXI-Stream三種總線,但PS與PL之間的接口卻只支持前兩種,AXI-Stream只能在PL中實現,不能直接和PS相連,必須通過AXI-Lite或AXI4轉接。PS與PL之間的物理接口有9個,包括4個AXI-GP接口和4個AXI-HP接口、1個AXI-ACP接口。

Xilinx提供的從AXI到AXI-Stream轉換的IP核有:AXI-DMA,AXI-Datamover,AXI-FIFO-MM2S以及AXI-vDMA等

AXI-DMA:實現從PS內存到PL高速傳輸高速通道AXI-HP<---->AXI-Stream的轉換

AXI-FIFO-MM2S:實現從PS內存到PL通用傳輸通道AXI-GP<----->AXI-Stream的轉換

AXI-Datamover:實現從PS內存到PL高速傳輸高速通道AXI-HP<---->AXI-Stream的轉換,只不過這次是完全由PL控制的,PS是完全被動的。

AXI-VDMA:實現從PS內存到PL高速傳輸高速通道AXI-HP<---->AXI-Stream的轉換,只不過是專門針對視頻、圖像等二維數據的。

除了上面的還有一個AXI-CDMA IP核,這個是由PL完成的將數據從內存的一個位置搬移到另一個位置,無需CPU來插手。

上面的IP是完成總線協(xié)議轉換,如果需要做某些處理(如變換、迭代、訓練……),則需要生成一個自定義Stream類型IP,與上面的Stream接口連接起來,實現數據輸入輸出。用戶的功能在自定義Stream類型IP中實現。

綜上,在ZYNQ中DMA和AXI是不可分割的兩者,所以介紹DMA也是必須的。

1.1.1DMA簡介

DMA是一種內存訪問技術,允許某些計算機內部的硬件子系統(tǒng)可以獨立的直接讀寫內存,而不需要CPU介入處理,從而不需要CPU的大量中斷負載,否則,CPU需要從來源把每一片段的數據復制到寄存器,然后在把他們再次寫回到新的地方,在這個時間里,CPU就無法執(zhí)行其他的任務。

DMA是一種快速數據傳送方式,通常用來傳送數據量較多的數據塊。使用DMA時,CPU向DMA控制器發(fā)送一個存儲器傳輸請求,這樣當DMA控制器在傳輸的時候,CPU執(zhí)行其他的操作,傳輸完成時DMA以中斷的方式通知CPU。

DMA傳輸過程的示意圖為:

圖4?35 DMA傳輸過程的示意圖

DMA的傳輸過程為:

1、為了配置用DMA傳輸數據到存儲器,處理器(Cortex-A9)發(fā)出一條指令。

2、DMA控制器把數據從外設傳輸到存儲器或者從存儲器傳輸到存儲器,從而較少CPU處理的事務量。

3、輸出傳輸完成后,向CPU發(fā)出一個中斷通知DMA傳輸可以關閉。

為了發(fā)起傳輸事務,DMA控制器必須得到以下信息:

(1)、源地址——數據被讀出的地址

(2)、目的地址——數據被寫入的地址

(3)、傳輸長度——應傳輸的字節(jié)數

我們可以理解,無論是程序控制方式還是中斷控制方式,數據的傳輸都必須經過處理器。而在一個嵌入式微處理器為主控的應用系統(tǒng)中,當有大量數據在存儲器和外設之間傳輸時,采用程序控制方式顯然不合適,但是若采用中斷控制方式,會造成中斷次數過于頻繁,不僅速度上不去,還需要處理器及時干預進行處理,大大降低了工作的效率。

然而,使用DMA的好處就是它不需要CPU的干預而直接服務外設,這樣CPU就可以去處理別的事務,從而提高系統(tǒng)的效率,對于慢速設備,其作用只是降低CPU的使用率,但對于高速設備,它不只是降低CPU的使用率,而且能大大提高硬件設備的吞吐量。因為對于這種設備,CPU直接供應數據的速度太低。因CPU只能一個總線周期最多存取一次總線,而且對于處理器,它不能把內存中A地址的值直接搬到B地址。它只能先把A地址的值搬到一個寄存器,然后再從這個寄存器搬到B地址。也就是說,對于處理器,要花費兩個總線周期才能將A地址的值送到B地址。而DMA就不同了,一般系統(tǒng)中的DMA都有突發(fā)(Burst)傳輸的能力,在這種模式下,DMA能一次傳輸幾個甚至幾十個字節(jié)的數據,所以使用DMA能使設備的吞吐能力大為增強。

鑒于上面的優(yōu)勢,系統(tǒng)中使用DMA是必要的,能夠提高數據吞吐量,減輕了CPU的負擔,使得整個系統(tǒng)的性能得到提高。

說了這么多優(yōu)點,那么DMA缺點是什么呢?DMA傳送期間CPU被掛起,部分或完全失去對系統(tǒng)總線的控制,這可能會影響CPU對中斷請求的及時響應與處理。因此,在一些小系統(tǒng)或速度要求不高、數據傳輸量不大的系統(tǒng)中,一般并不用DMA方式。因為DMA允許外設直接訪問內存,從而形成對總線的獨占。這在實時性強的硬實時系統(tǒng)嵌入式開發(fā)中將會造成中斷延時過長。

DMAC為DMA控制器

DMA傳送雖然脫離CPU的控制,但并不是說DMA傳送不需要進行控制和管理。通常是采用DMA控制器來取代CPU,負責DMA傳送的全過程控制。目前DMA控制器都是可編程的大規(guī)模集成芯片。

圖4?36 DMAC結構

DMA控制器是內存儲器同外設之間進行高速數據傳送時的硬件控制電路,是一種實現直接數據傳送的專用處理器,它必須能取代在程序控制傳送中由CPU和軟件所完成的各項功能。它的主要功能是:

(1)DMAC同外設之間有一對聯絡信號線--外設的DMA請求信號DREQ以及 DMAC向外設發(fā)出的DMA響應信號DACK;(如下圖)
(2)DMAC在接收到DREQ后,同CPU之間也有一對聯絡信號線--DMAC向CPU 發(fā)出總線請求信號(HOLD或BUSRQ),CPU在當前總線周期結束后向DMAC發(fā)出總線響應信號(HLDA或BUSAK),DMAC接管對總線的控制權,進入DMA操作方式;
(3)能發(fā)出地址信息,對存儲器尋址,并修改地址指針,DMAC內部必須有能自動加1或減1的地址寄存器;
(4)能決定傳送的字節(jié)數,并能判斷DMA傳送是否結束。DMA內部必須有能自動減1的字計數寄存器,計數結束產生終止計數信號;
(5)能發(fā)出DMA結束信號,釋放總線,使CPU恢復總線控制權;
(6)能發(fā)出讀、寫控制信號,包括存儲器訪問信號和I/O訪問信號。DMAC內部必須有時序和讀寫控制邏輯。

圖4?37 DMAC在DMA中的作用示意圖(一)

圖4?38 DMAC在DMA中的作用示意圖(二)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • dma
    dma
    +關注

    關注

    3

    文章

    576

    瀏覽量

    102879
  • AXI4總線
    +關注

    關注

    0

    文章

    9

    瀏覽量

    1473

原文標題:ZYNQ中DMA與AXI4總線-DMA簡介

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Xilinx zynq AXI總線全面解讀

    AXI (Advanced eXtensible Interface) 本是由ARM公司提出的總線協(xié)議, Xilinx從 6 系列的 FPGA 開始對 AXI
    的頭像 發(fā)表于 12-04 12:22 ?7836次閱讀
     Xilinx <b class='flag-5'>zynq</b> <b class='flag-5'>AXI</b><b class='flag-5'>總線</b>全面解讀

    ZYNQ SOC案例開發(fā):AXI DMA使用解析及環(huán)路測試

    AXI DMA介紹 本篇博講述AXI DMA
    的頭像 發(fā)表于 12-31 09:52 ?9717次閱讀
    <b class='flag-5'>ZYNQ</b> SOC案例開發(fā):<b class='flag-5'>AXI</b> <b class='flag-5'>DMA</b>使用解析及環(huán)路測試

    詳解AXI DMA技術

    ,SG)功能還可以將數據移動任務從位于于處理器系統(tǒng)的中央處理器(CPU)卸載出來。可以通過AXI4-Lite從接口訪問初始化、狀態(tài)和管理寄存器。如圖
    的頭像 發(fā)表于 04-03 09:32 ?908次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>詳解</b><b class='flag-5'>AXI</b> <b class='flag-5'>DMA</b>技術

    NVMe IP之AXI4總線分析

    1AXI4總線協(xié)議 AXI4總線協(xié)議是由ARM公司提出的種片內總線協(xié)議 ,旨在實現SOC
    發(fā)表于 06-02 23:05

    看看在SpinalHDLAXI4總線互聯IP的設計

    ,ar)共用組信號的接口(arw,w,b,r)。關于總線互聯的設計凡是設計中用到Axi4總線的設計總離不開總線互聯。在Xilinx FPG
    發(fā)表于 08-02 14:28

    AXI接口協(xié)議詳解

    1、AXI接口協(xié)議詳解  AXI 總線  上面介紹了AMBA總線的兩種,下面看下我們的主角—
    發(fā)表于 10-14 15:31

    zynq linux AXI DMA傳輸步驟教程詳解

    本文主要介紹zynq linux AXI DMA傳輸步驟教程,具體的跟隨小編起來了解下。
    的頭像 發(fā)表于 07-08 05:46 ?3.1w次閱讀
    <b class='flag-5'>zynq</b> linux <b class='flag-5'>AXI</b> <b class='flag-5'>DMA</b>傳輸步驟教程<b class='flag-5'>詳解</b>

    ZYNQDMAAXI4總線

    ZYNQDMAAXI4總線 為什么在ZYNQ
    的頭像 發(fā)表于 11-02 11:27 ?4655次閱讀
    <b class='flag-5'>ZYNQ</b><b class='flag-5'>中</b><b class='flag-5'>DMA</b>與<b class='flag-5'>AXI4</b><b class='flag-5'>總線</b>

    深入AXI4總線握手機制

    本系列我想深入探尋 AXI4 總線。不過事情總是這樣,不能我說想深入就深入。當前我對 AXI總線的理解尚談不上深入。但我希望通過系列文章,
    發(fā)表于 03-17 21:40 ?25次下載
    深入<b class='flag-5'>AXI4</b><b class='flag-5'>總線</b><b class='flag-5'>一</b>握手機制

    深入 AXI4總線 (四):RAM 讀取實戰(zhàn)

    本系列我想深入探尋 AXI4 總線。不過事情總是這樣,不能我說想深入就深入。當前我對 AXI總線的理解尚談不上深入。但我希望通過系列
    發(fā)表于 02-07 11:36 ?4次下載
    深入 <b class='flag-5'>AXI4</b><b class='flag-5'>總線</b> (四):RAM 讀取實戰(zhàn)

    AXI4AXI4-Lite 、AXI4-Stream接口

    AXI4種高性能memory-mapped總線AXI4-Lite是只簡單的、低通量的memory-mapped
    的頭像 發(fā)表于 07-04 09:40 ?9623次閱讀

    Xilinx FPGA AXI4總線)介紹【AXI4】【AXI4-Lite】【AXI-Stream】

    從 FPGA 應用角度看看 AMBA 總線AXI4 總線
    發(fā)表于 06-21 15:21 ?2748次閱讀
    Xilinx FPGA <b class='flag-5'>AXI4</b><b class='flag-5'>總線</b>(<b class='flag-5'>一</b>)介紹【<b class='flag-5'>AXI4</b>】【<b class='flag-5'>AXI4</b>-Lite】【<b class='flag-5'>AXI</b>-Stream】

    漫談AMBA總線-AXI4協(xié)議的基本介紹

    本文主要集中在AMBA協(xié)議AXI4協(xié)議。之所以選擇AXI4作為講解,是因為這個協(xié)議在SoC、IC設計應用比較廣泛。
    發(fā)表于 01-17 12:21 ?3291次閱讀
    漫談AMBA<b class='flag-5'>總線</b>-<b class='flag-5'>AXI4</b>協(xié)議的基本介紹

    SoC設計總線協(xié)議AXI4AXI3的主要區(qū)別詳解

    AXI4AXI3是高級擴展接口(Advanced eXtensible Interface)的兩個不同版本,它們都是用于SoC(System on Chip)設計總線協(xié)議,用于處
    的頭像 發(fā)表于 05-10 11:29 ?1w次閱讀
    SoC設計<b class='flag-5'>中</b><b class='flag-5'>總線</b>協(xié)議<b class='flag-5'>AXI4</b>與<b class='flag-5'>AXI</b>3的主要區(qū)別<b class='flag-5'>詳解</b>

    ZYNQ基礎---AXI DMA使用

    Xilinx官方也提供有DMA的IP,通過調用API函數能夠更加靈活地使用DMA。 1. AXI DMA的基本接口
    的頭像 發(fā)表于 01-06 11:13 ?2158次閱讀
    <b class='flag-5'>ZYNQ</b>基礎---<b class='flag-5'>AXI</b> <b class='flag-5'>DMA</b>使用