女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從EMC方面來關(guān)注PCB

韜略科技EMC ? 來源:韜略科技EMC ? 2020-09-21 17:08 ? 次閱讀

一前言

造成EMC輻射超標(biāo)的原因是多方面的,接口濾波不好,結(jié)構(gòu)屏效低,電纜設(shè)計(jì)有缺陷都有可能導(dǎo)致輻射發(fā)射超標(biāo),但產(chǎn)生輻射的根本原因卻在PCB的設(shè)計(jì)。從EMC方面來關(guān)注PCB,主要關(guān)注這幾個(gè)方面:

1.從減小輻射騷擾的角度出發(fā),應(yīng)盡量選用多層板,內(nèi)層分別作電源層、地線層,用以降低供電線路阻抗,抑制公共阻抗噪聲,對(duì)信號(hào)線形成均勻的接地面,加大信號(hào)線和接地面間的分布電容,抑制其向空間輻射的能力。

2.電源線、地線、印制板走線對(duì)高頻信號(hào)應(yīng)保持低阻抗。在頻率很高的情況下,電源線、地線、或印制板走線都會(huì)成為接收與發(fā)射騷擾的小天線。降低這種騷擾的方法除了加濾波電容外,更值得重視的是減小電源線、地線及其他印制板走線本身的高頻阻抗。因此,各種印制板走線要短而粗,線條要均勻。

3.電源線、地線及印制導(dǎo)線在印制板上的排列要恰當(dāng),盡量做到短而直,以減小信號(hào)線與回線之間所形成的環(huán)路面積。

4.電路元件和信號(hào)通路的布局必須最大限度地減少無用信號(hào)的相互耦合

二不同設(shè)計(jì)階段的關(guān)注點(diǎn)

在PCB的不同的設(shè)計(jì)階段所關(guān)注的問題點(diǎn)不同。

1.在元器件布局階段需要注意:

(1)接口信號(hào)的濾波、防護(hù)和隔離等器件是否靠近接口連接器放置,先防護(hù),后濾波;電源模塊濾波器、電源防護(hù)器件是否靠近電源的入口放置,盡可能保證電源的輸入線最短,電源的輸入輸出分開,走線互不交叉;

(2)晶體、晶振、繼電器、開關(guān)電源等強(qiáng)輻射器件或敏感器件是否遠(yuǎn)離單板拉手條、連接器;

(3)濾波電容是否靠近IC的電源管腳放置,位置、數(shù)量適當(dāng);

(4)時(shí)鐘電路是否靠近負(fù)載,且負(fù)載均衡放置;

(5)接口濾波器件的輸入、輸出是否未跨分割區(qū);除光耦、磁珠、隔離變壓器、A/D、D/A等器件外,其它器件是否未跨分割區(qū);

2.在PCB布線階段需要注意:

(1)電源、地的布線處理無地環(huán)路,電源及與對(duì)應(yīng)地構(gòu)成的回路面積小;

(2)差分信號(hào)線對(duì)是否同層、等長、并行走線,保持阻抗一致,差分線間無其他走線;

(3)時(shí)鐘等關(guān)鍵信號(hào)線是否布內(nèi)層(優(yōu)先考慮優(yōu)選布線層),并加屏蔽地線或與其他布線間距滿足3W原則,關(guān)鍵信號(hào)走線是否未跨分割區(qū);

(4)是否無其他信號(hào)線從電源濾波器輸入線下走線,濾波器等器件的輸入、輸出信號(hào)線是否未互相并行、交叉走線;

盡管我們制定了種種PCB布局布線規(guī)則,但是在實(shí)現(xiàn)這些規(guī)則的時(shí)候,無論我們?nèi)绾闻ΓO(shè)計(jì)中的缺陷總是象病魔一樣揮之不去。因?yàn)閷?shí)際設(shè)計(jì)的時(shí)候總會(huì)存在這樣或者那樣的原因使得我們無法完全滿足設(shè)計(jì)規(guī)則,往往這些無法滿足規(guī)則的地方給以后的認(rèn)證帶來麻煩。

3.輻射源與接口端注意事項(xiàng)

最典型的輻射源莫過于晶振,每一個(gè)PCB工程師都知道晶振應(yīng)該遠(yuǎn)離I/O接口,但是產(chǎn)品設(shè)計(jì)工程師所要求的PCB往往尺寸有限,器件繁多,于是在經(jīng)過種種考慮后,PCB工程師不得不把晶振放置在了I/O接口處。無論在其他地方花了多少心思去考慮EMC,一個(gè)不合理布局的晶振會(huì)很輕易將你的努力毀于一旦。

PCB設(shè)計(jì)時(shí)首先要考慮輻射源的排放位置,盡量遠(yuǎn)離拉手條和電源輸入端口。對(duì)于晶振,在PCB上的影射區(qū)域一定要鋪銅處理,其輸出端引線不允許走PCB的表層,應(yīng)走在內(nèi)層(如能再做包地走線處理則更為理想)。另外,PCB層劃分和分層也是影響輻射發(fā)射指標(biāo)的一個(gè)關(guān)鍵因素,應(yīng)該結(jié)合單板的具體情況統(tǒng)籌考慮處理。

三總結(jié)

總體來說,PCB設(shè)計(jì)對(duì)EMC的改善是:在布線之前,先研究好回流路徑的設(shè)計(jì)方案,就有最好的成功機(jī)會(huì),可以達(dá)成降低EMI輻射的目標(biāo)。而且在還沒有動(dòng)手實(shí)際布線之前,變更布線層等都不必花費(fèi)任何錢,是改善EMC最便宜的做法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4774

    瀏覽量

    89070
  • emc
    emc
    +關(guān)注

    關(guān)注

    172

    文章

    4106

    瀏覽量

    185875
  • 印制板
    +關(guān)注

    關(guān)注

    10

    文章

    235

    瀏覽量

    22854

原文標(biāo)題:從源頭抑制輻射超標(biāo)——PCB設(shè)計(jì)

文章出處:【微信號(hào):TLTECH,微信公眾號(hào):韜略科技EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC電路基礎(chǔ)知識(shí)

    本課程分三個(gè)章節(jié),分別從概念,基本理論和系統(tǒng)方面簡單介紹了 EMC 的基 本概念、標(biāo)準(zhǔn)、測(cè)試內(nèi)容,產(chǎn)品認(rèn)證和電磁兼容的基本理論,最后介紹了系統(tǒng) 安裝和維護(hù)中的 EMC 問題。 學(xué)完本課程后,學(xué)員能夠
    發(fā)表于 05-19 16:13

    PCBEMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    PCB的電磁兼容性(EMC)設(shè)計(jì)首先要考慮層的設(shè)置,這是因?yàn)閱伟鍖訑?shù)的組成、電源層和地層的分布位置以及平面的分割方式對(duì)EMC性能有著決定性的影響。為昕MarsPCBlayerstack層數(shù)的合理規(guī)劃
    的頭像 發(fā)表于 05-17 16:17 ?198次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)(一):層的設(shè)置與排布原則

    符合EMCPCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間
    的頭像 發(fā)表于 05-15 16:42 ?135次閱讀

    EMC思想來設(shè)計(jì)DC/DC電源的PCB

    的損耗,電壓的下降等維度之外,主要要考慮:干擾、抗干擾。 其實(shí)很多電源PCB的設(shè)計(jì)規(guī)范可以看出,都可以EMC的角度去解讀其設(shè)計(jì)規(guī)則制定的用意。 電源的EMC設(shè)計(jì),跟普通的
    發(fā)表于 04-15 13:40

    華為PCBEMC設(shè)計(jì)指南【可下載】

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)布局、布線、背板的EMC
    發(fā)表于 02-26 15:52

    華為PCBEMC設(shè)計(jì)指南

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)布局、布線、背板的EMC
    的頭像 發(fā)表于 01-15 10:09 ?1230次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)指南

    PCBEMC/EMI的設(shè)計(jì)技巧

    隨著 IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來愈高, 電子產(chǎn)品中的 EMI 問題也更加嚴(yán)重。系統(tǒng)設(shè)備 EMC/EMI 設(shè)計(jì)的觀點(diǎn)來看,在設(shè)備的PCB 設(shè)計(jì)階段處理好 EMC
    發(fā)表于 11-18 15:02 ?6次下載

    PCB高級(jí)EMC設(shè)計(jì)

    PCB高級(jí)EMC設(shè)計(jì) ?
    的頭像 發(fā)表于 11-16 11:28 ?2123次閱讀
    <b class='flag-5'>PCB</b>高級(jí)<b class='flag-5'>EMC</b>設(shè)計(jì)

    PCB設(shè)計(jì)中怎么降低EMC

    PCB(印刷電路板)設(shè)計(jì)中,降低電磁兼容性(EMC)問題是一個(gè)至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩個(gè)方面,其中EMI是指設(shè)備或系統(tǒng)在其正常工作
    的頭像 發(fā)表于 10-09 11:47 ?792次閱讀

    高速電路PCBEMC設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速電路PCBEMC設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:50 ?5次下載

    PCB電路與結(jié)構(gòu)的EMC協(xié)同仿真技術(shù)研究

    電子發(fā)燒友網(wǎng)站提供《PCB電路與結(jié)構(gòu)的EMC協(xié)同仿真技術(shù)研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:42 ?0次下載

    電子儀器PCB設(shè)計(jì)中EMC技術(shù)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設(shè)計(jì)中EMC技術(shù)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:26 ?0次下載

    磁集成落地的關(guān)鍵 解決EMC開始

    產(chǎn)品成本、縮小產(chǎn)品體積方面的優(yōu)勢(shì),受到越來越多企業(yè)的關(guān)注。 但任何事物都具有兩面性,磁集成技術(shù)的應(yīng)用也帶來了新的挑戰(zhàn),那就是電子產(chǎn)品的EMC越來越不好過了。 一是磁集成產(chǎn)品的應(yīng)用限定了功率器件在
    的頭像 發(fā)表于 08-21 11:24 ?557次閱讀

    EMC大揭秘 PCB設(shè)計(jì)必備指南

    EMC大揭秘 PCB設(shè)計(jì)必備指南
    的頭像 發(fā)表于 06-15 16:29 ?3371次閱讀
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB</b>設(shè)計(jì)必備指南

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    是否滿足ESD或者EMI防護(hù)設(shè)計(jì)要求,撇開原理圖設(shè)計(jì),PCB設(shè)計(jì)一般需要我們PCB布局和PCB布線兩個(gè)方面進(jìn)行審查,接下來為大家介紹關(guān)于
    的頭像 發(fā)表于 06-12 09:49 ?922次閱讀