女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技物理驗證解決方案在9小時內(nèi)完成了超130億個晶體管驗證

工程師 ? 來源:新思科技 ? 作者:新思科技 ? 2020-09-16 15:01 ? 次閱讀

IC Validator 上云可在9小時完成130億個晶體管GPU物理驗證

重點

● 云優(yōu)化IC Validator可在約4000個AMD EPYC?核上擴展物理驗證,以提供夜間全芯片DRC運行時間

● 獨特的彈性CPU管理讓計算資源得到最優(yōu)利用

● 參考設(shè)置讓用戶能夠了解如何在Microsoft Azure云平臺上運行IC Validator

新思科技(Synopsys)近日宣布,其在Microsoft Azure上運行的IC Validator物理驗證解決方案在不到9小時的時間內(nèi),完成了對AMD Radeon? Pro VII GPU(包括超過130億個晶體管)的驗證。此次驗證由使用第二代AMD EPYC?處理器的Azure HBv2虛擬機提供支持。

IC Validator利用獨特的彈性CPU管理技術(shù),可節(jié)約高達40%的計算資源,實現(xiàn)了更低的云端成本,并確保了其他關(guān)鍵作業(yè)在流片期間的資源可用性。

“在AMD,及時完成產(chǎn)品部署對我們提供領(lǐng)先的高性能計算產(chǎn)品這一目標至關(guān)重要。基于AMD EPYC處理器的Azure HBv2虛擬機非常適合高性能工作負載,我們很高興新思科技使用這些虛擬機,為其IC Validator解決方案提供支持,從而幫助客戶在短時間內(nèi)完成芯片設(shè)計并進行硬件驗證。”

—— Mydung Pham

芯片設(shè)計工程企業(yè)副總裁

AMD

“芯片設(shè)計規(guī)格和復雜性不斷提升,促使業(yè)界對計算基礎(chǔ)架構(gòu)進行重新思考。按時實現(xiàn)晶體管數(shù)量呈指數(shù)級增長的芯片流片,是行業(yè)的當務(wù)之急。Azure通過EDA優(yōu)化、可擴展的云基礎(chǔ)設(shè)施,使芯片設(shè)計團隊能夠以安全、經(jīng)濟高效的方式實現(xiàn)這一目標。”

—— Mujtaba Hamid

Azure芯片、電子及游戲業(yè)務(wù)產(chǎn)品主管

Microsoft

IC Validator是一款全面且高度可擴展的物理驗證解決方案,包含DRC、LVS、可編程電學特性規(guī)則檢查(PERC)、虛擬金屬填充以及可制造性設(shè)計增強功能, 能夠通過使用智能內(nèi)存負載分配和平衡技術(shù),實現(xiàn)主流硬件的最大利用率。同時IC Validator使用多臺機器的多線程和分布式處理,具有可擴展至數(shù)千個CPU的優(yōu)勢。

“無論是在本地環(huán)境還是在云環(huán)境中,我們都致力于為客戶提供最快的物理簽核解決方案。客戶在基于AMD EPYC處理器的Microsoft Azure云平臺上,采用業(yè)界最快的物理驗證解決方案IC Validator,能夠?qū)崿F(xiàn)以快速周轉(zhuǎn)時間簽核芯片,同時優(yōu)化利用計算資源。”

—— Raja Tabet

芯片設(shè)計集團高級副總裁

新思科技

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52119

    瀏覽量

    435612
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    4906

    瀏覽量

    130605
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    153

    瀏覽量

    36905
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    大于外加電場時,PN結(jié)才會有電流通過。當?shù)谝?b class='flag-5'>個PN結(jié)與第二PN結(jié)外加電壓都是同一值時,由于兩PN結(jié)的限制作用,只允許大小等于PN結(jié)外加電壓的電壓值導通。 本
    發(fā)表于 04-15 10:24

    思科技推出基于AMD芯片的新一代原型驗證系統(tǒng)

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應系統(tǒng)級芯片(SoC)的HAPS?原型驗證系統(tǒng),以此進一步升級其硬件輔助驗證(HAV)產(chǎn)品組合。 此次推出的全新
    的頭像 發(fā)表于 02-19 17:12 ?577次閱讀

    思科技推出全新硬件輔助驗證產(chǎn)品組合

    思科技近日宣布,推出基于全新AMD Versal Premium VP1902自適應系統(tǒng)級芯片(SoC)的HAPS原型驗證系統(tǒng),全新升級其業(yè)界領(lǐng)先的硬件輔助驗證(HAV)產(chǎn)品組合。
    的頭像 發(fā)表于 02-18 17:30 ?533次閱讀

    思科技與英特爾攜手完成UCIe互操作性測試

    近日,新思科技與英特爾攜手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性測試芯片演示,并成功推出了包含控制器、PHY(物理層)和
    的頭像 發(fā)表于 02-18 14:18 ?364次閱讀

    晶體管電流放大器的原理 晶體管功放電路中的應用實例

    晶體管電流放大器的原理 晶體管是一種半導體器件,能夠?qū)﹄娏鬟M行控制和放大。晶體管的工作原理基于半導體材料的PN結(jié)特性。PN結(jié)由P型半導體和N型半導體組成,它們接觸時形成一
    的頭像 發(fā)表于 12-03 09:50 ?1644次閱讀

    高頻晶體管無線電中的應用

    無線電技術(shù)是現(xiàn)代通信的基石,它依賴于無線電波的傳輸來實現(xiàn)信息的遠距離傳遞。在這一領(lǐng)域中,高頻晶體管扮演著至關(guān)重要的角色。 高頻晶體管的工作原理 高頻晶體管,通常指的是能夠較高頻率下工
    的頭像 發(fā)表于 12-03 09:44 ?770次閱讀

    晶體管與場效應的區(qū)別 晶體管的封裝類型及其特點

    通過改變溝道中的電場來控制源極和漏極之間的電流。 輸入阻抗 : 晶體管 :輸入阻抗相對較低,因為基極需要電流來控制。 場效應 :輸入阻抗非常高,因為柵極控制是通過電壓實現(xiàn)的,不需要電流。 功耗 : 晶體管
    的頭像 發(fā)表于 12-03 09:42 ?810次閱讀

    達林頓晶體管概述和作用

    結(jié)構(gòu)。這種結(jié)構(gòu)通過級聯(lián)多個晶體管,實現(xiàn)了更高的電流增益和更廣泛的應用場景。達林頓晶體管最早由英國物理學家吉姆·達林頓(或稱為悉尼·達靈頓,具體名字可能因資料不同而有所差異)1953年
    的頭像 發(fā)表于 09-29 15:42 ?1512次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應用場景等方面詳細闡述NMO
    的頭像 發(fā)表于 09-13 14:10 ?7244次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管電子領(lǐng)域中都扮演著重要角色,但它們結(jié)構(gòu)、工作原理和應用方面存在顯著的區(qū)別。以下是對兩者區(qū)別的詳細闡述。
    的頭像 發(fā)表于 09-13 14:09 ?3560次閱讀

    是德科技與Capgemini聯(lián)合驗證用于NTN的5G NTN RAN解決方案

    是德科技與全球領(lǐng)先的信息技術(shù)服務(wù)提供商Capgemini攜手,成功完成了面向非地面網(wǎng)絡(luò)(NTN)的5G NR RAN解決方案驗證工作。
    的頭像 發(fā)表于 09-10 16:50 ?787次閱讀

    思科技PCIe 7.0驗證IP(VIP)的特性

    近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
    的頭像 發(fā)表于 07-24 10:11 ?1399次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0<b class='flag-5'>驗證</b>IP(VIP)的特性

    晶體管處于放大狀態(tài)的條件是什么

    晶體管是一種半導體器件,廣泛應用于電子設(shè)備中。它具有三主要的引腳:基極(B)、發(fā)射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發(fā)射極之間的電流,來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 07-18 18:15 ?2513次閱讀

    什么是NPN晶體管?NPN晶體管的工作原理和結(jié)構(gòu)

    NPN晶體管是最常用的雙極結(jié)型晶體管,通過將P型半導體夾在兩N型半導體之間而構(gòu)成。 NPN 晶體管具有三端子:集電極、發(fā)射極和基極。 N
    的頭像 發(fā)表于 07-01 18:02 ?8785次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結(jié)構(gòu)

    PNP晶體管符號和結(jié)構(gòu) 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關(guān)和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結(jié)構(gòu)特點在于其三不同的半導體
    的頭像 發(fā)表于 07-01 17:45 ?4708次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結(jié)構(gòu) <b class='flag-5'>晶體管</b>測試儀電路圖