(文章來源:00后科技說)
每一次筆者在和大家說處理器性能的時候,前面都會帶上制程參數。制程到底是個什么東西?它又如何來影響處理器的性能?
工藝制程,用專業的說法就是每兩個mos管的柵極間距,14nm間距是14nm,7nm間距就是7nm,目前最高的工藝制程就是7nm EUV。那么為什么制造工藝會影響到處理器的性能和功耗?我們就拿麒麟990舉例,其CPU上包含了上千萬乃至上億的晶體管,整個麒麟990處理器里包含了103億個晶體管,而晶體管越多,性能就越強。
所以反推,當你能塞入更多的晶體管到處理器中,你的性能自然就越強,所以就需要越來越精密的制程支持,在同樣性能輸出下產生的發熱和功耗就越低。根據業內人士的最新消息,臺積電將于4月啟動5nm芯片的量產,初期產能目前已經被客戶全部包圓。從此前各路消息人士的爆料我們可以確認,華為和蘋果是今年唯二的兩家使用5nm制程芯片的廠商(各有兩款5nm芯片)。
其中蘋果A14已經拿走了前期的所有產能,畢竟iPhone的銷量都是幾千萬起步,是臺積電最大的客戶;而麒麟1020的產能則排在8月份,這也意味著9月發布華為Mate40系列的時候極有可能供貨不足,或許會復現Mate20 Pro加價1000還沒貨的情況。
性能方面,臺積電5nm分為N5和N5P兩個版本,N5相較于7nm性能提升15%,功耗下降30%,晶體管密度增加80%;而N5P在N5的基礎上性能再增強了7%,功耗再次下降了15%。目前消息透露的是蘋果用的是N5版本(N5P產能不足,蘋果無法一種芯片兩種規格),華為Mate40系列基礎版為N5版本,Pro版本為N5P制程。
5nm全光罩流片一次費用高達3億人民幣,且不含ip授權,費用過于高昂,哪怕高通、AMD這樣的巨頭也還在猶豫。華為和蘋果這兩個狗大戶確實還是有錢。
(責任編輯:fqj)
-
處理器
+關注
關注
68文章
19900瀏覽量
235456 -
芯片
+關注
關注
460文章
52530瀏覽量
441400
發布評論請先 登錄
蘋果A20芯片的深度解讀
TSMC A14 第二代 GAA 工藝解讀

Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現流片成功

蘋果M5芯片量產,采用臺積電N3P制程工藝
新唐科技靛藍半導體激光器開始量產
消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!
臺積電2nm工藝將量產,蘋果iPhone成首批受益者
臺積電產能爆棚:3nm與5nm工藝供不應求
AI芯片驅動臺積電Q3財報亮眼!3nm和5nm營收飆漲,毛利率高達57.8%

評論