女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于DSP+FPGA技術的TD-SCDMA基帶發送的實現方案及應用

牽手一起夢 ? 來源:網絡整理 ? 作者:佚名 ? 2020-01-16 09:16 ? 次閱讀

引言

和傳統的CDMA系統相比,第三代移動通信的最大特點在于能支持多種速率的業務,從話音到分組數據,再到多媒體業務,并能根據具體的業務需要,提供必要的帶寬,數據處理量非常大。然而,對不同速率業務的基帶處理,所需的存儲量、運算量以及處理延時差異很大。因此,采用何種硬件結構才能有效地處理各種業務是本文所要探討的問題。

本文首先介紹TD-SCDMA系統無線信道的基帶發送方案,說明其對多媒體業務的支持及實現的復雜性。然后,從硬件實現角度,進行了DSPFPGA的性能比較,提出DSP+FPGA基帶發送的實現方案,并以基站分系統(BTS)的發送單元為例,具體給出了該實現方案在下行無線信道基帶發送單元中的應用。

TD-SCDMA基帶發送方案TD-SCDMA系統的基帶處理流程如圖1所示。其中,傳輸信道編碼復用包括以下一些處理步驟:CRC校驗、傳輸塊級聯/分割、信道編碼、無線幀均衡、第 1次交織、無線幀分割、速率匹配、傳輸信道復用、比特擾碼、物理信道分割、第2次交織、子幀分割、物理信道映射等,如圖2所示。

基于DSP+FPGA技術的TD-SCDMA基帶發送的實現方案及應用

圖1 TD-SCDMA基帶處理框圖

基于DSP+FPGA技術的TD-SCDMA基帶發送的實現方案及應用

圖2 傳輸信道編碼復用結構

在圖2中,每個傳輸信道(TrCH)對應一個業務,由于各種業務對時延的要求不同,所以其傳輸時間間隔(TTI)是不同的,TTI可以是10ms、20ms、40ms或80ms。

實現方案

本文提出了DSP+FPGA線性流水陣列結構的實現方案:使用DSP與大規模FPGA協同處理基帶發送數據。該處理單元以DPS芯片為核心,構造一個小的DSP系統。

在基帶處理單元中,低層的信號預處理算法處理的數據量大,對處理速度的要求高,但運算結構相對比較簡單,因而適于用FPGA進行硬件實現,這樣能同時兼顧速度及靈活性。相比之下,高層處理算法的特點是所處理的數據量較低層算法少,但算法的控制結構復雜,適于用運算速度高、尋址方式靈活、通信機制強大的DSP芯片來實現。

DSP處理器利用其強大的I/O功能實現單元電路內部和各個單元之間的通信。從DSP的角度來看,FPGA相當于它的協處理器。DSP通過本地總線對 FPGA進行配置、參數設置及數據交互,實現軟硬件之間的協同處理。DSP和FPGA各自帶有RAM,用于存放處理過程所需要的數據及中間結果。除了 DSP芯片和FPGA外,硬件設計還包括一些外圍的輔助電路,如Flash EEPROM、外部存儲器等。其中,Flash EEPROM中存儲了DSP的執行程序;外部存儲器則作為FPGA的外部RAM擴展,用于存放數據處理過程中所需的映射圖樣。

基帶處理單元的需求估計

基帶處理單元的需求估計主要包含以下兩個方面:

1.各個業務傳輸通道的數據處理:以對稱情況下無線信道承載的最高業務速率384kbps為例進行分析。傳輸塊大小為336bit,24塊級聯,加上 CRC,系統在1個10ms幀內所要處理的最大數據量為8448bit:根據3GPP協議TS 25.222規定的下行數據基帶處理流程(見圖2),并按固定位置復用的方式進行處理,每個數據位必須經過最多13個環節的處理過程,估算平均每環節上每比特的處理要求為23條指令。則10ms內必須完成的處理指令數是:8448×13×23=2525952條。對應的處理能力要求是252MIPS。

2.消息處理:包含消息的解釋、對應控制參數的計算、發給對應的FPGA。估計不超過一條承載64kbps業務的無線信道的基帶數據處理的需求。

綜合考慮上述兩個方面,則整個基帶數據處理的等效需求是:

以TMS320C5510為例,其主時鐘能工作在160MHz或200MHz,運算速度達400MIPS。基于C的軟件開發環境和匯編級并行處理的優化程序,優化后的并行執行效率一般為80%,等效的處理能力為320MIPS。可見,若將整個基帶數據處理交給該DSP芯片完成,其處理能力無法滿足整個處理單元的需求,而且,隨著視頻電話、手機電視等大數據量業務的應用,數據處理需求量將更大。因此,在基帶處理的實現方案中,數據量小的業務,如隨路信令、 AMR語音業務可由DSP處理;而數據量大的業務,如64kbps、144kbps和384kbps速率的業務,大部分處理環節由FPGA完成。具體實現如下:

DSP作為主控單元,完成數據提取、消息解析和部分基帶數據處理功能,如第二次交織和成幀等;

FPGA則在DSP的調度下完成基帶數據處理環節中大部分比較耗時的處理功能,如:CRC校驗、信道編碼、速率匹配等,在接收端可用于Viterbi譯碼、聯合檢測等。

在384kbps業務信道加隨路信令的處理中,384Rbps業務數據由DSP通過同步高速接口,以DMA方式遞交給FPGA,在FPGA中處理;而隨路信令因其數據量小,在FPGA處理384kbps業務數據時,隨路信令數據在DSP中同時處理。此方法減少了數據處理時間,提高了處理速度。

結語

本文介紹了一個軟硬件結合的設計方案。硬件電路的實際測試表明,該結構不僅在高速率業務的處理時延上符合規范要求,而且對不同類型的業務處理有較強的適應能力,滿足TD-SCDMA系統對多媒體業務傳輸的支持。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    555

    文章

    8139

    瀏覽量

    355032
  • FPGA
    +關注

    關注

    1643

    文章

    21949

    瀏覽量

    613725
  • 無線
    +關注

    關注

    31

    文章

    5532

    瀏覽量

    175329
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    2025紫光同創FPGA技術研討會深圳/廣州站:小眼睛科技國產FPGA方案助您開啟智能新紀元

    “2025紫光同創FPGA技術研討會”深圳站&廣州站即將盛大啟航!作為紫光同創生態合作伙伴,小眼睛科技將攜多個基于紫光同創FPGA方案亮相,此次展示的解決
    的頭像 發表于 05-13 08:03 ?396次閱讀
    2025紫光同創<b class='flag-5'>FPGA</b><b class='flag-5'>技術</b>研討會深圳/廣州站:小眼睛科技國產<b class='flag-5'>FPGA</b><b class='flag-5'>方案</b>助您開啟智能新紀元

    MAX9995雙通道、SiGe、高線性度、1700MHz至2700MHz下變頻混頻器技術手冊

    MAX9995雙路、高線性度、下變頻混頻器能夠為WCDMA、TD-SCDMA、LTE、TD-LTE和GSM/EDGE基站應用提供6.1dB增益、+25.6dBm的IIP3和9.8dB的NF
    的頭像 發表于 03-31 15:15 ?235次閱讀
    MAX9995雙通道、SiGe、高線性度、1700MHz至2700MHz下變頻混頻器<b class='flag-5'>技術</b>手冊

    射頻收發器與基帶的區別

    射頻收發器(Radio Frequency Transceiver),是一種能夠發送和接收射頻信號的電子設備。它在無線通信系統中扮演著核心角色,負責將基帶信號調制到射頻載波上,并將調制后的信號發送
    的頭像 發表于 02-05 17:20 ?520次閱讀

    請問3通道同時數據采集,每通道200MHZ,計劃使用ADS4129,能不采用FPGA方案?直接通過DSP接收數據嗎?

    如題。請問需要3通道同時數據采集,每通道200MHZ,計劃使用3片ADS4129或者ADS4128。可以不采用FPGA方案,直接通過DSP接收數據嗎? 研究了C665X系列DSP,U
    發表于 01-23 08:35

    請問數字基帶信號中的“基帶”是什么意思呀?

    請問數字基帶信號中的“基帶”是什么意思呀?還有就是帶通傳輸系統中的“帶通”是和帶通濾波器中的“帶通\"是一個意思嗎?
    發表于 12-12 06:53

    DSP發送數據時通過外擴DA芯片產生4KHZ正弦波,接收時用DSP自帶的AD接收數據,是不是沒法實現

    ! 還有一點小疑問:DSP發送數據時通過外擴DA芯片產生4KHZ正弦波,接收時用DSP自帶的AD接收數據,是不是沒法實現?(我這樣設計了,試了下,感覺不對,可是還是不太明白原因。)
    發表于 11-08 07:38

    使用main_output接口發送DIR接收的SPDIF數據給DSP遇到的疑問求解

    我想使用main_output接口發送DIR接收的SPDIF數據給DSP 同時使用mpio_b接口接收來自DSP的PCM數據 兩者使用同一采樣率(都使用DIR所接收數據的采樣率) 為了實現
    發表于 10-25 07:08

    如何實現FPGA的IO輸出脈沖信號放大?

    高速的MOS開關管控制,產生這樣的波形。FPGA輸出的TTL電平不能直接驅動MOS開關管,因此前級可以通過一個三極管驅動。 請教大家這個方案可行嗎,如果可行,請教器件該如何選取。或者有其他的方案可以
    發表于 09-13 08:13

    如何用FPGA實現一個通信系統的發射端接收機?

    實現一個通信系統(5GHz 頻段,通信距離約 10km)的發射端和接收機的大致步驟: 發射端: 數字信號生成:使用 FPGA 內部的邏輯資源生成要發送的數字信號,例如編碼、調制等。 上變頻:將
    發表于 09-10 19:15

    基于FPGA的人臉識別技術

    基于FPGA(現場可編程邏輯門陣列)的人臉識別技術,是一種結合了高效并行處理能力和靈活可編程性的先進圖像處理解決方案。這種技術在安全監控、身份認證、人機交互等領域具有廣泛應用前景。以下
    的頭像 發表于 07-17 11:42 ?2014次閱讀

    國產RK3568J基于FSPI的ARM+FPGA通信方案分享

    FSPI總線,以及從FSPI總線讀取數據。e)校驗數據,然后打印讀寫速率、誤碼率。FPGA實現SPI Slave功能,原理說明如下:a)FPGA將SPI Master發送的數據保存至
    發表于 07-17 10:50

    FPGA無芯片HDMI接入方案及源碼

    FPGA 在無外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉換成TMDS電平)。在無PHY芯片情況下怎么進行HDMI信號輸入呢? 有輸出當然有輸入了,方案也是
    發表于 07-16 19:25

    FPGA實現SDIO訪問需要注意的問題

    FPGA實現時,需要確保FPGA能夠正確地發送命令并接收SD卡的響應,同時能夠解析響應碼以判斷操作是否成功。 讀寫操作: 在讀取數據時,FPGA
    發表于 06-27 08:38

    采用創新的FPGA 器件來實現更經濟且更高能效的大模型推理解決方案

    本文根據完整的基準測試,將Achronix Semiconductor公司推出的Speedster7t FPGA與GPU解決方案進行比較,在運行同一個Llama2 70B參數模型時,該項基于FPGA的解決
    的頭像 發表于 06-19 15:53 ?515次閱讀
    采用創新的<b class='flag-5'>FPGA</b> 器件來<b class='flag-5'>實現</b>更經濟且更高能效的大模型推理解決<b class='flag-5'>方案</b>

    怎么建設高性能多核DSP+FPGA實驗室?一起來河北工程大學看看

    DSP+FPGA教學平臺,在機械與裝備工程學院-精密測量實驗室,針對DSP+FPGA課程,探討了該課程的應用方向,制定學生課程學習的培養計劃。 ? 參與交流的黃老師,孫老師等和學生們
    發表于 06-07 14:11