女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

EUV設備讓摩爾定律再延伸三代工藝 但需克服諸多挑戰

半導體動態 ? 來源:wv ? 作者:中國電子報 ? 2019-10-17 15:57 ? 次閱讀

臺積電近日宣布,已經開始了7nm+ EUV工藝的大規模量產,這是該公司乃至整個半導體產業首個商用EUV極紫外光刻技術的工藝。作為EUV設備唯一提供商,市場預估荷蘭ASML公司籍此EUV設備年增長率將超過66%。這個目標是否能實現?EUV工藝在發展過程中面臨哪些挑戰?產業化進程中需要突破哪些瓶頸?

EUV設備讓摩爾定律再延伸三代工藝

光刻是集成電路生產過程中最復雜、難度最大也是最為關鍵的工藝,它對芯片的工藝制程起著決定性作用。193nm浸沒式光刻技術自2004年年底由臺積電和IBM公司應用以來,從90nm節點一直延伸到10nm節點,經歷了12年時間,是目前主流的光刻工藝。但是進入7nm工藝后,它的制約也越來越明顯,因此EUV工藝堂而皇之走上舞臺。

全球EUV光刻技術的研發始于20世紀80年代,經過近40年的發展,EUV技術從原理到零部件再到原材料等已經足夠成熟,并且在現階段的產業應用中體現了較明顯優勢。

研究院王珺在接受《中國電子報》記者采訪時表示,極紫外光(EUV)短于深紫外光(DUV)的波長,這讓EUV光刻技術的應用顯著提升了光刻機曝光分辨率,進而帶動晶體管特征尺寸的縮減。制造企業在28nm及以下工藝的解決方案使用浸沒式和多重曝光技術。但是進入7nm工藝,DUV的多重曝光次數增長太多,讓制造成本、難度、良率、交付期限均顯著惡化。在關鍵層應用EUV光刻技術,從而減少曝光次數,進而帶來制造成本與難度的降低,這讓EUV光刻技術具備了足夠的生產價值。

“EUV光刻機在5nm及以下工藝具有不可替代性,在未來較長時間內應用EUV技術都將成為實現摩爾定律發展的重要方向。”王珺說。因此,從工藝技術和制造成本綜合因素考量,EUV設備被普遍認為是7nm以下工藝節點最佳選擇,它可以繼續往下延伸三代工藝,讓摩爾定律再至少延長10年時間。

DRAM存儲器將帶動EUV光刻機增長

在臺積電、三星英特爾繼續延續摩爾定律進行工藝發展的帶動下,EUV光刻機的應用數量將持續提升。

王珺表示,從目前看,對EUV光刻技術具有明顯應用需求的芯片包括應用處理器CPU、DRAM存儲器、基帶芯片。

半導體專家莫大康認為,ASML公司EUV設備產量若要進一步擴大,希望就落在存儲器廠商身上。他向《中國電子報》記者表示,目前看,EUV光刻機主要賣給三家公司:英特爾、三星和臺積電,其中臺積電訂得最多。他介紹說,存儲器主要分為兩種:一種是DRAM,另一種是3D NAND。3D NAND目前的競爭主要集中在層數上,雖然也需要工藝的先進性,但需求不那么迫切。而DRAM存儲器則不同,一方面其產量比較大,另一方面若做到1Z(12~14nm)以下,就可能需要用到EUV光刻機了,屆時,存儲器廠商訂的EUV設備將有大的爆發。“但具體時間,還要看市場需求以及廠商導入情況。目前,ASML公司EUV設備一年的出貨量只有40多臺,遠遠未達到業界預期。”

EUV還需克服諸多挑戰

現階段EUV光刻技術已經成熟,且進入產業化階段,但是在光刻機的光源效率、光刻膠的靈敏度等方面依然存在較大的進步空間。

有關人士指出,EUV光刻機除了價格昂貴之外(超過1億美元),最大的問題是電能消耗,電能利用率低,是傳統193nm光刻機的10倍,因為極紫外光的波長僅有 13.5nm,投射到晶圓表面曝光的強度只有光進入EUV設備光路系統前的2%。在7nm成本比較中,7nm的EUV生產效率在80片/小時的耗電成本是14nm的傳統光刻生產效率在240片/小時耗電成本的1倍,這還不算設備購置成本和掩膜版設計制造成本比較。

莫大康認為EUV工藝面臨三大挑戰:首先是光源效率,即每小時刻多少片,按照工藝要求,要達到每小時250片,而現在EUV光源效率達不到這個標準,因此還需進一步提高,且技術難度相當大。其次是光刻膠,光刻膠的問題主要體現在:EUV光刻機和普通光刻機原理不同,普通光刻機采用投影進行光刻,而EUV光刻機則利用反射光,要通過反光鏡,因此,光子和光刻膠的化學反應變得不可控,有時候會出差錯,這也是迫切需要解決的難題。最后是光刻機保護層的透光材料,隨著光刻機精度越來越高,上面需要一層保護層,現在的材料還不夠好,透光率比較差。

在以上三個挑戰中,光源效率是最主要的。此外,EUV光刻工藝的良率也是阻礙其發展的“絆腳石”。目前,采用一般光刻機生產的良率在95%,EUV光刻機的良率則比它低不少,在70%~80%之間。莫大康表示,解決上述問題,關鍵是訂單數量,只有訂單多了,廠商用的多了,才能吸引更多光源、材料等上下游企業共同參與,完善EUV產業鏈的發展。

王珺表示,EUV技術的研發與應用難度極高,未來實現進一步發展在全球范圍內將遵循競爭優勢理論,各國和地區的供應商依靠自身優勢進行國際化產業整合。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5740

    瀏覽量

    168984
  • 摩爾定律
    +關注

    關注

    4

    文章

    638

    瀏覽量

    79694
  • EUV
    EUV
    +關注

    關注

    8

    文章

    609

    瀏覽量

    86923
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    三代半導體的優勢和應用領域

    隨著電子技術的快速發展,半導體材料的研究與應用不斷演進。傳統的硅(Si)半導體已無法滿足現代電子設備對高效能和高頻性能的需求,因此,第三代半導體材料應運而生。第三代半導體主要包括氮化鎵(GaN
    的頭像 發表于 05-22 15:04 ?395次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規則

    。 然而,隨著摩爾定律逼近物理極限,傳統掩模設計方法面臨巨大挑戰,以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發表于 05-16 09:36 ?3909次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發表于 05-10 08:32 ?151次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應用

    上升,摩爾定律的延續面臨巨大挑戰。例如,從22納米工藝制程開始,每一技術的設計成本增加均超過50%,3納米工藝的總設計成本更是高達15億美
    的頭像 發表于 04-23 11:53 ?534次閱讀
    玻璃基板在芯片封裝中的應用

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導體新飛躍

    在半導體行業的發展歷程中,技術創新始終是推動行業前進的核心動力。深圳瑞沃微半導體憑借其先進封裝技術,用強大的實力和創新理念,立志將半導體行業邁向新的高度。 回溯半導體行業的發展軌跡,摩爾定律無疑是一個重要的里程碑
    的頭像 發表于 03-17 11:33 ?337次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導體新飛躍

    三代半導體器件封裝:挑戰與機遇并存

    一、引言隨著科技的不斷發展,功率半導體器件在電力電子系統、電動汽車、智能電網、新能源并網等領域發揮著越來越重要的作用。近年來,第三代寬禁帶功率半導體器件以其獨特的高溫、高頻、高耐壓等特性,逐漸
    的頭像 發表于 02-15 11:15 ?647次閱讀
    第<b class='flag-5'>三代</b>半導體器件封裝:<b class='flag-5'>挑戰</b>與機遇并存

    納米壓印技術:開創下一光刻的新篇章

    光刻技術對芯片制造至關重要,傳統紫外光刻受衍射限制,摩爾定律面臨挑戰。為突破瓶頸,下一光刻(NGL)技術應運而生。本文將介紹納米壓印技術(NIL)的原理、發展、應用及
    的頭像 發表于 02-13 10:03 ?1604次閱讀
    納米壓印技術:開創下一<b class='flag-5'>代</b>光刻的新篇章

    混合鍵合中的銅連接:或成摩爾定律救星

    將兩塊或多塊芯片疊放在同一個封裝中。這使芯片制造商能夠增加處理器和內存中的晶體管數量,雖然晶體管的縮小速度已普遍放緩,這曾推動摩爾定律發展。2024年5月,在美國丹佛舉行的IEEE電子器件與技術大會(ECTC)上,來自世界各地
    的頭像 發表于 02-09 09:21 ?527次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術:延續摩爾定律的新希望

    減少它們可承載的信息量并增加能耗。 該行業一直在尋找替代的互連材料,以摩爾定律的發展進程延續得更久一點。從很多方面來說,石墨烯是一個非常有吸引力的選擇:這種薄片狀的碳材料具有優異的導電性和導熱性,并且比金
    的頭像 發表于 01-09 11:34 ?488次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數量大約每18-24個月增加一倍的趨勢。該定律不僅推動了計算機硬件的快速發展,也對多個領域產生了深遠影響。
    的頭像 發表于 01-07 18:31 ?1165次閱讀

    SiP封裝產品錫膏植球工藝

    芯片的發展也從一味的追求功耗下降及性能提升(摩爾定律)轉向更加務實的滿足市場的需求(超越摩爾定律)。為了芯片效能最大化、封裝后的體積最小化、定制化,SiP封裝技術已成為半導體產業最重要的技術之一
    的頭像 發表于 12-23 11:57 ?789次閱讀
    SiP封裝產品錫膏植球<b class='flag-5'>工藝</b>

    摩爾定律時代,提升集成芯片系統化能力的有效途徑有哪些?

    電子發燒友網報道(文/吳子鵬)當前,終端市場需求呈現多元化、智能化的發展趨勢,芯片制造則已經進入后摩爾定律時代,這就導致先進的工藝制程雖仍然是芯片性能提升的重要手段,效果已經不如從前,先進封裝
    的頭像 發表于 12-03 00:13 ?2974次閱讀

    高算力AI芯片主張“超越摩爾”,Chiplet與先進封裝技術迎百家爭鳴時代

    電子發燒友網報道(文/吳子鵬)英特爾CEO基辛格此前表示,摩爾定律并沒有失效,只是變慢了,節奏周期正在放緩至年。當然,摩爾定律不僅是周期從18個月變為了3年,且開發先進制程成本高昂,經濟效益也變得
    的頭像 發表于 09-04 01:16 ?3965次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進封裝技術迎百家爭鳴時代

    “自我實現的預言”摩爾定律,如何繼續引領創新

    未來的自己制定了一個遠大切實可行的目標一樣, 摩爾定律是半導體行業的自我實現 。雖然被譽為技術創新的“黃金法則”,一些事情尚未廣為人知……. 1.?戈登·摩爾完善過
    的頭像 發表于 07-05 15:02 ?465次閱讀

    瞻芯電子第三代1200V 13.5mΩ SiC MOSFET通過車規級可靠性測試認證

    近日,上海瞻芯電子科技股份有限公司(簡稱“瞻芯電子”)基于第三代工藝平臺開發的1200V 13.5mΩ SiC MOSFET產品(IV3Q12013T4Z)通過了車規級可靠性(AEC-Q101)測試
    的頭像 發表于 06-24 09:13 ?1237次閱讀
    瞻芯電子第<b class='flag-5'>三代</b>1200V 13.5mΩ SiC MOSFET通過車規級可靠性測試認證