女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速電路板設計的時候需要注意哪一些點

PCB線路板打樣 ? 來源:維庫電子市場網 ? 作者:維庫電子市場網 ? 2019-11-11 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我最近針對一篇關于PCB特性阻抗的文章寫了封信。該文闡述了工藝過程的變化是怎樣引起實際阻抗發生變化的,以及怎樣用精確的現場解決工具(field solver)來預見這種現象。我在信中指出,即使沒有工藝的變化,其它因素也會引起實際阻抗很大的不同。在設計高速電路板時,自動化設計工具有時不能發現這種不很明顯但卻非常重要的問題。然而,只要在設計的早期步驟當中采取一些措施就可以避免這種問題。我把這種技術稱做“防衛設計”(defensive design)。

疊層數問題

一個好的疊層結構是對大多數信號整體性問題和EMC問題的最好防范措施,同時也最易被人們誤解。這里有幾種因素在起作用,能解決一個問題的好方法可能會導致其它問題的惡化。很多系統設計供應商會建議電路板中至少應該有一個連續平面以控制特性阻抗和信號質量,只要成本能承受得起,這是個很好的建議。EMC咨詢專家時常建議在外層上放置地線填充(ground fill)或地線層來控制電磁輻射和對電磁干擾的靈敏度,在一定條件下這也是一種好建議。

然而,由于瞬態電流的原因,在某些普通設計中采用這種方法可能會遇到麻煩。首先,我們來看一對電源層/地線層這種簡單的情況:它可看作為一個電容(圖1)。可以認為電源層和地線層是電容的兩個極板。要想得到較大的電容值,就需將兩個極板靠得更近(距離D),并增大介電常數(εr)。電容越大則阻抗越低,這是我們所希望的,因為這樣可以抑制噪聲。不管其它層怎樣安排,主電源層和地線層應相鄰,并處于疊層的中部。如果電源層和地線層間距較大,就會造成很大的電流環并帶來很大的噪聲。如果對一個8層板,將電源層放在一側而將地線層放在另一側,將會導致如下問題:

1、最大的串擾。由于交互電容增大,各信號層之間的串擾比各層本身的串擾還大。

2、最大的環流。電流圍繞各電源層流動且與信號并行,大量電流進入主電源層并通過地線層返回。EMC特性會由于環流的增大而惡化。

3、失去對阻抗的控制。信號離控制層越遠,由于周圍有其它導體,因此阻抗控制的精度就越低。

4、由于容易造成焊錫短路,可能會增加產品的成本。

我們必須在性能和成本之間進行折衷選擇,為此,我在這里對怎樣安排數字電路板以獲得最好的SI和EMC特性,談談自己的見解。

PCB的各層分布一般是對稱的。依筆者拙見,不應將多于兩個的信號層相鄰放置;否則,很大程度上將失去對SI的控制。最好將內部信號層成對地對稱放置。除非有些信號需要連線到SMT器件,我們應盡量減少外層的信號布線。

對層數較多的電路板,我們可將這種放置方法重復很多次。也可以增加額外的電源層和地線層;只要保證在兩個電源層之間沒有成對的信號層即可。

高速信號的布線應安排在同一對信號層內;除非遇到因SMT器件的連接而不得不違反這一原則。一種信號的所有走線都應有共同的返回路徑(即地線層)。有兩種思路和方法來判斷什么樣的兩個層能看成一對:

1、保證在相等距離的位置返回信號完全相等。這就是說,應將信號對稱地布線在內部地線層的兩側。這樣做的優點是容易控制阻抗和環流;缺點是地線層上有很多過孔,而且有一些無用的層。

2、相鄰布線的兩個信號層。優點是地線層中的過孔可控制到最少(用埋式過孔);缺點是對某些關鍵信號這種方法的有效性下降。

我喜歡采用第二種方法。元件驅動和接收信號的接地連接最好能夠直接連接到與信號布線層相鄰的層面。作為一個簡單的布線原則,表層布線寬度按英寸計應小于按毫微妙計的驅動器上升時間的三分之一(例如:高速TTL的布線寬度為1英寸)。

如果是多電源供電,在各個電源金屬線之間必須鋪設地線層使它們隔開。不能形成電容,以免導致電源之間的AC耦合

上述措施都是為了減少環流和串擾,并增強阻抗控制能力。地線層還會形成一個有效的 EMC“屏蔽盒”。在考慮對特性阻抗的影響的前提下,不用的表層區域都可以做成地線層。

特性阻抗

一種好的疊層結構就能夠作到對阻抗的有效控制,其走線可形成易懂和可預測的傳輸線結構。現場解決工具能很好地處理這類問題,只要將變量數目控制到最少,就可以得到相當精確的結果。

但是,當三個以上的信號層疊在一起時,情況就不一定是這樣了,其理由很微妙。目標阻抗值取決于器件的工藝技術。高速CMOS技術一般能達到約70Ω;高速TTL器件一般能達到約80Ω至100Ω。因為阻抗值通常對噪聲容限和信號切換有很大的影響,所以進行阻抗選擇時需要非常仔細;產品說明書對此應當給出指導。

現場解決工具的初始結果可能會遇到兩種問題。首先是視野受到限制的問題,現場解決工具只對附近走線的影響做分析,而不考慮影響阻抗的其它層上的非平行走線。現場解決工具在布線前,即分配走線寬度時無法知道細節,但上述成對安排的方法可使這個問題變得最小。

值得一提的是不完全電源層(partial power planes)的影響。外層電路板上在布線后經常擠滿了接地銅線,這樣就有利于抑制EMI和平衡涂敷(balance plating)。如果只對外層采取這樣的措施,則本文所推薦的疊層結構對特性阻抗的影響非常微小。

大量采用相鄰信號層的效果是非常顯著的。某些些現場解決工具不能發現銅箔的存在,因為它只能檢查印制線和整個層面,所以對阻抗的分析結果是不正確的。當鄰近的層上有金屬時,它就象一個不太可靠的地線層一樣。如果阻抗過低,瞬時電流就會很大,這是一個實際而且敏感的EMI問題。

導致阻抗分析工具失敗的另一個原因是分布式電容。這些分析工具一般不能反映引腳和過孔的影響(這種影響通常用仿真器來進行分析)。這種影響可能會很大,特別是在背板上。其原因非常簡單:

特性阻抗通常可用下述公式計算: √L/C

其中,L和C分別是單位長度的電感和電容。

如果引腳是均勻排布的,附加的電容將大大影響這個計算結果。公式將變成:

√L/(C+C‘)

C’是單位長度的引腳電容。

如果象在背板上那樣連接器之間用直線相連,就可用總線路電容以及除了第一和最后一個引腳之外的總引腳電容。這樣,有效阻抗就就會降低,甚至可能從80Ω降到8Ω。為了求得有效值,需將原阻抗值除以:

√(1+C‘/C)

這種計算對于元件選擇是很重要的。

延遲

模擬時,應該考慮元件和封裝的電容(有時還應包括電感)。要注意兩個問題。首先,仿真器可能不能正確模擬分布式電容;其次,還要注意不同生產情況對不完全層面和非平行走線的影響。許多現場解決工具都不能分析沒有全電源或地線層的疊層分布。然而,如果與信號層相鄰的是一個地線層,那么計算出的延遲會相當糟糕,比如電容,會有最大的延遲;如果一個雙面板的兩層都布有許多地線和VCC銅箔,這種情況就更嚴重。如果過程不是自動化的話,在一個CAD系統中設置這些東西將會是很繁亂的。

EMC

EMC的影響因素很多,其中許多因素通常都沒能得到分析,即使得到分析,也往往是在設計完成以后,這就太遲了。下面是一些影響EMC的因素:

電源層的槽縫會構成了四分之一波長的天線。對于金屬容器上需開安裝槽的場合,應采用鉆孔方法來代替。

感性元件。我曾碰到過一位設計人員,他遵循了所有的設計規則,也作了仿真,但他的電路板仍然有很多輻射信號。原因是:在頂層有兩個電感相互平行放置,構成了變壓器。

由于不完全接地層的影響,內層低阻抗引起外層較大的瞬態電流。

采用防衛設計可以避免這些問題中的大多數。首先應該作出正確的疊層結構和布線方略,這樣就有了好的開始。

這里沒有涉及某些基本問題,比如網絡拓撲、信號失真原因和串擾計算方法;只是分析了一些敏感的問題,以幫助讀者應用從EDA系統得到的結果。任何分析都要依賴于所采用的模型,分析不到的因素也會對結果產生影響。過于復雜就象太不精確一樣,避免過多參量的變化,如印制線寬度等,有助于整齊、一致的設計。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路板
    +關注

    關注

    140

    文章

    5130

    瀏覽量

    102577
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43912
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AN 224:高速電路板指南

    電子發燒友網站提供《AN 224:高速電路板指南.pdf》資料免費下載
    發表于 07-14 15:45 ?0次下載

    請問工程移植都有哪些需要注意的地方?

    ST的固件庫還是挺豐富的,有時候我們直接移植工程還是挺方便的,不過總是會有各種各樣的報錯存在,在移植的時候有哪些需要注意的嗎?或者一些常見的報錯如何解決?
    發表于 07-11 06:50

    電路板上助焊劑殘留的處理方法

    焊錫是在焊接線路中連接電子元器件的重要工業原材料,在pcb線路上錫的工藝中有浸錫,印刷過回焊爐,還有種是機器焊錫機焊接或手工烙鐵焊接這幾種,但不管是哪一些工藝焊接后的PCB上或多
    的頭像 發表于 06-19 15:36 ?394次閱讀

    穩壓器在安裝接線前需要注意哪些

    穩壓器是種非常重要的電氣設備,它可以有效地解決電壓不穩定、波動過大等問題,保證設備的正常運行,然而,穩壓器接線并非簡單地將線接好就行,而是需要注意一些事項,以確保其能夠安全、有效地發揮應有的作用,下面小編來說說穩壓器在安裝接線
    的頭像 發表于 04-03 15:20 ?284次閱讀
    穩壓器在安裝接線前<b class='flag-5'>需要注意</b>哪些

    怎么設計ADS828E的高速PCB要注意哪些問題?

    這幾天自己再畫塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒有畫過高速的PCB,也沒有用過高速的AD模塊,所以想請教大家怎么設計ADS828E的
    發表于 02-06 07:59

    電路板維修需要哪些步驟

    ,在短時間內能把電路板研究透徹,并維修成功,這才是個維修高手的象征。 電路板維修技術門檻比較高,一些書籍資料往往和實際應用對不上,造成
    的頭像 發表于 01-14 09:20 ?1287次閱讀

    用AFE4400搭建血氧計,請問用AFE4400需要注意一些什么呢?

    準備自己用AFE4400搭建血氧計,請問用AFE4400需要注意一些什么呢? 我自己之前做了個,但是接通電源后,AFE4400不工作,晶振不起振,BG端電壓為0,TX_REF端電壓為電源電壓。。 TX 和RX部分都使用的3
    發表于 12-17 06:55

    運算放大器接ADC模塊,需要注意什么?

    據說運算放大器和ADC模塊之前有匹配等問題,請問下各位,我做的是肌肉電信號的放大電路,后面接ADC模塊,需要注意什么。 謝謝各位!
    發表于 12-13 13:54

    FPC電路板的優勢與劣勢

    隨著電子技術的快速發展,對電路板的靈活性和可彎曲性的需求日益增長。FPC電路板以其獨特的優勢在眾多應用領域中脫穎而出,但同時也存在一些劣勢。 FPC電路板的優勢 1. 高度靈活性 FP
    的頭像 發表于 12-03 10:15 ?932次閱讀

    香港虛擬主機有3問題需要注意

    內地的虛擬主機都是要備案的,這也是為了信息安全著想。但是由于備案比較麻煩,需要一些手續,因此大家往往會選擇免備案的虛擬主機,香港的虛擬主機就成了大家不二選擇。但是,虛擬主機的租用也是要注意
    的頭像 發表于 10-15 11:17 ?423次閱讀

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數?

    D類功放輸出的LC電路的電感選型的時候需要注意哪些參數,或者是什么樣的類型電感適合使用哪一些不適合使用
    發表于 10-12 08:37

    定華雷達儀表學堂:雷達液位計在檢修的時候需要注意什么?

    雷達液位計在使用段時間之后就需要對其進行檢修,這樣才能夠保證日后使用雷達液位計的時候不出現故障。那么,我們在對雷達液位計進行檢修的時候需要注意
    的頭像 發表于 09-24 16:51 ?442次閱讀

    對于多級放大電路板,在PCB布局中,電源擺放的位置應該注意什么?

    對于多級放大電路板,在PCB布局中,電源擺放的位置應該注意什么,我在一些資料上看到過:多級放大電路中,布線時考慮信號流向,防止級間干擾,且電源靠近后級,防止各級形成共阻。但我還是不太
    發表于 09-20 08:25

    bnc選擇的時候要注意什么

    德索工程師說道在選擇卡BNC連接器時,需要注意多個方面以確保所選產品能夠滿足實際應用需求并具備良好的性能。以下是一些關鍵的注意事項:   應明確卡
    的頭像 發表于 08-21 09:22 ?472次閱讀
    卡<b class='flag-5'>板</b>bnc選擇的<b class='flag-5'>時候</b><b class='flag-5'>要注意</b>什么

    電路板中:鋁基板與FR-4 PCB電路板有什么區別?

    站式PCBA智造廠家今天為大家講講鋁基板與FR4的區別在哪里?鋁基板與FR-4電路板的區別。鋁基板和FR-4電路板是兩種不同材料制成的印刷電路板
    的頭像 發表于 07-23 09:32 ?1068次閱讀