女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB抗干擾能力怎樣做可以加強

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2019-12-10 17:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。

(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

電子工程師如何降低噪聲與電磁干擾,這里有30條實踐經(jīng)驗(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統(tǒng)要求的最低頻率時鐘

(5) 時鐘產(chǎn)生器盡量靠近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時鐘區(qū)圈起來,時鐘線盡量短。

(7) I/O驅(qū)動電路盡量靠近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8) MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

(10) 印制板盡量使用45折線而不用90折線布線以減小高頻信號對外的發(fā)射與耦合

(11) 印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠一些。

(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經(jīng)濟是能承受的話用多層板以減小電源,地的容生電感。

電子工程師如何降低噪聲與電磁干擾,這里有30條實踐經(jīng)驗(13) 時鐘、總線、片選信號要遠離I/O線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線,特別是時鐘。

(15) 對A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16) 時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關(guān)鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

(19) 對噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21) 弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22) 任何信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

(25)盡量減少印制導(dǎo)線的不連續(xù)性,例如導(dǎo)線寬度不要突變,導(dǎo)線的拐角應(yīng)大于90度禁止環(huán)狀走線等。

(26)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應(yīng)與地線回路相靠近,驅(qū)動器應(yīng)緊挨著連接器

(27)總線驅(qū)動器應(yīng)緊挨其欲驅(qū)動的總線。對于那些離開印制電路板的引線,驅(qū)動器應(yīng)緊緊挨著連接器。

(28)數(shù)據(jù)總線的布線應(yīng)每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流。

(29)將數(shù)字電路與模擬電路分開。電路板上既有高速邏輯電路,又有線性電路,應(yīng)使它們盡量分開,而兩者的地線不要相混,分別與電源端地線相連。要盡量加大線性電路的接地面積。

(30)盡量加粗接地線,若接地線很細,接地電位則隨電流的變化而變化,致使電子設(shè)備的定時信號電平不穩(wěn),抗噪聲性能變壞。因此應(yīng)將接地線盡量加粗。如有可能,接地線的寬度應(yīng)大于3mm。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23485

    瀏覽量

    409510
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43911
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    干貨|抗干擾天線的性能怎么測試?

    前幾個章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為
    的頭像 發(fā)表于 05-14 11:23 ?747次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測試?

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動、信號噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運行的
    的頭像 發(fā)表于 04-12 11:35 ?607次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強的網(wǎng)線類型 屏
    的頭像 發(fā)表于 04-10 09:42 ?977次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    微機消諧具備強大的抗干擾能力

    復(fù)雜算法迅速判斷故障類型與嚴重程度。 它還具備強大的抗干擾能力。采用特殊屏蔽與濾波技術(shù),在復(fù)雜電磁環(huán)境中穩(wěn)定工作,避免外界干擾對裝置運行的影響,確保消諧動作的準確性和可靠性。 實時監(jiān)測與顯示功能也十分實用。裝
    的頭像 發(fā)表于 02-13 15:11 ?281次閱讀

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開關(guān)電源設(shè)計的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?3593次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b>板的EMI抑制與<b class='flag-5'>抗干擾</b>設(shè)計

    如何有效提升晶振的抗干擾能力可以采取以下措施

    在實際應(yīng)用中,晶振作為頻率控制元件,其穩(wěn)定性和準確性至關(guān)重要。然而,晶振容易受到電磁干擾、射頻干擾以及電源噪聲等外部因素的影響,導(dǎo)致其頻率穩(wěn)定性下降。為了確保晶振的頻率穩(wěn)定性,必須采取有效的抗干擾
    的頭像 發(fā)表于 11-11 14:48 ?1035次閱讀
    如何有效提升晶振的<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b><b class='flag-5'>可以</b>采取以下措施

    TAS5711聲音卡卡的,有沒有加強抗干擾的方法?

    請問聲音輸出容易受開關(guān)電源干擾,聲音卡卡的,有沒有加強抗干擾的方法?電源12V,喇叭是4Ω的,LC取多大值比較合適?
    發(fā)表于 10-31 08:15

    TAS5711怎樣調(diào)整LRC解決抗干擾問題?

    問題,如:TAS5711PCB布局排版主意那些事項,PVCC電源干擾到PLL補償以及I2S輸入,怎樣調(diào)整LRC解決抗干擾問題,現(xiàn)象描述:當聲音斷斷續(xù)續(xù)時,撥下供電插頭關(guān)閉主負載LED燈
    發(fā)表于 10-31 07:41

    如何提高PCB電路板抗干擾能力

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來越高,其設(shè)計好壞對抗干擾能力影響大。如設(shè)計不當,會對電子產(chǎn)品可靠性產(chǎn)生不利影響。
    的頭像 發(fā)表于 10-07 14:32 ?585次閱讀

    GY10-F100-DL磁感應(yīng)開關(guān)抗干擾能力強有什么影響

    磁感應(yīng)開關(guān)的抗干擾能力對其應(yīng)用性能和可靠性具有重要影響。通過采取一系列措施來提高其抗干擾能力可以確保磁感應(yīng)開關(guān)在復(fù)雜電磁環(huán)境中保持穩(wěn)定的工
    的頭像 發(fā)表于 09-13 16:34 ?576次閱讀

    LM386在電源干擾嚴重的環(huán)境下,抗干擾能力不強,輸出較大,有什么可以替代的嘛?

    發(fā)現(xiàn)LM386在電源干擾嚴重的環(huán)境下,抗干擾能力不強,輸出較大。 請問有什么芯片可以替代?或者說LM386有升級款嗎?希望芯片引腳能一致。
    發(fā)表于 09-02 07:13

    為什么數(shù)字信號抗干擾能力

    數(shù)字信號之所以具有強抗干擾能力,主要歸因于其獨特的信號特性和處理機制。以下是對此的介紹: 1. 信號特性 離散性 :數(shù)字信號是離散的,其幅度值僅由有限個數(shù)的離散值組成(如二進制中的0和1)。這種
    的頭像 發(fā)表于 08-22 11:01 ?3085次閱讀

    如何通過增強抗干擾能力提高LoRa通信效果

    提高LoRa模塊的抗干擾能力是確保其在復(fù)雜無線環(huán)境中穩(wěn)定通信的關(guān)鍵。通過采用頻譜擴頻技術(shù)、選擇合適的擴頻因子、優(yōu)化信道選擇和頻率規(guī)劃、使用前向糾錯編碼以及實現(xiàn)自適應(yīng)速率,LoRa可以顯著提升通信質(zhì)量
    的頭像 發(fā)表于 08-05 17:09 ?1955次閱讀
    如何通過增強<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b>提高LoRa通信效果

    如何提高LoRa抗干擾能力來提升通信質(zhì)量的幾種技術(shù)分享

    LoRa(Long?Range)技術(shù)憑借其遠距離傳輸、低功耗和高抗干擾能力,在物聯(lián)網(wǎng)(IoT)領(lǐng)域得到了廣泛應(yīng)用。 LoRa技術(shù) 強大的抗干擾能力不僅提高了信號的穩(wěn)定性和通信距離,還提
    的頭像 發(fā)表于 07-23 18:37 ?1830次閱讀

    PLC與觸摸屏的抗干擾對策有哪些?

    為了提高PLC系統(tǒng)的抗干擾能力,應(yīng)從設(shè)計入手。在具體工程的抗干擾設(shè)計中,可選擇抗干擾能力強的產(chǎn)品,通過抑制
    的頭像 發(fā)表于 07-19 08:50 ?987次閱讀