女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計的一些相關經驗

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-01-15 16:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這里我談談我的一些經驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!

我相信“如果有夢想,就會實現!”

在IC工業中有許多不同的領域,IC設計者的特征也會有些不同。在A領域的一個好的IC設計者也許會花很長時間去熟悉B領域的知識。在我們職業生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設計者?消費?PC外圍?通信微處理器DSP?等等?

IC設計的基本規則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰將是獲得設計的相關信息,然后理解信息并應用它。

但是有些信息不是免費的,我們需要加入一些協會或從如IEEE/ISO等那些組織購買一些文檔。設計者應該有很強的背景知識來很快的理解他們,甚至能改進存在的標準或。一個好的設計者應該應該有足夠的設計技能和工具應用知識并且不斷的積累他們。

例如:8口以太網轉換HUB控制器

需要知識:IEEE802.3標準,包括10MHZ以太網和100MHZ快速以太網。

相關領域:異步傳輸模式(ATM),IEEE802.11無限局域網,IEEE1394,USB等。

HDL,計算機仿真和只能解決ASIC設計流程的數字部分。如果在IC中有任何模擬部分,他將依賴模擬設計者或從另外的廠家購買。甚至一些純數字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設計的部分稱為IP,包括HDL代碼,網表,硬核。對于我們設計的技術取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預定足夠的晶原,因此涉及服務公司取代了他們的工作。但并不是每個IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設計前決定所要用到的IPs。

在設計開始,設計者必須理解所有相關的標準、規范和算法。但是有許多方法來應用這些規范和算法。最好的結構是快速和最小芯片尺寸的結合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規劃一個最優的結構也是一個重要的問題。

例如:1:除法器

除數被固定。最快的方法是查表,但是這個方法需要大的內存。我們可以可以從被除數中不斷的減去除數直到新的被除數比除數小。它會花更多的時間但用最少的硬件。還有許多的方法來構建除法器,每種方法都有他自己的優點和缺點。

2:圖像處理的動態評估器

從前一個圖片中發現最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經討論過優化硬件復雜度和速度的結構,這里我不再祥解釋。

一個好的設計者應該要被實際經驗培訓和不斷的。我們要在每個設計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數周的時間,如果他不小心犯錯,設計者將會對金錢和計劃失敗負責。經驗和小心也許是來完成一個成功的設計項目最好的方法。

以下條款是一些對一個穩步的和成功的設計的建議:(可能有些朋友也指出了其中的部分,我這里只作簡要說明,可能稍有不同)

命名風格:

1不要用關鍵字做信號名;

2不要在中用VERILOG關鍵字做信號名;

3命名信號用含義;

4命名I/O口用盡量短的名字;

5不要把信號用高和低的情況混合命名;

6信號的第一個字母必須是A-Z是一個規則;

7使模塊名、實例名和文件名相同;

編碼風格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1盡可能多的增加說明語句;

2在一個設計中固定編碼格式和統一所有的模塊,根從項目領導者定義的格式;

3把全部設計分成適合數量的不同的模塊或實體;

4在一個always/process中的所有信號必須相關;

5不要用關鍵字或一些經常被用來安全綜合的語法;

6不要用復雜邏輯;

7在一個if語句中的所有條件必須相關;

設計風格

1強烈建議用同步設計;

2在設計時總是記住時序問題;

3在一個設計開始就要考慮到地電平或高電平復位、同步或異步復位、上升沿或下降沿觸發等問題,在所有模塊中都要遵守它;

4在不同的情況下用if和case;

5在鎖存一個信號或總線時要小心;

6確信所有寄存器的輸出信號能夠被復位/置位;

7永遠不要再寫入之前讀取任何內部存儲器(如SRAM

8從一個時鐘到另一個不同的時鐘傳輸數據時用數據緩沖,他工作像一個雙時鐘FIFO;

9在VHDL中二維數組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10遵守register-in register-out規則;

11像synopsys的DC的綜合工具是非常穩定的,任何bugs都不會從綜合工具中產生;

12確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13在嵌入式存儲器中使用BIST;

14虛單元和一些修正電路是必需的;

15一些簡單的測試電路也是需要的,經常在一個芯片中有許多測試模塊;

16除非低功耗不要用門控時鐘;

17不要依靠腳本來保證設計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19不要用內部tri-state, ASIC需要總線保持器來處理內部tri-state;

20在top level中作pad insertion;

21選擇pad時要小心(如上拉能力,施密特觸發器,5伏耐壓等);

22小心由時鐘偏差引起的問題;

23不要試著產生半周期信號;

24如果有很多函數要修正,請一個一個地作,修正一個函數檢查一個函數;

25在一個計算等式中排列每個信號的位數是一個好習慣,即使綜合工具能做;

26不要使用HDL提供的除法器;

27削減不必要的時鐘。它會在設計和布局中引起很多麻煩,大多數FPGA有1-4個專門的時鐘通道;深圳專業硬件FPGA學習,工程師授課,包教會,詳情聯系郭老師QQ754634522

以上是大家在設計中最好遵守的要點,它可以使你的設計更好。(轉載)

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618443
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43926
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    分享一些工業用水監測物聯網系統方案的實施經驗

    在工業用水監測物聯網系統方案的實施中,可借鑒以下關鍵經驗,涵蓋技術選型、系統架構、功能實現及實際案例應用: 、技術選型與系統架構 網關與通信協議選擇 多協議適配 :優先選擇支持Modbus、OPC
    的頭像 發表于 06-30 15:40 ?164次閱讀

    Debian和Ubuntu哪個好一些

    兼容性對比Debian和Ubuntu哪個好一些,并為您揭示如何通過RAKsmart服務器釋放Linux系統的最大潛能。
    的頭像 發表于 05-07 10:58 ?337次閱讀

    簡述電源設計經驗技巧

    在電源設計領域中,經驗的積累往往決定了產品的穩定性和可靠性。若是電子新人了解到一些實用的設計技巧,電源設計將事半功倍。下面將總結大佬的14條電源設計經驗,以此提供參考和指導。
    的頭像 發表于 04-23 09:26 ?400次閱讀

    樹莓派在自動化控制項目中的一些潛在應用

    自動化控制項目中的一些潛在應用。之前,我們已經為Arduino平臺探討了相同的話題。我們確定Arduino是個出色的教育工具,但由于一些限制,它無法在工業環境中完全
    的頭像 發表于 03-25 09:45 ?216次閱讀
    樹莓派在自動化控制項目中的<b class='flag-5'>一些</b>潛在應用

    使用ADS828采集模擬信號,隨著CLK的提高,采集到的數據會有一些毛刺怎么解決?

    使用ADS828采集模擬信號,隨著CLK的提高,采集到的數據會有一些毛刺。不知道怎么解決。 我是用Actel的FPGA控制的,ADS828的時鐘也由FPGA發出。ADS828控制在工作狀態和低功耗
    發表于 02-14 08:26

    AN29-關于DC-DC轉換器的一些想法

    電子發燒友網站提供《AN29-關于DC-DC轉換器的一些想法.pdf》資料免費下載
    發表于 01-08 13:57 ?0次下載
    AN29-關于DC-DC轉換器的<b class='flag-5'>一些</b>想法

    使用DAC37J84時,遇到了一些問題求解答

    您好,我在使用DAC37J84時,遇到了一些問題,需要您的支持;具體情況如下: 我使用1片DAC37J84與Xilinx的XC7V485T FPGA進行通信,具體設置參數如下: DAC37J84
    發表于 01-06 06:36

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解?

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七臺都不行都是這個,0°
    發表于 12-30 16:28

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發表于 12-02 08:02

    一些常見的動態電路

    無論是模電還是數電,理論知識相對來說還是比較枯燥,各種電路原理理解清楚不算容易,換種生動形象的方式或許會增加一些趣味性,也更容易理解這些知識。下面整理了一些常見的電路,以動態圖形的方式展示。 整流
    的頭像 發表于 11-16 09:26 ?1137次閱讀
    <b class='flag-5'>一些</b>常見的動態電路

    分享一些常見的電路

    理解模電和數電的電路原理對于初學者來說可能比較困難,但通過一些生動的教學方法和資源,可以有效地提高學習興趣和理解能力。 下面整理了一些常見的電路,以動態圖形的方式展示。 整流電路 單相橋式整流
    的頭像 發表于 11-13 09:28 ?834次閱讀
    分享<b class='flag-5'>一些</b>常見的電路

    Verilog vhdl fpga

    相關專業,具有良好的專業基礎知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL
    發表于 11-12 16:40

    通過fpga控制lmx2595evm,lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?

    如圖,我想通過fpga控制lmx2595evm,其通訊協議是spi,眾所周知,spi協議有四個端口:clk,miso,mosi,ss,但lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?我該向這些針腳中發送什么數據?感謝回答。
    發表于 11-08 13:47

    LED驅動器應用的一些指南和技巧

    電子發燒友網站提供《LED驅動器應用的一些指南和技巧.pdf》資料免費下載
    發表于 09-25 11:35 ?0次下載
    LED驅動器應用的<b class='flag-5'>一些</b>指南和技巧

    FPGA電路設計的一些技巧

    FPGA設計有別于DSP和ARM系統,相比之下較為靈活和自由。主要是設計構思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設計中會有一些獨特的方法能夠參照。 FPGA
    發表于 07-21 20:20