女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

去耦電容布線方法

電子工程技術(shù) ? 來源:YXQ ? 2019-08-12 16:07 ? 次閱讀

先看一個(gè)很形象的圖,直觀體會(huì)一下一個(gè)電容放置位置不同起到的作用有多大的差異。看不懂這張圖的同學(xué)在家面壁三天。

這張動(dòng)圖其實(shí)傳遞了如下的信息:

電源管腳上放置一個(gè)104(0.1μF)的電容能夠有效抑制電源上的噪聲,也就是能夠?qū)﹄娫丛肼暼ヱ睿?/p>

“電源 -- 去耦電容 -- 地”三點(diǎn)一線的距離越近,則去耦的效果越好;

相同材料的電容,即便電容容量減少為1/10,去耦的效果并不會(huì)有什么明顯變化,我們對于高頻去耦用同樣封裝的器件,容值為0.01μF、0.1μF、1μF效果相差不大;

同樣容值,貼片(SMD)封裝的電容比穿孔的電容效果更好,原因就是穿孔電容的管腳等效的電感要大很多,影響了去耦的效果;

電源平面和地平面的使用,一方面可以讓三點(diǎn)一線的路徑更短,而且兩個(gè)平面相當(dāng)于一個(gè)大電容,也起到了去耦的作用

我們再來看一個(gè)實(shí)際的典型電路 - ADXL345是一顆加速度計(jì)傳感器芯片,有兩個(gè)分得比較開的電源管腳(Pin 1和Pin 6),在原理圖中使用三個(gè)去耦電容來幫助降低傳感器電壓上的噪聲 - 兩個(gè)0.1μF的陶瓷電容和一個(gè)10μF的鉭電解共同完成去耦功能。

再看一下最終的PCB板- 這個(gè)板子密度不高,速度也不快,只需要2層板就可以了,沒有專門的地平面,在無布線的區(qū)域采用了大面積鋪地的方式來降低公共地(GND)的阻抗,三顆去耦電容的接地端直接用焊盤跟GND相連,跟電源管腳連接的另一端則盡可能接近電源管腳。

傳感器的PCB板圖

其實(shí)放置去耦電容的規(guī)則非常簡單:最小化電阻,最小化電感。 這是通過將電容盡可能靠近電源引腳并使用盡可能短的走線實(shí)現(xiàn)所有連接來實(shí)現(xiàn)的。 理想情況下,如果采用4層以上的板子,有專門的地平面、電源平面,可以通過過孔(via)將器件上的地和電源連接到相應(yīng)的地平面和電源平面:

簡單總結(jié)一下使用去耦電容的要點(diǎn):

除非特別說明,一般可為每個(gè)電源引腳提供0.1μF陶瓷電容,最好為0805或更小(我比較喜歡0603的,占空間小,性能還好),與10μF的鉭電容或陶瓷電容并聯(lián);

如果只關(guān)心高頻噪聲,10μF的電容也可以省去,或者用較小的電容替換它;

將高頻陶瓷電容盡可能靠近電源引腳放置,并使用短走線和過孔來最大限度地減少寄生電感和電阻。用于低頻旁路的較大電容器的位置并不十分關(guān)鍵,但這些電容器也應(yīng)該盡可能接近IC的電源引腳,容值與封裝越大,去偶半徑越大,可以對較大的區(qū)域的電源進(jìn)行有效去偶,大封裝和大容值的去偶電容可以同時(shí)管控多個(gè)電源引腳的去偶;

電源的去耦電容均勻分布在四周,靠近相應(yīng)的電源管腳,容值小的電容最靠近管腳,容值大的距離相對較遠(yuǎn)

如果需要補(bǔ)償電源的長期偏差,需要大量存儲(chǔ)電荷,需要為每個(gè)IC增加一個(gè)更大的電容,例如47μF;

如果設(shè)計(jì)包含非常高的頻率或特別敏感的電路,可以使用仿真工具分析旁路網(wǎng)絡(luò)的AC響應(yīng)(可能很難找到ESR和ESL的數(shù)據(jù)參數(shù),特別是考慮到電容的ESR隨頻率變化也很大 - 盡可能做到最好),還要考慮到多個(gè)電容并聯(lián)以及計(jì)入電源平面、地平面等的綜合效應(yīng)。

對于電源和地平面的去耦是通過電源和地平面之間形成電容來對高頻噪聲進(jìn)行去耦的。應(yīng)盡可能減小電源和地平面之間的距離,對于高速電路,一般內(nèi)層會(huì)有完整的電源及地平面,這時(shí)去耦電容及IC的電源、地引腳直接過孔via打到電源、地平面即可,不需用導(dǎo)線連接起來。

上圖左側(cè),電源引腳和接地連接都比較短(直接通過過孔連接到內(nèi)部地平面)是最有效的配置;上圖右側(cè),PCB走線內(nèi)的額外電感和電阻將造成去耦方案的有效性降低,且增加封閉環(huán)路可能造成干擾問題。

下面的圖是去耦電容通過過孔與地進(jìn)行連通的方法比較,從最左側(cè)的效果最差依次編號,直到最右側(cè)效果最佳,當(dāng)然具體采用那種方式還要取決于其它一些因素,綜合考慮后做一個(gè)折衷。

最后再回顧一下上一篇文章中我們的最后一個(gè)圖,它是一個(gè)實(shí)際電子產(chǎn)品系統(tǒng)的供電分布網(wǎng)絡(luò)(PDN - Power Distrubution Network)圖,為了強(qiáng)調(diào)噪聲的起源(最左側(cè)),把電源模塊VRM)放到了最右側(cè)。PCB上的走線、過孔、相關(guān)的器件引腳等都會(huì)產(chǎn)生寄生電阻、電感等,在圖中以R+L的方式等效表達(dá)出來。在這個(gè)圖中可以看出針對IC器件內(nèi)部(Die)、針對整個(gè)IC器件(Package)、針對某一個(gè)功能模塊中的電路單元都有相應(yīng)的去耦電容,最左側(cè)(靠近內(nèi)核)采用頻率響應(yīng)很高的小容值、小封裝的陶瓷電容,到右側(cè)則是低頻率、容量比較大的電解電容

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18274

    瀏覽量

    255012
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6232

    瀏覽量

    153272

原文標(biāo)題:去耦電容布線方法

文章出處:【微信號:EngicoolArabic,微信公眾號:電子工程技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    電容的有效使用方法有哪些

    電容的有效使用方法之一是用多個(gè)(而非1個(gè))電容進(jìn)行
    發(fā)表于 08-02 12:34 ?594次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的有效使用<b class='flag-5'>方法</b>有哪些

    電容的作用及方法

    電容有效使用方法分為兩種: 使用多個(gè)電容 使
    的頭像 發(fā)表于 08-07 09:43 ?1532次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的作用及<b class='flag-5'>方法</b>

    詳解電容電容的PCB布局布線

    從電源上看,沒有電容的時(shí)候如左側(cè)的波形,加上了電容之后變成了右側(cè)的樣子,供電電壓的波形變
    的頭像 發(fā)表于 03-27 14:08 ?5058次閱讀
    詳解<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的PCB布局<b class='flag-5'>布線</b>

    FPGA電容如何布局布線

    `各位大神,請問FPGA電容如何布局、布線?1.根據(jù)文檔,一般
    發(fā)表于 08-22 14:57

    PCB布線技巧之電容的擺放

    PCB布線技巧之電容的擺放,學(xué)習(xí)資料,感興趣的可以看看。
    發(fā)表于 10-26 15:28 ?0次下載

    電容半徑計(jì)算

     電容的一個(gè)重要問題是電容半徑。大多數(shù)資料中都會(huì)提到
    發(fā)表于 11-12 10:53 ?7057次閱讀
    <b class='flag-5'>電容</b>的<b class='flag-5'>去</b><b class='flag-5'>耦</b>半徑計(jì)算

    電容的容值計(jì)算和布局布線

    電容是電路中裝設(shè)在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時(shí)也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲
    發(fā)表于 11-27 16:35 ?3566次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的容值計(jì)算和布局<b class='flag-5'>布線</b>

    電容的選擇、容值計(jì)算和布局布線(一)

    電容的容值計(jì)算和布局布線有源器件在開關(guān)時(shí)產(chǎn)生的高頻開關(guān)噪聲將沿著電源線傳播。
    發(fā)表于 01-19 16:23 ?928次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的選擇、容值計(jì)算和布局<b class='flag-5'>布線</b>(一)

    電容的選擇、容值計(jì)算和pcb布局布線詳解

    電容的應(yīng)用的非常廣泛,在電路應(yīng)用過程中對于電容的容值計(jì)算和PCB電路布局
    的頭像 發(fā)表于 01-28 18:28 ?1.5w次閱讀

    旁路電容電容的基礎(chǔ)知識(shí)

    Part 1 旁路電容電容基礎(chǔ)知識(shí) “旁路電容”和“
    的頭像 發(fā)表于 10-25 20:36 ?1905次閱讀

    電容的有效使用方法

    電容有效使用方法的要點(diǎn)大致可以分為以下兩種。另外,還有其他幾點(diǎn)需要注意。
    的頭像 發(fā)表于 11-23 09:41 ?1057次閱讀

    使用電容器降低噪聲:電容的有效使用方法 要點(diǎn)1

    上上篇文章和上一篇文章介紹了電容的頻率特性和利用其特性降低噪聲的內(nèi)容。從本文起將用3篇的篇幅來介紹電容的有效使用方法
    的頭像 發(fā)表于 02-15 16:12 ?1085次閱讀
    使用<b class='flag-5'>電容</b>器降低噪聲:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的有效使用<b class='flag-5'>方法</b> 要點(diǎn)1

    使用電容器降低噪聲:電容的有效使用方法 要點(diǎn)2

    上一篇文章介紹了“電容的有效使用方法”的要點(diǎn)1“使用多個(gè)
    的頭像 發(fā)表于 02-15 16:12 ?861次閱讀
    使用<b class='flag-5'>電容</b>器降低噪聲:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的有效使用<b class='flag-5'>方法</b> 要點(diǎn)2

    什么是電容?為什么要去電容的PCB布局布線設(shè)計(jì)

    (decoupling)電容也稱退電容,一般都安置在元件附近的電源處,用來濾除高頻噪聲,使電壓穩(wěn)定干凈,保證元件的正常工作。
    的頭像 發(fā)表于 08-06 17:02 ?6284次閱讀
    什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>?為什么要去<b class='flag-5'>耦</b>?<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的PCB布局<b class='flag-5'>布線</b>設(shè)計(jì)

    PCB電容怎么放置?怎么選擇電容

    和抑制振蕩。 在本文中,將詳細(xì)討論P(yáng)CB電容的放置和選擇。 一、PCB電容的放置
    的頭像 發(fā)表于 11-29 11:03 ?1571次閱讀