參加兩個鴻蒙比賽,分別是: HarmonyOS NEXT創(chuàng)新賽與極客馬拉松 ,可想而知兩次都失敗了。對于這兩次失敗我一直在反思,到底我有沒有能力自己去搞一款產(chǎn)品、搞出來的產(chǎn)品到底是不是市場所認可的。 背景 說真的,以前沒想過搞自
發(fā)表于 03-16 16:03
?311次閱讀
STM32使用外部中斷觸發(fā)ADC采樣DMA搬運出現(xiàn)兩次進入DMA中斷的異常情況,使用的HAL庫+MX配置的,示波器觀察波形ADC中斷進入一次,DMA中斷在ADC中斷前后各進了一次
定位了兩
發(fā)表于 03-14 12:46
(1)
{
SetDAC_A(0x200); //0x200---1.5V
__delay_cycles(184320000);//10s延時
}
}
通過檢測發(fā)現(xiàn),A輸出一直不對,不知道問題出在哪兒?對DAC104進行操作,16位數(shù)據(jù)分兩次寫,兩次操作間需要延時嗎
發(fā)表于 01-24 08:04
DAC7554輸出通道:0、1、2 更新一次,就輸出了輸出通道:3 更新兩次次,才能輸出
一直查不出原因
void DAC7554_SetDA(u16 Channel,u16 Voltage
發(fā)表于 01-21 10:06
請問dac7512兩次改寫數(shù)據(jù)時最小時間間隔是多少?怎么我每個芯片在寫幾次數(shù)據(jù)后就壞了呢?是不是不可以頻繁的寫呢?
發(fā)表于 01-14 07:50
最近在調(diào)試ADS1259這個片子,發(fā)現(xiàn)初始化程序必須執(zhí)行兩次才能夠初始化成功,然后讀出來的CONFIG0寄存器的最高位是“0”(官方文檔上是“1”),不知道是什么原因,求TI工程師解答呀!
發(fā)表于 01-10 12:41
TSW14J56采用外部觸發(fā),對同步信號有何要求,我這邊測試了一下輸入同步信號3.2v1us的脈沖兩次采樣有50ns左右的隨機偏移 這是什么原因啊?
發(fā)表于 01-01 07:33
想請教一下各位關(guān)于DDC112芯片數(shù)據(jù)的問題。
DDC112芯片前后兩次輸出信號相差一個固定值,對兩個數(shù)取平均后,數(shù)值會隨著時間逐漸減小。
發(fā)表于 12-06 07:05
近日,蘋果公司發(fā)布了其第四財季的財務(wù)報告,顯示公司在歐洲支付了一筆高達102億美元的一次性所得稅費用,導(dǎo)致凈利潤大幅下滑。這筆費用源自2016年的一個案件,涉及蘋果在愛爾蘭的稅收處理方式。
發(fā)表于 11-01 17:16
?576次閱讀
按著官網(wǎng)的自制BSP配置了兩遍BSP,兩次都是到最后env工具的menuconfig指令報錯導(dǎo)致無法打開menuconfig頁面,一開始也以為是env工具有問題,但重下了一遍還是報錯,求助各位大佬這到底是怎么回事
發(fā)表于 09-26 06:02
歐盟法院近日裁定,維持對高通公司的反壟斷罰款決定,但將罰款金額從最初的2.42億歐元微調(diào)至2.387億歐元。這起案件源于歐盟委員會2019年
發(fā)表于 09-19 16:15
?410次閱讀
SP-WROOM-02 模組可以通過回流焊爐送兩次嗎?
我們想在 pcb 頂部回流焊 ESP-WROOM-02 模塊,然后翻轉(zhuǎn) pcb 并再次回流焊底部部分。
發(fā)表于 07-22 06:32
我們使用 esp8266 開發(fā)了一個網(wǎng)格系統(tǒng)。
在所有開發(fā)完成時,我們發(fā)現(xiàn)了一個關(guān)鍵問題。
如果ESP8266收到重傳的 UDP 數(shù)據(jù)包,則 udp 接收回調(diào)函數(shù)會調(diào)用兩次。
(*. 收到
發(fā)表于 07-18 06:29
微軟與OpenAI之間價值130億美元的協(xié)議近日再次成為焦點,此次因歐盟反壟斷監(jiān)管機構(gòu)的進一步審查而備受矚目。這筆巨額投資原本旨在加強雙方在人工智能領(lǐng)域的合作,但歐盟的審查重點直指Op
發(fā)表于 07-02 10:56
?696次閱讀
,連續(xù)兩次使用這個函數(shù),會導(dǎo)致在兩次數(shù)據(jù)傳輸之間自動出現(xiàn)CS信號線拉高的情況。
假如使用軟件CS,雖然CS信號沒有拉高了,但是傳輸數(shù)據(jù)時還會多傳輸原來CS拉高的那段時間。
代碼修改如下:Code
發(fā)表于 06-11 08:07
評論