完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > vivado
Vivado設(shè)計套件,是FPGA廠商賽靈思公司2012年發(fā)布的集成設(shè)計環(huán)境。包括高度集成的設(shè)計環(huán)境和新一代從系統(tǒng)到IC級的工具,這些均建立在共享的可擴(kuò)展數(shù)據(jù)模型和通用調(diào)試環(huán)境基礎(chǔ)上。
文章:611個 瀏覽:68065次 帖子:935個
把子模塊包含網(wǎng)表的RTL代碼添加到BD中的方法分享
Vivado以IP為核心的設(shè)計理念的一個重要支撐就是IP Integrator(簡稱IPI,IP集成器)。用戶可以很便捷地把VivadoIP Catal...
基于FPGA的RTC實(shí)時時鐘系統(tǒng)設(shè)計
RTC(real time clock)實(shí)時時鐘,在電腦、手機(jī)等電子產(chǎn)品中都有,應(yīng)用較多。它的主要作用就是,在產(chǎn)品斷電之后,時間還可以繼續(xù)走數(shù)。這樣我們...
MicroBlaze MCS和MicroBlaze的區(qū)別在哪?
在Block Design中查找IP時輸入Microblaze,就會發(fā)現(xiàn)下面幾種IP,我們常規(guī)使用的就是第一個IP,是一個可以自定義外設(shè)的軟核,但是第三...
分治法是經(jīng)典優(yōu)化算法之一。分治分治,即分而治之。分治,就是把一個復(fù)雜的問題分成兩個或更多的相同或相似的子問題,再把子問題分成更小的子問題……直到最后子問...
2023-08-16 標(biāo)簽:fpga分治法FPGA開發(fā) 1027 0
前言:本文章為FPGA問答系列,我們會定期整理FPGA交流群(包括其他FPGA博主的群)里面 有價值 的問題,并匯總成文章,如果問題多的話就每周整理一期...
編寫 HDL 通常是 FPGA 開發(fā)中耗時最少的部分,最具挑戰(zhàn)性和最耗時的部分可能是驗(yàn)證。根據(jù)最終應(yīng)用程序,驗(yàn)證可能非常簡單,也可能非常復(fù)雜,簡單的話只...
本系統(tǒng)中,Basys3的MicroBlaze模塊調(diào)用基于AXI協(xié)議的UART IP核,通過AXI總線實(shí)現(xiàn)MicroBlaze-UART之間的通信,完成串口打印。
2023-08-02 標(biāo)簽:FPGA設(shè)計連接器RTL 1876 0
在Zynq裸機(jī)設(shè)計中使用視覺庫L1 remap函數(shù)的示例
本篇博文旨在演示如何在 Zynq 設(shè)計中使用 Vitis 視覺庫函數(shù) (remap) 作為 HLS IP,然后在 Vitis 中使用該函數(shù)作為平臺來運(yùn)行...
fpga時序分析案例 調(diào)試FPGA經(jīng)驗(yàn)總結(jié)
今天跟大家分享的內(nèi)容很重要,也是調(diào)試FPGA經(jīng)驗(yàn)的總結(jié)。隨著FPGA對時序和性能的要求越來越高,高頻率、大位寬的設(shè)計越來越多。在調(diào)試這些FPGA樣機(jī)時,...
FPGA時序分析-建立時間和保持時間裕量都是inf怎么解決呢?
今天有個小伙伴遇到一個問題,就是在vivado里面綜合后看到的建立時間和保持時間裕量都是inf,我們來看看怎么解決這個問題。
2023-07-30 標(biāo)簽:fpgaFPGA設(shè)計寄存器 1652 0
基于Digilent basys 3開發(fā)板的FPGA示波器設(shè)計
首先,AD模塊對模擬信號進(jìn)行采樣,觸發(fā)電路根據(jù)采樣信號判斷觸發(fā)條件(例如:上升沿觸發(fā))。滿足觸發(fā)條件后,連續(xù)采樣一定數(shù)量的點(diǎn)(本系統(tǒng)中為640個點(diǎn)),存...
? 系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,TLC549驅(qū)動設(shè)計。話不多...
2023-07-27 標(biāo)簽:數(shù)模轉(zhuǎn)換驅(qū)動設(shè)計Vivado 1790 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |