完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12572個(gè) 瀏覽:617339次 帖子:7890個(gè)
四家巨頭構(gòu)建7納米芯片,計(jì)劃在2018年交付
出于功耗及空間方面的考慮,在數(shù)據(jù)中心內(nèi)對(duì)應(yīng)用進(jìn)行加速的需求日益增長(zhǎng),諸如大數(shù)據(jù)分析、搜索、機(jī)器學(xué)習(xí)、4G/5G無(wú)線、內(nèi)存內(nèi)數(shù)據(jù)處理、視頻分析及網(wǎng)絡(luò)處理等...
elecfans論壇的FPGA模塊還是比較活躍的,有各種FPGA工具使用問(wèn)題的一些討論。
Achronix新一代嵌入式FPGA IP為AI/ML和網(wǎng)絡(luò)硬件加速應(yīng)用帶來(lái)更高性能
2016年,Achronix推出的Speedcore成為首款向客戶出貨的嵌入式FPGA(eFPGA)IP,使客戶將FPGA功能集成到他們的SoC中成為可...
Xilinx FPGA平臺(tái)DDR3設(shè)計(jì)保姆式教程(一)
DDR3全稱double-data-rate 3 synchronous dynamic RAM,即第三代雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。所謂同步,是指DD...
用FPGA實(shí)現(xiàn)音頻采樣率的轉(zhuǎn)換
用FPGA實(shí)現(xiàn)音頻采樣率的轉(zhuǎn)換 如今,即使低成本FPGA也能提供遠(yuǎn)遠(yuǎn)大于DSP的計(jì)算能力。目前的FPGA包含專用乘法器甚至DSP乘法/累加(MAC)模...
FPGA之Verilog HDL 的四大怪(李凡老師授課摘錄)
2019-07-15 標(biāo)簽:FPGA 4761 0
Xilinx FPGA提供DDR4內(nèi)存接口解決方案
Xilinx 提供了UltraScaleFPGA器件的高性能DDR4內(nèi)存解決方案,每秒數(shù)據(jù)速率高達(dá)2400 Mb。UltraScale器件采用ASIC級(jí)...
怎樣去設(shè)計(jì)一種基于FPGA的以太網(wǎng)數(shù)據(jù)傳輸硬件?
本文研究的是基于FPGA的以太網(wǎng)的MAC層數(shù)據(jù)處理,目的是能廣泛應(yīng)用于多種嵌入式網(wǎng)絡(luò)設(shè)備的前端設(shè)計(jì),如網(wǎng)絡(luò)視頻監(jiān)控設(shè)備、IP數(shù)字電視設(shè)備、家庭智能設(shè)備等。
2021-06-26 標(biāo)簽:fpga以太網(wǎng)數(shù)據(jù)傳輸 4759 0
2018-07-16 標(biāo)簽:fpga 4756 0
基于FPGA的串行外圍接口SPI設(shè)計(jì)與實(shí)現(xiàn)
SPI 總線是一個(gè)同步串行接口的數(shù)據(jù)總線,具有全雙工、信號(hào)線少、協(xié)議簡(jiǎn)單、傳輸速度快等特點(diǎn)。介紹了SPI 總線的結(jié)構(gòu)和工作原理,對(duì)4 種工作模式的異同進(jìn)...
基于FPGA的彩色圖像增強(qiáng)系統(tǒng)設(shè)計(jì)
在從圖像源到終端顯示的過(guò)程中,電路噪聲、傳輸損耗等會(huì)造成圖像質(zhì)量下降,為了改善顯示器的視覺(jué)效果,常常需要進(jìn)行圖像增強(qiáng)處理。圖像增強(qiáng)處理有很強(qiáng)的針對(duì)性,沒(méi)...
FPGA學(xué)習(xí)-Verilog例化說(shuō)明
Verilog 例化說(shuō)明 1.什么是模塊例化?為什么要例化? 模塊例化可以理解成模塊調(diào)用。對(duì)于一個(gè) FPGA 工程,通常是由一個(gè)頂層模塊與多個(gè)功能子模塊...
2022-12-12 標(biāo)簽:fpga 4731 0
FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究
O 引言 近年來(lái),隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測(cè)設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程
賽靈思公司與SK電訊技術(shù)結(jié)合,加速FPGA加速器在AI領(lǐng)域的應(yīng)用
2018年8月,中國(guó)北京 —自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司與 SK 電訊 (SKT) 今天共同宣布:SKT 已在其數(shù)據(jù)中心中部署賽靈思 FPG...
FPGA教程之頻率簡(jiǎn)介 每個(gè)CPU都有一個(gè)工作頻率,F(xiàn)PGA也不例外(當(dāng)然,只有你的設(shè)計(jì)應(yīng)該是時(shí)序邏輯),那該頻率是
如何解決芯片在正常工作狀態(tài)下經(jīng)常出現(xiàn)的亞穩(wěn)態(tài)問(wèn)題?
本文是一篇詳細(xì)介紹ISSCC2020會(huì)議上一篇有關(guān)亞穩(wěn)態(tài)解決方案的文章,該技術(shù)也使得FPGA在較高頻率下的時(shí)序收斂成為了可能。亞穩(wěn)態(tài)問(wèn)題是芯片設(shè)計(jì)和FP...
賽靈思正式推出Versal Premium 可提供比當(dāng)前FPGA高達(dá)三倍的吞吐量
2018年10月16日,F(xiàn)PGA大廠賽靈思(Xilinx)在北京的“Xilinx開(kāi)發(fā)者大會(huì) ”(XDF)上,發(fā)布了全球首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP)...
英特爾在5G的終端,也大打FPGA這張王牌,因?yàn)闃?biāo)準(zhǔn)的不確定性需要平臺(tái)的靈活性。英特爾利用Altera的Stratix? 10,推進(jìn)其針對(duì)5G終端的第三...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |