完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12596個(gè) 瀏覽:618313次 帖子:7908個(gè)
一個(gè)好的FPGA設(shè)計(jì)一定是包含兩個(gè)層面:良好的代碼風(fēng)格和合理的約束。時(shí)序約束作為FPGA設(shè)計(jì)中不可或缺的一部分,已發(fā)揮著越來(lái)越重要的作用。毋庸置疑,時(shí)序...
低功耗的賽靈思 FPGA 系列使總線供電的 USB 器件設(shè)計(jì)垂手可得 憑借在市場(chǎng)中數(shù)十億的端口數(shù)量,通用串行總線 (USB) 成為實(shí)現(xiàn)主機(jī)與外設(shè)之間千兆...
基于ZedBoard的SCA架構(gòu)的設(shè)計(jì)原理
ZedBoard是Xilinx公司首款融合了ARM Cortex A9雙核和7系列FPGA的全可編程片上系統(tǒng),兼具ARM和FPGA兩者的優(yōu)勢(shì),是小型化S...
使用VHDL語(yǔ)言設(shè)計(jì)的基于FPGA的實(shí)時(shí)NPR系統(tǒng)
在進(jìn)行非真實(shí)感渲染(NPR)處理時(shí)需要大量的計(jì)算,這對(duì)高幀率、高分辨率的視頻做實(shí)時(shí)的NPR渲染是一個(gè)難題。根據(jù)FPGA以并行運(yùn)算為主的特點(diǎn),對(duì)傳統(tǒng)的N...
基于DSP+FPGA的并行信號(hào)處理模塊設(shè)計(jì)
針對(duì)信號(hào)處理數(shù)據(jù)量大、實(shí)時(shí)性要求高的特點(diǎn),從實(shí)際應(yīng)用出發(fā),設(shè)計(jì)了以雙DSP+FPGA為核心的并行信號(hào)處理模塊。為了滿(mǎn)足不同的信號(hào)處理任務(wù)需求,F(xiàn)PGA可...
現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(FPGA)應(yīng)用于圖像處理時(shí),需要對(duì)數(shù)據(jù)中的圖像信息進(jìn)行準(zhǔn)確的提取。設(shè)計(jì)中,F(xiàn)PGA中解壓縮功能需要對(duì)壓縮數(shù)據(jù)中的圖像信息進(jìn)行提取...
2017-11-17 標(biāo)簽:fpga狀態(tài)機(jī) 2399 0
借助FPGA技術(shù)和NI視覺(jué)開(kāi)發(fā)模塊,您可以對(duì)從相機(jī)采集的圖像進(jìn)行高速現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)處理。 FPGA處理尤其適用于要求圖像采集和處理之間具有...
基于FPGA 和 SoC創(chuàng)建時(shí)序和布局約束以及其使用
作時(shí)序和布局約束是實(shí)現(xiàn)設(shè)計(jì)要求的關(guān)鍵因素。本文是介紹其使用方法的入門(mén)讀物。 完成 RTL 設(shè)計(jì)只是 FPGA 設(shè)計(jì)量產(chǎn)準(zhǔn)備工作中的一部分。接下來(lái)的挑戰(zhàn)是...
基于Xilinx FPGA 先進(jìn)的視頻技術(shù)能更好的加強(qiáng)人群自動(dòng)監(jiān)測(cè)技術(shù)
基于 Spartan 6 的實(shí)時(shí)運(yùn)動(dòng)分類(lèi)系統(tǒng)為人群的自動(dòng)監(jiān)測(cè)和監(jiān)控開(kāi)辟新途徑。 人群的監(jiān)控與監(jiān)測(cè)已經(jīng)成為當(dāng)前的一個(gè)重要領(lǐng)域。政府和安全部門(mén)都已經(jīng)開(kāi)始尋求...
2017-11-17 標(biāo)簽:fpga自動(dòng)監(jiān)測(cè) 1641 0
FPGA的泥漿電參數(shù)測(cè)量系統(tǒng)的設(shè)計(jì)分析和實(shí)現(xiàn)過(guò)程
一種基于FPGA的泥漿電參數(shù)測(cè)量系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)過(guò)程,詳細(xì)介紹了每個(gè)電路模塊的功能和實(shí)現(xiàn)。首先從理論的角度分析了測(cè)量方法的思路,然后通過(guò)硬件電路測(cè)量不同...
2017-11-17 標(biāo)簽:fpga 1442 0
Zynq7000 FPGA的高速信號(hào)采集處理平臺(tái)的設(shè)計(jì)搭建以及后續(xù)拓展
在高速信號(hào)采集及處理系統(tǒng)中,需要解決高速應(yīng)用、高速緩存、大數(shù)據(jù)存儲(chǔ)、高速處理以及通信這幾項(xiàng)問(wèn)題。 在嵌入式平臺(tái)上,一般采用高速A/D轉(zhuǎn)換器及DDR...
交通信號(hào)控制機(jī)的信號(hào)沖突檢測(cè)設(shè)計(jì)方案與實(shí)現(xiàn)
采用軟件控制方式的道路交通信號(hào)機(jī)在死機(jī)時(shí)往往失去其綠沖突保護(hù)功能。根據(jù)“綠沖突矩陣”的檢測(cè)原理,本文提出一種道路交通信號(hào)控制機(jī)的信號(hào)沖突檢測(cè)方案,采用...
2017-11-17 標(biāo)簽:fpga 5601 0
基于SRIO協(xié)議設(shè)計(jì)和實(shí)現(xiàn)了DSP與FPGA之間的高速數(shù)據(jù)通信
隨著高性能信號(hào)處理系統(tǒng)對(duì)運(yùn)算速度、通信速率等要求的不斷提高,單獨(dú)的處理器(如FPGA或DSP)無(wú)法滿(mǎn)足高速實(shí)時(shí)信號(hào)處理的需求。TI公司的多核DSP處理性...
基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證過(guò)程和方法
設(shè)計(jì)了一種基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證方法,介紹了此FPGA驗(yàn)證軟硬件平臺(tái)及軟硬件協(xié)同驗(yàn)證架構(gòu),討論和分析了利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證...
基于FPGA的新型元器件驗(yàn)證方法的分析以及優(yōu)點(diǎn)
應(yīng)用于宇航領(lǐng)域的新型元器件必須經(jīng)過(guò)嚴(yán)格的性能功能的驗(yàn)證,傳統(tǒng)的驗(yàn)證平臺(tái)是針對(duì)特定的待驗(yàn)證器件設(shè)計(jì)的,不同的器件需要設(shè)計(jì)不同的驗(yàn)證平臺(tái),使得驗(yàn)證工作周期...
2017-11-17 標(biāo)簽:fpga 1408 0
基于FPGA的LVDS結(jié)合ADC架構(gòu)實(shí)現(xiàn)數(shù)百模擬信號(hào)數(shù)字化
現(xiàn)如今,賽靈思 FPGA 上采用低電壓差分信令 (LVDS) 輸入,僅需一個(gè)電阻器和一個(gè)電容器就能實(shí)現(xiàn)模擬輸入信號(hào)的數(shù)字化。由于數(shù)百組 LVDS 輸入...
基于FPGA的視頻采集需要實(shí)施顯示和視頻數(shù)據(jù)存儲(chǔ)的問(wèn)題
首先介紹了基于FPGA視頻采集系統(tǒng)的整體設(shè)計(jì),對(duì)于采集和存儲(chǔ)過(guò)程中實(shí)時(shí)性和高效性的要求,分別討論了ITU656視頻解碼中需要從采集到的視頻數(shù)據(jù)中提取出...
利用高性能FPGA開(kāi)發(fā)出用于MIMO無(wú)線通信系統(tǒng)的頻變預(yù)編碼內(nèi)核
作為首選的 5G 無(wú)線網(wǎng)絡(luò)基礎(chǔ)架構(gòu),大規(guī)模 MIMO 無(wú)線系統(tǒng)現(xiàn)已領(lǐng)跑整個(gè)行業(yè)。低時(shí)延預(yù)編碼實(shí)現(xiàn)方案是充分利用多輸入多輸出 (MIMO) 方案多傳輸架構(gòu)...
基于XVC網(wǎng)絡(luò)協(xié)議實(shí)現(xiàn)了基于JTAG接口的FPGA 的遠(yuǎn)程更新與調(diào)試
同步輻射光源硅像素探測(cè)器是面向北京先進(jìn)光源對(duì)X 射線探測(cè)的重大技術(shù)需求所研發(fā)的新型儀器。該探測(cè)器處于輻射環(huán)境中,且多個(gè)前端電子學(xué)讀出板被放置在密封的冷卻...
利用CRC和其他類(lèi)型的錯(cuò)誤檢測(cè)和糾正措施擴(kuò)展FPGA的工作溫度范圍
部分應(yīng)用要求電子產(chǎn)品運(yùn)行的溫度高于該器件規(guī)定的最高工作結(jié)溫。油井?dāng)z像頭設(shè)計(jì)就是一個(gè)很好的例證。 任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |