完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12490個(gè) 瀏覽:613217次 帖子:7850個(gè)
淺析2018人工智能曲線五個(gè)階段的關(guān)鍵技術(shù)
工智能被廣為關(guān)注,但是一些想法恐難達(dá)到預(yù)期。本成熟度曲線將追蹤AI基本趨勢和未來創(chuàng)新,以確定人工智能技術(shù)發(fā)展的范圍、狀態(tài)、價(jià)值和風(fēng)險(xiǎn)。
2018-08-08 標(biāo)簽:FPGA神經(jīng)網(wǎng)絡(luò)人工智能 6782 0
基于Xilinx FPGA和VHDL的數(shù)字秒表設(shè)計(jì)與仿真實(shí)現(xiàn)
文中著重介紹了一種基于FPGA利用VHDL硬件描述語言的數(shù)字秒表設(shè)計(jì)方法,在設(shè)計(jì)過程中使用基于VHDL的EDA工具M(jìn)odelSim對各個(gè)模塊仿真驗(yàn)證,并...
實(shí)現(xiàn)ARM9與FPGA的并口通信的兩種方式
并口通信是最常用基礎(chǔ)功能,實(shí)現(xiàn)ARM9與FPGA的并口通信有兩種方式,一種頗為巧妙,利用SMC(Static Memory Controllor),其中...
FPGA設(shè)計(jì)中BRAM的知識(shí)科普
FPGA設(shè)計(jì)中,BRAM是一項(xiàng)非常關(guān)鍵的內(nèi)置存儲(chǔ)資源,F(xiàn)PGA開發(fā)需要熟練使用BRAM,今天再復(fù)習(xí)一下BRAM的知識(shí),包括BRAM的定義、組成、應(yīng)用等等。
2023-08-15 標(biāo)簽:fpgaDRAMFPGA設(shè)計(jì) 6769 0
在學(xué)習(xí)一門技術(shù)之前我們往往從它的編程語言入手,比如學(xué)習(xí)單片機(jī)時(shí),我們往往從匯編或者C語言入門。
CPLD通常用于實(shí)現(xiàn)前面提到的簡單組合邏輯功能,并負(fù)責(zé)“引導(dǎo)”FPGA以及控制整個(gè)電路板的復(fù)位和引導(dǎo)順序。
LVDS高速ADC接口, xilinx FPGA實(shí)現(xiàn)
使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其SPI配置會(huì)單獨(dú)開一篇來講,SPI配置里面有個(gè)大坑,...
1、硬件設(shè)計(jì)基本原則 (1)速度與面積平衡和互換原則:一個(gè)設(shè)計(jì)如果時(shí)序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計(jì)要求,能可以通過模塊復(fù)用來減少整個(gè)設(shè)計(jì)消耗的...
2017-12-19 標(biāo)簽:fpgaFPGA設(shè)計(jì) 6762 0
算術(shù)邏輯運(yùn)算單元 根據(jù)輸入的8種不同操作碼分別實(shí)現(xiàn)相應(yīng)的加、與、異或、跳轉(zhuǎn)等8種基本操作運(yùn)算。利用這幾種基本運(yùn)算可以實(shí)現(xiàn)很多種其它運(yùn)算以及邏輯判斷等操作。
大家好,又到了每日學(xué)習(xí)的時(shí)間了,今天我們來聊一聊基于FPGA的異步FIFO的實(shí)現(xiàn)。 一、FIFO簡介 FIFO是英文First In First Out...
2018-06-21 標(biāo)簽:FPGA 6758 0
基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號系統(tǒng)的設(shè)計(jì)
線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)...
基于FPGA的軟件無線電載波同步技術(shù)設(shè)計(jì)與實(shí)現(xiàn)
同步系統(tǒng)工作的好壞,在很大程度上決定了通信系統(tǒng)的質(zhì)量。GPS接收機(jī)將天線接收到的衛(wèi)星信號經(jīng)射頻前端處理后變成了數(shù)字中頻信號,接收機(jī)對GPS衛(wèi)星的信號處理...
基于FPGA的串行A/D轉(zhuǎn)換模塊設(shè)計(jì)
本文主要介紹了基于FPGA的串行A/D轉(zhuǎn)換模塊設(shè)計(jì),tcl594以8位開關(guān)電容逐次逼近A/D轉(zhuǎn)換器為基礎(chǔ)而構(gòu)造的CMOSA/D轉(zhuǎn)換器,用Xilinx公司...
2017-12-19 標(biāo)簽:fpgaad轉(zhuǎn)換器tcl594 6749 0
淺談Ultrascale、Ultrascale+ Serdes與7 Series GTX/GTH的區(qū)別
在Serdes流行之前,芯片之間的數(shù)據(jù)傳輸主要靠低俗串行接口和并行接口,存在諸如傳輸速率低、占用IO數(shù)量多、硬件連接復(fù)雜化等弊端。Serdes的出現(xiàn)簡化...
2022-08-02 標(biāo)簽:fpgaXilinxUltraScale 6749 0
高分辨率攝像頭嵌入式360°視域視覺系統(tǒng)設(shè)計(jì)
FPGA陣列結(jié)構(gòu)可能提供18×27乘法/累加單元塊和32×128 RAM的DSP單元塊,而此時(shí)的最佳解決方案可能是帶有48×1024 RAM的16×8 ...
FIR數(shù)字濾波器的設(shè)計(jì)及驗(yàn)證方案
一 .濾波器介紹 濾波器是一種用來減少,消除干擾的電器部件,有對特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率信號進(jìn)行有效濾除,從而實(shí)現(xiàn)消除干擾、獲取特定頻率信號的功...
MAC發(fā)送模塊可將上層協(xié)議提供的數(shù)據(jù)封裝之后通過MII接口發(fā)送給PHY。
關(guān)于PLD的分類及其優(yōu)點(diǎn)分析
可編程邏輯器件的英文全稱為:programmable logic device 即PLD。PLD是做為一種通用集成電路產(chǎn)生的,它的邏輯功能按照用戶對器件...
FPGA 最初的應(yīng)用領(lǐng)域也是傳統(tǒng)的應(yīng)用領(lǐng)域,通信領(lǐng)域,但隨著信息產(chǎn)業(yè)以及微電子計(jì)數(shù)發(fā)展,F(xiàn)PGA的應(yīng)用范圍編輯航空航天、汽車、醫(yī)療、工業(yè)控制等領(lǐng)域。下面...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |