完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12490個(gè) 瀏覽:613178次 帖子:7848個(gè)
關(guān)于通過FPGA中VHDL語言實(shí)現(xiàn)ALU的功能設(shè)計(jì)詳解
目前許多FPGA的邏輯資源(LE)都已超過1萬門,使得片上可編程系統(tǒng)SOPC已經(jīng)成為可能。算術(shù)邏輯單元ALU應(yīng)用廣泛,是片上可編程系統(tǒng)不可或缺的一部分...
介紹LabVIEW的特點(diǎn)及發(fā)展戰(zhàn)略
NI公司的LabVIEW,這種圖像化的開發(fā)環(huán)境雖沒有MATLAB那樣強(qiáng)大的數(shù)據(jù)處理能力,但卻更直觀,對虛擬儀器設(shè)計(jì)和仿真有很大的幫助,我們也知道,這是家...
通過Matlab軟件實(shí)現(xiàn)對DSP/FPGA線性調(diào)頻信號仿真
Matlab是美國MathWorks公司自20世紀(jì)80年代中期推出的數(shù)學(xué)軟件,優(yōu)秀的數(shù)值計(jì)算與卓越的數(shù)據(jù)可視化能力使其很快在同類軟件中脫穎而出。Matl...
2018-08-30 標(biāo)簽:dspfpga調(diào)頻信號 7584 0
剖析SoC FPGA在典型雷達(dá)系統(tǒng)數(shù)字化處理的可行性
汽車傳感器系統(tǒng)采用了雷達(dá)、LIDAR、紅外和可視攝像機(jī)以及其他技術(shù),今后這一系統(tǒng)會越來越復(fù)雜,功能也越來越多。本文介紹使用Altera 低成本Cyclo...
簡談FPGA中系統(tǒng)運(yùn)行頻率計(jì)算方法與組合邏輯的層級
大家好,又到了每日學(xué)習(xí)的時(shí)間了,最近一個(gè)月比較忙,沒有更新文章,希望各位沒有想我,哈哈。 無用的話不多說,今天我們來聊一聊FPGA中系統(tǒng)運(yùn)行頻率計(jì)算方法...
2018-07-27 標(biāo)簽:FPGA 7569 0
基于QuartusⅡ開發(fā)環(huán)境與VHDL語言的16路可調(diào)彩燈控制器的設(shè)計(jì)
QuartusⅡ是Altera公司在21世紀(jì)初推出的FPGA/CPLD集成開發(fā)環(huán)境,是Altera公司前一代FPGA/CPLD集成開發(fā)環(huán)境Max+Plu...
芯片是我們這個(gè)時(shí)代最最最偉大的發(fā)明之一,如果沒有芯片的出現(xiàn),我們很難想象如今的電子時(shí)代會是個(gè)什么樣子?
2023-06-09 標(biāo)簽:fpgaIC設(shè)計(jì)ASIC芯片 7553 0
FPGA設(shè)計(jì)中的HLS 工具應(yīng)用
在集成電路行業(yè)飛速發(fā)展的今天,縮短產(chǎn)品開發(fā)的周期而又不犧牲驗(yàn)證過程,這不可避免地成為了商業(yè)市場的一個(gè)關(guān)鍵因素。Xilinx Vivado High Le...
在我們設(shè)計(jì)出來前邊三種CPU之后,我們來進(jìn)行程序的編寫。 所謂程序的編寫,就是;利用我們寫好的CPU,根據(jù)我們可執(zhí)行的指令集,來編寫一段程序,可一直用我...
2018-07-16 標(biāo)簽:fpga 7545 0
做了很久FPGA的朋友們,是否有這種經(jīng)歷:一個(gè)FPGA設(shè)計(jì)工程,在研發(fā)測試階段或轉(zhuǎn)產(chǎn)中試階段發(fā)現(xiàn),F(xiàn)PGA系統(tǒng)在上電運(yùn)行后,偶爾會有異常現(xiàn)象? 或者說,...
基于SRL16的分布式RAM不再支持V5、S6和V6等器件,但是SRL16是所有XIlinx器件都支持的,并且在設(shè)計(jì)中應(yīng)用非常頻繁,因此可通過調(diào)用原語的...
攝像頭之于計(jì)算機(jī),就如同眼睛之于人類。我們認(rèn)識世界,首先就是從像視覺這樣的感官開始的。在利用感官獲取信息后,我們將其篩選過濾,再將其儲存至大腦中。那么,...
相比GPU和GPP,F(xiàn)PGA是深度學(xué)習(xí)的未來?
相比GPU和GPP,F(xiàn)PGA在滿足深度學(xué)習(xí)的硬件需求上提供了具有吸引力的替代方案。憑借流水線并行計(jì)算的能力和高效的能耗,F(xiàn)PGA將在一般的深度學(xué)習(xí)應(yīng)用中...
2016-07-28 標(biāo)簽:FPGAGPU機(jī)器學(xué)習(xí) 7534 0
Fidus Sidewinder-100集成PCIe NVMe 控制系統(tǒng),有效應(yīng)對FPGA硬件設(shè)計(jì)
之前在一個(gè)ASCI開發(fā)項(xiàng)目中有小小接觸過一些新思科技的一個(gè)NVMe控制器,代碼量尚可,只是由于速度及其他原因的考慮,整個(gè)部分的設(shè)計(jì)其實(shí)有時(shí)候還是比較難以...
七段LED顯示譯碼器 七段LED顯示譯碼器 加法器定義實(shí)現(xiàn)多位二進(jìn)制數(shù)相加的電路稱為加法器, 它能解決二進(jìn)制中1+1=10 的功能。
ADC和DAC是FPGA與外部信號的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號,因此使用并行ADC...
一文了解FPGA浮點(diǎn)小數(shù)與定點(diǎn)小數(shù)的換算及應(yīng)用
定點(diǎn)小數(shù)運(yùn)算 有些FPGA中是不能直接對浮點(diǎn)數(shù)進(jìn)行操作的,只能采用定點(diǎn)數(shù)進(jìn)行數(shù)值運(yùn)算。 所謂定點(diǎn)小數(shù)就是把小數(shù)點(diǎn)的位置固定,我們要用整數(shù)來表示小數(shù)。 先...
2018-06-28 標(biāo)簽:fpga 7530 0
首先說一下xapp1052模塊的組成結(jié)構(gòu):頂層模塊是xilinx_pci_exp_ep,在頂層模塊中包含pci_exp_64b_app和bmd_desi...
FPGA器件在醫(yī)療成像設(shè)備的應(yīng)用介紹
過去,醫(yī)療設(shè)備制造商主要集中于開發(fā)諸如X光、MRI和超聲波等大型醫(yī)療設(shè)備。而今天的醫(yī)療設(shè)備制造商正走向便攜醫(yī)療電子設(shè)備的開發(fā)。全球人口老化的不斷擴(kuò)大,以...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |