完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12490個 瀏覽:613159次 帖子:7847個
Kevin一直認(rèn)為學(xué)習(xí)FPGA的朋友的邏輯思維能力應(yīng)該是比其他人要強(qiáng)很多的。在很多求職網(wǎng)站上都可以看到FPGA相關(guān)行業(yè)的招聘信息可能會有這樣的一條工作職...
基于EDA技術(shù)的FPGA設(shè)計(jì)計(jì)算機(jī)應(yīng)用
對傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場可編程門陣列(FPGA)電路,提出現(xiàn)場可編程門陣列(FPGA) 是近年...
小眼睛FPGA盤古22K開發(fā)板概述 采用紫光同創(chuàng)logo pgl22g- 5cmbg324器件
小眼睛FPGA盤古22K開發(fā)板概述 采用紫光同創(chuàng)logo pgl22g- 5cmbg324器件 盤古22(MES22)開發(fā)板采用紫光同創(chuàng)logo pgl...
2023-06-14 標(biāo)簽:fpga開發(fā)板紫光同創(chuàng) 886 0
用于信號和數(shù)據(jù)處理電路的緊湊型DC-DC轉(zhuǎn)換器解決方案
FPGA、SoC 和微處理器的處理能力不斷提高,導(dǎo)致原始功耗要求相應(yīng)增加。隨著所需電源軌的數(shù)量及其承載能力的增加,必須快速考慮電源系統(tǒng)的設(shè)計(jì)和性能。LT...
2022-11-23 標(biāo)簽:fpga轉(zhuǎn)換器微處理器 886 0
對于數(shù)字設(shè)計(jì)人員來講,只要信號從一個時鐘域跨越到另一個時鐘域,那么就可能發(fā)生亞穩(wěn)態(tài)。我們稱為“跨時鐘域”即“Clock Domain Crossing”...
FPGA應(yīng)用--易靈思Programming Mode的幾種配置模式
實(shí)際項(xiàng)目中,SPI Active using JTAG Bridge是經(jīng)常用到的模式,只需要將JTAG口引出了,通過JTAG對FLASH進(jìn)行燒寫。
基于Achronix Speedster7t FPGA器件的AI基準(zhǔn)測試
Achronix半導(dǎo)體公司推出了為AI優(yōu)化的Speedster7t系列FPGA芯片,該系列包含專門針對AI工作負(fù)載的強(qiáng)化計(jì)算引擎。隨著AI在各個領(lǐng)域變得...
如何在可編程邏輯中實(shí)現(xiàn) MCU 內(nèi)核設(shè)計(jì)
六級流水線 NIOS 內(nèi)核可以用少至 600 個邏輯元件和特征向量中斷控制、緊密的內(nèi)存和 DSP 耦合以及添加自定義指令(最多 256 個)的能力來實(shí)現(xiàn)...
基于DSP+FPGA結(jié)構(gòu)的系統(tǒng)信號完整性問題及解決方案
在視頻處理系統(tǒng)中,多維并行輸入輸出信號的頻率一般都在百兆赫茲以上,而且對時序的要求也非常嚴(yán)格。本文以DSP圖像處理系統(tǒng)為背景,對信號完整性進(jìn)行準(zhǔn)確的理論...
FPGA驅(qū)動AD芯片之實(shí)現(xiàn)與芯片通信
概述:?利用FPGA實(shí)現(xiàn)AD芯片的時序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對時序圖的實(shí)現(xiàn),掌握時序圖轉(zhuǎn)換Verilog硬件描述語言技巧后與...
采用STR710FTbZ6與FPGA相結(jié)合實(shí)現(xiàn)配電自動化終端監(jiān)測系統(tǒng)的設(shè)計(jì)
系統(tǒng)的總體結(jié)構(gòu)框圖見圖1,包括隔離、放大、濾波、量程自動切換、鎖相電路、時鐘模塊、LCD顯示、通信、FPGA諧波檢測、以態(tài)網(wǎng)接口等模塊。用交流采樣法高速...
2020-04-25 標(biāo)簽:fpga監(jiān)測系統(tǒng)微處理器 880 0
采用ARM和單片機(jī)的CPLD/FPGA高速數(shù)據(jù)處理系統(tǒng)
傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;受限于計(jì)算機(jī)插槽數(shù)量和中斷資源;不便于連接與安裝;易受機(jī)...
早期的PLC 是使用繼電器實(shí)現(xiàn)邏輯控制的。也就是說,它們完全是硬件實(shí)現(xiàn)的。當(dāng)微處理器出現(xiàn)之后,PLC 內(nèi)部使用了CPU和程序來實(shí)現(xiàn)控制邏輯。
如何使用Verilog實(shí)現(xiàn)具有預(yù)生成系數(shù)的簡單FIR濾波器?
不起眼的 FIR 濾波器是 FPGA 數(shù)字信號處理中最基本的模塊之一,因此了解如何將具有給定抽頭數(shù)及其相應(yīng)系數(shù)值的基本模塊組合在一起非常重要。
基于FPGA的CRC校驗(yàn)碼生成器設(shè)計(jì)
所有二進(jìn)制數(shù)均被表示為一個多項(xiàng)式,x僅是碼元位置的標(biāo)記,因此我們并不關(guān)心x的取值,稱之為碼多項(xiàng)式。(我沒研究過CRC代數(shù)推理過程,沒體會到用多項(xiàng)式計(jì)算的...
2022-11-16 標(biāo)簽:fpgaCRC校驗(yàn)生成器 878 0
在技術(shù)日中,英特爾推出了六款FPGA新產(chǎn)品和平臺,其中包括:Agilex 3、Agilex 5、Agilex 7、Nios V軟核處理器、開放式FPGA...
2023-11-17 標(biāo)簽:fpga英特爾數(shù)據(jù)中心 878 0
基于LTC2972的FPGA電源系統(tǒng)管理解決方案
現(xiàn)場可編程門陣列(FPGA)的起源可以追溯到20世紀(jì)80年代,從可編程邏輯器件(PLD)演變而來。自此之后,F(xiàn)PGA資源、速度和效率都得到快速改善,使F...
2022-09-26 標(biāo)簽:fpga電源系統(tǒng) 878 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |