完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12490個(gè) 瀏覽:613217次 帖子:7850個(gè)
國產(chǎn)ARM + FPGA的SDIO通信開發(fā)介紹!
SDIO(Secure Digital lnput and Output),即安全數(shù)字輸入輸出接口。SDIO總線協(xié)議是由SD協(xié)議演化而來,它主要是對(duì)SD...
基于FPGA參考設(shè)計(jì)解決方案降低汽車電子制造的復(fù)雜性
汽車娛樂電子推動(dòng)了功能和容量的快速發(fā)展,促使設(shè)計(jì)人員在性能、成本和靈活性上做出綜合考慮。與其他汽車電子領(lǐng)域不同,多媒體圖形應(yīng)用高度可視化,其需求多變,在...
以嵌入式DSP模塊和FPGA構(gòu)架為基礎(chǔ)的提高無線信號(hào)處理性能的子系統(tǒng)設(shè)計(jì)
您可以顯著提高無線系統(tǒng)中信號(hào)處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。
FPGA與GPU在神經(jīng)網(wǎng)絡(luò)構(gòu)建中的對(duì)比研究
嵌入式工程師常見的情況是在硬件加速器(如FPGA)和主機(jī)CPU之間建立通信。這項(xiàng)工作因其繁瑣和容易出錯(cuò)而臭名昭著。
2024-02-22 標(biāo)簽:fpgacpu神經(jīng)網(wǎng)絡(luò) 1005 0
一種基于FPGA內(nèi)部存儲(chǔ)器的適合音頻解嵌的高效異步FIFO設(shè)計(jì)
異步FIFO存儲(chǔ)器是一種在數(shù)據(jù)交互系統(tǒng)中得到廣泛應(yīng)用的先進(jìn)先出邏輯器件,具有容納異步信號(hào)的頻率(或相位差異)的特點(diǎn)。使用異步FIFO可以在兩個(gè)不同時(shí)鐘系...
萊迪思新產(chǎn)品可以提高硬件安全性的MachXO3D FPGA詳細(xì)介紹
萊迪思半導(dǎo)體公司推出MachXO3D FPGA,用于在各類應(yīng)用中保障系統(tǒng)安全。不安全的系統(tǒng)會(huì)導(dǎo)致數(shù)據(jù)和設(shè)計(jì)盜竊、產(chǎn)品克隆和過度構(gòu)建以及設(shè)備篡改或劫持等問...
Novena開源計(jì)算機(jī)項(xiàng)目電路板、源代碼設(shè)計(jì)
Novena項(xiàng)目所謂的一體式桌面計(jì)算機(jī)與筆記本電腦,其實(shí)用的是相同的機(jī)殼、相同的屏幕配置,差別只在于有無配置電池而已,兩者在機(jī)殼上都未配置鍵盤,且屏幕是...
在這個(gè)強(qiáng)調(diào)智能與聯(lián)網(wǎng)的時(shí)代 FPGA已經(jīng)成為一個(gè)重要且不可或缺的元件
在這個(gè)強(qiáng)調(diào)智能與聯(lián)網(wǎng)的時(shí)代,可編程邏輯柵陣列 (FPGA)已經(jīng)成為一個(gè)重要且不可或缺的元件。以全球500億個(gè)聯(lián)網(wǎng)設(shè)備,一年所產(chǎn)生的數(shù)據(jù)量將不計(jì)其數(shù)。從數(shù)...
微控制器、FPGA、DSP、ADC 和其他采用多個(gè)電壓軌工作的器件需要電源排序。這些應(yīng)用通常要求內(nèi)核和模擬模塊在數(shù)字I/O軌之前上電,盡管某些設(shè)計(jì)可能需...
面向IPU、SmartNIC和5G網(wǎng)絡(luò)的英特爾Agilex 7 FPGA和eASIC設(shè)備
隨著針對(duì)高速網(wǎng)絡(luò)的攻擊成倍增加,從邊緣到云端,以網(wǎng)絡(luò)攻擊和數(shù)據(jù)泄露形式出現(xiàn)的安全挑戰(zhàn)空前嚴(yán)峻。不僅大量數(shù)據(jù)面臨著安全風(fēng)險(xiǎn),包括重要物理基礎(chǔ)設(shè)施在內(nèi)的物理...
混合FPGA/DSP基平臺(tái) 是為無線基站提供一種有效設(shè)計(jì)的方法
FPGA和DSP之間的“智能配分”可使無線系統(tǒng)設(shè)計(jì)師獲得最佳性能組合和成本——效能。應(yīng)用DSP和FPGA組合可使成本降低。對(duì)于無線基站,組合有DSP可編...
面向大電流、快速瞬態(tài)響應(yīng)噪聲敏感型應(yīng)用的多相解決方案
本文提供一種多相單片式降壓解決方案,旨在應(yīng)對(duì)構(gòu)建處理單元的電源時(shí)需滿足的大電流、快速瞬態(tài)響應(yīng)要求。我們采用稱之為Silent Switcher 3架構(gòu)的...
除了芯片性能外,GPU相對(duì)于FPGA還有一個(gè)優(yōu)勢(shì)就是內(nèi)存接口。GPU的內(nèi)存接口(傳統(tǒng)的GDDR,最近更是用上了HBM和HBM2)的帶寬遠(yuǎn)好于FPGA的傳...
Xilinx的XC2064是如何對(duì)它進(jìn)行編程的
現(xiàn)場(chǎng)可編程門陣列(FPGA)可以實(shí)現(xiàn)任意數(shù)字邏輯,從微處理器到視頻生成器或加密礦機(jī),一應(yīng)俱全。FPGA由許多邏輯模塊組成,每個(gè)邏輯模塊通常由觸發(fā)器和邏輯...
采用串行IO分析器IBERT設(shè)計(jì)的賽靈思 FPGA驅(qū)動(dòng)CEI-28G-VSR到插入Finisar公司CFP4 ER4f模塊的一個(gè)主機(jī)卡。 一個(gè)JDSU ...
FPGA的六大應(yīng)用領(lǐng)域你都知道哪些?
FPGA 大家應(yīng)該都聽過,那么我們能用它做什么,我們學(xué)會(huì)它之后在未來我可以從事哪些領(lǐng)域的工作?
2023-01-21 標(biāo)簽:fpga 999 0
基于FPGA芯片實(shí)現(xiàn)水輪機(jī)組轉(zhuǎn)速測(cè)量系統(tǒng)的設(shè)計(jì)
隨著工業(yè)生產(chǎn)與科學(xué)技術(shù)的發(fā)展,大型水輪機(jī)組的自動(dòng)化水平也在不斷提高。而這些設(shè)備一旦發(fā)生故障,將會(huì)給人們的生活和生命財(cái)產(chǎn)造成極大的威脅。因此,對(duì)其運(yùn)行狀態(tài)...
2020-07-20 標(biāo)簽:fpga芯片測(cè)量系統(tǒng) 998 0
典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲(chǔ)器中的配置比特流,配置所需的時(shí)鐘信號(hào)( 稱為CCLK) 由FPGA內(nèi)部產(chǎn)生,且FPGA控制整個(gè)配置過程。
系統(tǒng)演示平臺(tái)簡(jiǎn)化了從評(píng)估到原型設(shè)計(jì)的過渡
雙板評(píng)估系統(tǒng)包括一個(gè)控制器板,可與多個(gè)子板重復(fù)使用??刂破靼逋ㄟ^USB 2.0連接到個(gè)人計(jì)算機(jī),并通過標(biāo)準(zhǔn)120針連接器為子板提供一系列常用的通信接口。...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |