完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12493個(gè) 瀏覽:613223次 帖子:7850個(gè)
FPGA設(shè)計(jì)的常用基本時(shí)序路徑分析
該條路徑包括了觸發(fā)器內(nèi)部clock-to-Q的延遲,觸發(fā)器之間的由組合邏輯造成的路徑延遲以及目標(biāo)觸發(fā)器的建立時(shí)間,其延時(shí)是數(shù)據(jù)從源觸發(fā)器開始,在下一個(gè)時(shí)...
FPGA是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析
FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、差分晶振在FPGA中的作用、常用頻率、典型案例及FCom差分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)控制提供高性...
基于易靈思國(guó)產(chǎn)FPGA Ti60F225 實(shí)現(xiàn)6目同步1080P實(shí)時(shí)成像系統(tǒng)
基于FPGA實(shí)現(xiàn)單目的采集,并沒有什么難的。 但基于FPGA,實(shí)現(xiàn)多目的同步采集→存儲(chǔ)→顯示,就不是那么好做了。
2025-03-04 標(biāo)簽:FPGAISP成像系統(tǒng) 1047 0
協(xié)處理器是一個(gè)處理單元,該處理單元與一個(gè)主處理單元一起使用來承擔(dān)通常由主處理單元執(zhí)行的運(yùn)算。通常,協(xié)處理器功能在硬件中實(shí)現(xiàn)以替代幾種軟件指令。通過減少多...
IC設(shè)計(jì)中的多時(shí)鐘域處理方法總結(jié)
我們?cè)贏SIC或FPGA系統(tǒng)設(shè)計(jì)中,常常會(huì)遇到需要在多個(gè)時(shí)鐘域下交互傳輸?shù)膯栴},時(shí)序問題也隨著系統(tǒng)越復(fù)雜而變得更為嚴(yán)重。
走在剃刀細(xì)線:平衡嵌入式系統(tǒng)的功耗和性能
這篇博文重點(diǎn)介紹了現(xiàn)場(chǎng)可編程門陣列(FPGA)如何通過為每個(gè)行業(yè)的許多新的大批量應(yīng)用提供高能效性能來實(shí)現(xiàn)下一代技術(shù)革命。小型攝像頭可用于許多不同的事情,...
做好FPGA設(shè)計(jì)需要掌握哪些知識(shí)
成為一名說得過去的FPGA設(shè)計(jì)者,需要練好5項(xiàng)基本功:仿真、綜合、時(shí)序分析、調(diào)試、驗(yàn)證。
2023-09-28 標(biāo)簽:fpgaFPGA設(shè)計(jì)仿真 1046 0
基于低成本FPGA或CPLD實(shí)現(xiàn)家電節(jié)能電機(jī)控制系統(tǒng)的設(shè)計(jì)
電能的高效率應(yīng)用能夠使家用電器成本降低并保護(hù)環(huán)境。絕大多數(shù)的家用電器,如電冰箱、洗衣機(jī)、烘干機(jī)、洗碗機(jī)以及空調(diào),都是由電機(jī)驅(qū)動(dòng)的。這些設(shè)備通常包括了電源...
2020-09-17 標(biāo)簽:fpgacpld控制系統(tǒng) 1046 0
在原理圖中直接執(zhí)行更新命令至PCB,如圖12-12所示,在導(dǎo)入的界面中有9張?jiān)韴D(相同模塊數(shù)分割的原理圖張數(shù))。原理圖生成Room Page10-NE...
空中客車使用MATLAB設(shè)計(jì)基于FPGA的機(jī)載深度學(xué)習(xí)處理器
現(xiàn)代空間飛行器必須持續(xù)監(jiān)控遙測(cè)數(shù)據(jù),并檢測(cè)或預(yù)測(cè)傳感器數(shù)據(jù)中的任何異常行為。
如何在FPGA中實(shí)現(xiàn)隨機(jī)數(shù)發(fā)生器
分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實(shí)現(xiàn)4位偽隨機(jī)數(shù)發(fā)生器(PRNGs)。
為什么對(duì)FPGA軟件進(jìn)行測(cè)評(píng)?
FPGA軟件包含進(jìn)行設(shè)計(jì)而產(chǎn)生的程序、文檔和數(shù)據(jù),同時(shí)包含與之相關(guān)的軟件特性和硬件特性。FPGA軟件測(cè)試需要考慮軟件代碼正確性、軟硬件接口協(xié)調(diào)性、時(shí)序性...
如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)
在FPGA(現(xiàn)場(chǎng)可編程門陣列)中實(shí)現(xiàn)狀態(tài)機(jī)是一種常見的做法,用于控制復(fù)雜的數(shù)字系統(tǒng)行為。狀態(tài)機(jī)能夠根據(jù)當(dāng)前的輸入和系統(tǒng)狀態(tài),決定下一步的動(dòng)作和新的狀態(tài)。...
2024-07-18 標(biāo)簽:FPGA觸發(fā)器狀態(tài)機(jī) 1043 0
采用FPGA/CPLD可編程邏輯器件實(shí)現(xiàn)內(nèi)河航標(biāo)監(jiān)控系統(tǒng)的設(shè)計(jì)
內(nèi)河水運(yùn)是國(guó)家綜合運(yùn)輸體系和水資源綜合利用的重要組成部分,是實(shí)現(xiàn)經(jīng)濟(jì)社會(huì)可持續(xù)發(fā)展的重要戰(zhàn)略資源。航標(biāo)是內(nèi)河航道的基礎(chǔ)助航設(shè)施,傳統(tǒng)的航標(biāo)管理模式落后,...
簡(jiǎn)單總結(jié)一下Verilog在設(shè)計(jì)時(shí)的不方便地方
Verilog始于20世紀(jì)80年代初,是一家名為Gateway Design Automation的公司的專有硬件描述語言(HDL)。最初的Verilo...
安路科技EF3L70/EF3LA0器件Freeze IO功能介紹
在FPGA位流升級(jí)過程中,器件IO信號(hào)保持不變,在新版本位流加載完成后,重新接管上次位流IO保持的信號(hào),此特性即為Freeze IO。
軟件測(cè)試的重要性和兩大自動(dòng)化測(cè)試工具的比較
實(shí)際上,軟件測(cè)試過程與整個(gè)軟件開發(fā)過程基本上是平行進(jìn)行的。測(cè)試計(jì)劃早在需求分析階段即應(yīng)開始制定,其他相關(guān)工作,包括測(cè)試大綱的制定、測(cè)試數(shù)據(jù)的生成、測(cè)試工...
本文通過FPGA實(shí)現(xiàn)8位十進(jìn)制數(shù)的加、減、乘、除運(yùn)算,通過矩陣鍵盤輸入數(shù)據(jù)和運(yùn)算符,矩陣鍵盤的布局圖如下所示。該計(jì)算器可以進(jìn)行連續(xù)運(yùn)算,當(dāng)按下等號(hào)后,可...
FPGA (現(xiàn)場(chǎng)可編程門陣列)由于其硬件并行加速能力和可編程特性,在傳統(tǒng)通信領(lǐng)域和IC設(shè)計(jì)領(lǐng)域大放異彩。一路走來,F(xiàn)PGA并非一個(gè)新興的硬件器件,由于其...
2018-06-23 標(biāo)簽:fpga阿里云異構(gòu)計(jì)算 1041 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |