完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12612個 瀏覽:619372次 帖子:7912個
載合成孔徑雷達(dá)系統(tǒng)的接口實現(xiàn)與設(shè)計
機載合成孔徑雷達(dá)(Synthetic Aperture Radar,簡稱SAR)是以“合成孔徑”原理和脈沖壓縮技術(shù)為理論基礎(chǔ),以高速數(shù)字處理和精確運動補...
基于Xilinx開發(fā)平臺和FPGA器件實現(xiàn)一維成像雷達(dá)目標(biāo)識別
目標(biāo)識別作為現(xiàn)代雷達(dá)的重要發(fā)展方向之一,成為未來武器系統(tǒng)中的一個重要組成部分和當(dāng)前國內(nèi)外關(guān)注的熱點,具有廣泛的民用和軍事應(yīng)用價值。根據(jù)雷達(dá)的探測手段及應(yīng)...
采用VerilogHDL語言和Virtex-5系列FPGA實現(xiàn)Gbps無線通信基站的設(shè)計
為滿足未來移動通信標(biāo)準(zhǔn)的需要[3],在算法鏈路上Gbps系統(tǒng)采用時分雙工(TDD)、多天線(MIMO)、空時編碼、正交頻分復(fù)用(OFDM)、高階調(diào)制和L...
基于第二代數(shù)字衛(wèi)星廣播標(biāo)準(zhǔn)實現(xiàn)BCH譯碼器的FPGA硬件設(shè)計
BCH碼是可以糾正多個隨即錯誤的循環(huán)碼,可以用生成多項式g(x)來構(gòu)成,循環(huán)碼的生成多項式可以表示成g(x)=LCM[g1(x),g2(x),…,gi(...
采用ARM的嵌入式的可編程芯片系統(tǒng)的設(shè)計方案介紹
直到最近,實現(xiàn)的大部分系統(tǒng)還局限于需要大量軟件而且功耗非常高的多芯片系統(tǒng)或者昂貴的SoC ASIC.但是,越來越多的設(shè)計團隊感到受市場壓力以及資源限制的...
SoC設(shè)計中嵌入FPGA(eFPGA)內(nèi)核實用評估方法
雖然系統(tǒng)級芯片( SoC )的架構(gòu)師們已了解嵌入式FPGA( eFPGA )內(nèi)核能如何為他們的ASIC/ SoC 設(shè)計增加價值,甚至是在規(guī)劃出一個具體應(yīng)...
此前,XJTAG 推出了一類集成型XJFlash特性,使閃存編程速度快50倍。 XJFlash 讓工程師自動生成定制的編程解決方案,克服采用邊界掃描對與...
基于FPGA芯片與NIOSⅡ?qū)崿F(xiàn)液晶模塊顯示萬年歷的設(shè)計
SOPC代表了當(dāng)今電子設(shè)計的發(fā)展方向,它可以將處理器、存儲器、I/O接口、硬件協(xié)處理器和普通的用戶邏輯等系統(tǒng)設(shè)計需要的功能模塊都集成到一個FPGA芯片里...
基于FPGA與的VHDL語言驅(qū)動時序發(fā)生器與數(shù)據(jù)緩存器的一體化設(shè)計
本文在分析了 Sarnoff公司的 VCCD512H型幀轉(zhuǎn)移面陣 CCD芯片的特性和工作過程后,結(jié)合整個 CCD相機電子系統(tǒng)的要求,完成了基于 FPGA...
在FPGA上實現(xiàn)多路正弦波信號發(fā)生器芯片的設(shè)計
本設(shè)計采用OR1200處理器作為主控制器,通過Wishbone總線將3個DDS模塊、UART控制器模塊、片內(nèi)RAM模塊連接到系統(tǒng)中,構(gòu)建出一個硬件平臺;...
基于FPGA的數(shù)字系統(tǒng)設(shè)計中大都推薦采用同步時序的設(shè)計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設(shè)計的情況很少,特別是設(shè)計模塊與外圍芯片的通信...
MFSK調(diào)制解調(diào)的原理及采用FPGA實現(xiàn)設(shè)計
MFSK系統(tǒng)是2FSK(二頻鍵控)系統(tǒng)的推廣,該系統(tǒng)有M個不同的載波頻率可供選擇,每一個載波頻率對應(yīng)一個M進(jìn)制碼元信息,即用多個頻率不同的正弦波分別代表...
利用FPGA實現(xiàn)快速二值圖像連通域標(biāo)記算法,有何特點及應(yīng)用
本文以適合FPGA實現(xiàn)為目的,提出一種具有計算規(guī)則性的快速二值圖像連通域標(biāo)記算法。與傳統(tǒng)的二值圖像標(biāo)記算法相比,該算法具有運算簡單性、規(guī)則性和可擴展性的...
基于FPGA結(jié)合炮兵某數(shù)字測距定位系統(tǒng)實現(xiàn)偽碼測距電路設(shè)計
現(xiàn)場可編程門陣列(FPGA)用硬件電路完成算法的過程,一方面解決了系統(tǒng)的開銷問題,提供了提高系統(tǒng)整體性能的條件,另一方面,由于靜態(tài)RAM型的FPGA具備...
以EP1K30TC144-3為控制核心實現(xiàn)CPLD出租車計費器系統(tǒng)的設(shè)計
隨著EDA技術(shù)的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設(shè)計技術(shù)和工具發(fā)生了巨大的變化,通過EDA技術(shù)對CPLD/FP-GA編程開...
基于FPGA與光電隔離技術(shù)實現(xiàn)發(fā)電機組頻率測量計的設(shè)計
在現(xiàn)代社會中,電資源成為人們生活當(dāng)中不可缺少的一部分,而發(fā)電機和電動機在電力系統(tǒng)中扮演著非常重要的角色。在很多場合,需要對電機組和電網(wǎng)的頻率進(jìn)行測量。目...
基于FPGA與VHDL語言實現(xiàn)音頻處理芯片設(shè)計與仿真分析
隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場可編程門陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到...
按鍵開關(guān)是電子設(shè)備人機交互的主要器件之一。按鍵大多是機械式開關(guān)結(jié)構(gòu),由于機械式開關(guān)的核心部件為彈性金屬簧片,因而在開關(guān)切換的瞬間會在接觸點出現(xiàn)來回彈跳的...
2019-01-07 標(biāo)簽:fpgalcd數(shù)字系統(tǒng) 3150 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |