完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
文章:348個(gè) 瀏覽:27089次 帖子:90個(gè)
Vivado增量編譯的基本概念、優(yōu)點(diǎn)、使用方法以及注意事項(xiàng)
隨著FPGA設(shè)計(jì)的復(fù)雜度不斷提高,設(shè)計(jì)人員需要選擇更為高效的設(shè)計(jì)流程來保證開發(fā)效率和減少開發(fā)成本。其中,Vivado增量編譯是一種非常重要的設(shè)計(jì)流程。本...
2023-05-25 標(biāo)簽:fpgaFPGA設(shè)計(jì)時(shí)序 5383 0
FPGA設(shè)計(jì):always組合邏輯塊的講解和譯碼器的實(shí)現(xiàn)
always 語句是重復(fù)執(zhí)行的。always 語句塊從 0 時(shí)刻開始執(zhí)行其中的行為語句;當(dāng)執(zhí)行完最后一條語句后,便再次執(zhí)行語句塊中的第一條語句,如此循環(huán)...
2023-05-12 標(biāo)簽:fpgaFPGA設(shè)計(jì)仿真 5225 0
Xilinx 7系列FPGA高性能接口與2.5V/3.3V外設(shè)IO接口設(shè)計(jì)
Xilinx 7系列FPGA IO Bank分為HP Bank和HR Bank,HP IO接口電壓范圍為1.2V~1.8V,可以實(shí)現(xiàn)高性能,HR IO接...
2023-05-15 標(biāo)簽:轉(zhuǎn)換器電阻器FPGA設(shè)計(jì) 5113 0
采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。
2019-07-24 標(biāo)簽:FPGA設(shè)計(jì)數(shù)字電路 5075 0
現(xiàn)今的FPGA設(shè)計(jì)規(guī)模越來越龐大,功能越來越復(fù)雜,因此FPGA設(shè)計(jì)的每個(gè)部分都從頭開始著手是不切實(shí)際的。
2023-06-12 標(biāo)簽:fpga集成電路FPGA設(shè)計(jì) 5064 0
求一種基于FPGA時(shí)間數(shù)字轉(zhuǎn)換(TDC)設(shè)計(jì)方案
時(shí)間數(shù)字轉(zhuǎn)換(Time-to-Digital Converter,TDC)是一種用來測(cè)量時(shí)間的電路,它將連續(xù)的時(shí)間信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),從而實(shí)現(xiàn)時(shí)間測(cè)量的數(shù)字化。
2023-09-22 標(biāo)簽:fpgaFPGA設(shè)計(jì)寄存器 5057 0
由傳輸門和兩個(gè)反相器組成一個(gè)循環(huán)電路(鎖存器),再由前后兩級(jí)鎖存器按主從結(jié)構(gòu)連接而成。
2023-06-02 標(biāo)簽:FPGA設(shè)計(jì)反相器鎖存器 5001 0
Vivado使用進(jìn)階:讀懂用好Timing Report
《XDC 約束技巧》系列中討論了XDC 約束的設(shè)置方法、約束思路和一些容易混淆的地方。我們提到過約束是為了設(shè)計(jì)服務(wù),寫入 Vivado中 的 XDC 實(shí)...
2023-05-04 標(biāo)簽:fpgaFPGA設(shè)計(jì)時(shí)序分析 4874 0
即一個(gè)Licence只能用于一臺(tái)電腦使用。全功能版與教育版的主要區(qū)別在于支持的器件型號(hào)不同,教育版僅支持較小規(guī)模的器件,全功能版支持高云的所有PFGA器件。
2022-10-09 標(biāo)簽:fpgaUSB接口FPGA設(shè)計(jì) 4869 0
帶你認(rèn)識(shí)濾波器及FIR濾波器設(shè)計(jì)
濾波器是一種用來減少,消除干擾的電器部件,有對(duì)特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率信號(hào)進(jìn)行有效濾除,從而實(shí)現(xiàn)消除干擾、獲取特定頻率信號(hào)的功能。
2023-06-15 標(biāo)簽:FPGA設(shè)計(jì)數(shù)字濾波器模擬濾波器 4860 0
ASIC和FPGA設(shè)計(jì)優(yōu)勢(shì)和流程比較
ASIC 和 FPGA 具有不同的價(jià)值主張,選擇其中之一之前,一定要對(duì)其進(jìn)行仔細(xì)評(píng)估。2種技術(shù)的比較信息非常豐富。這里介紹了ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)。
2017-11-25 標(biāo)簽:fpgaFPGA設(shè)計(jì)asic 4743 0
FIFO(First In First Out )先入先出存儲(chǔ)器,在FPG設(shè)計(jì)中常用于跨時(shí)鐘域的處理,F(xiàn)IFO可簡(jiǎn)單分為同步FIFO和異步FIFO。
2023-04-25 標(biāo)簽:FPGA設(shè)計(jì)存儲(chǔ)器FIFO存儲(chǔ) 4697 0
同步時(shí)序設(shè)計(jì)靜態(tài)時(shí)序分析等fpga設(shè)計(jì)技巧剖析
從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器
2017-11-06 標(biāo)簽:FPGA設(shè)計(jì)靜態(tài)時(shí)序分析同步時(shí)序設(shè)計(jì) 4658 0
fpga設(shè)計(jì)與應(yīng)用:智能小車設(shè)計(jì)方案
整個(gè)系統(tǒng)由發(fā)送端(智能小車部分)和接收端(控制臺(tái):控制和顯示部分)組成
2017-05-17 標(biāo)簽:fpgaFPGA設(shè)計(jì)智能小車 4559 0
CPLD是復(fù)雜可編程邏輯器件(Complex Programable Logic Device)的簡(jiǎn)稱,F(xiàn)PGA是現(xiàn)場(chǎng)可編程門陣列(Field Prog...
2023-06-28 標(biāo)簽:FPGA設(shè)計(jì)嵌入式系統(tǒng)SERDES收發(fā)器 4414 0
基于Xilinx Kintex開源的FPGA設(shè)計(jì)方案
DFC設(shè)計(jì)公司是一家傳統(tǒng)的電子設(shè)計(jì)服務(wù)公司,其產(chǎn)品主要涉及基于FPGA和DSP技術(shù)的高端電子硬件及PCB設(shè)計(jì)、專用電子產(chǎn)品設(shè)計(jì)、機(jī)器視覺設(shè)計(jì)以及下面將會(huì)...
2018-07-05 標(biāo)簽:fpga設(shè)計(jì)xilinx 4380 0
ZC706評(píng)估板IBERT誤碼率測(cè)試和眼圖掃描
IBERT(Integrated Bit ErrorRatio Tester,集成誤比特率測(cè)試工具),是Xilinx提供用于調(diào)試FPGA高速串行接口比特...
2023-06-21 標(biāo)簽:收發(fā)器FPGA設(shè)計(jì)寄存器 4324 0
鎖存器( latch)是電平觸發(fā)的存儲(chǔ)單元,數(shù)據(jù)存儲(chǔ)的狀態(tài)取決于輸入時(shí)鐘(或者使能)信號(hào)的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)輸入發(fā)生變化。
2023-06-02 標(biāo)簽:FPGA設(shè)計(jì)EDA工具鎖存器 4316 0
FPGA設(shè)計(jì)中解決跨時(shí)鐘域的三大方案
跨時(shí)鐘域處理是FPGA設(shè)計(jì)中經(jīng)常遇到的問題,而如何處理好跨時(shí)鐘域間的數(shù)據(jù),可以說是每個(gè)FPGA初學(xué)者的必修課。如果是還是在校的學(xué)生,跨時(shí)鐘域處理也是面試...
2020-11-21 標(biāo)簽:FPGA設(shè)計(jì)寄存器 4268 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |