資料介紹
隨著電路設計高速高密的發展趨勢,QFN封裝已經有0.5mm pitch甚至更小pitch的應用。由小間距QFN封裝的器件引入的PCB走線扇出區域的串擾問題也隨著傳輸速率的升高而越來越突出。對于8Gbps及以上的高速應用更應該注意避免此類問題,為高速數字傳輸鏈路提供更多裕量。本文針對PCB設計中由小間距QFN封裝引入串擾的抑制方法進行了仿真分析,為此類設計提供參考。
問題分析
在PCB設計中,QFN封裝的器件通常使用微帶線從TOP或者BOTTOM層扇出。對于小間距的QFN封裝,需要在扇出區域注意微帶線之間的距離以及并行走線的長度。圖一是一個0.5 pitch QFN封裝的尺寸標注圖。
圖一:0.5 pitch QFN封裝尺寸標注圖
圖二是一個使用0.5mm pitch QFN封裝的典型的1.6mm 板厚的6層板PCB設計:
圖二:QFN封裝PCB設計TOP層走線
差分線走線線寬/線距為:8/10, 走線距離參考層7mil,板材為FR4.
圖三:PCB差分走線間距與疊層
從上述設計我們可以看出,在扇出區域差分對間間距和差分對內的線間距相當,會使差分 對間的串擾增大。
圖四是上述設計的差分模式的近端串擾和遠端串擾的仿真結果,圖中D1~D6是差分端口。
圖四:差分模式端口定義及串擾仿真結果
從仿真結果可以看出,即使在并行走線較短的情況下,差分端口D1對D2的近端串擾在5GHz超過了-40dB,在10GHz達到了-32dB,遠端串擾在15GHz達到了-40dB。對于10Gbps及以上的應用而言,需要對此處的串擾進行優化,將串擾控制到-40dB以下。
優化方案分析
對于PCB設計來說,比較直接的優化方法是采用緊耦合的差分走線,增加差分對間的走線間距,并減小差分對之間的并行走線距離。
圖五是針對上述設計使用緊耦合差分線進行串擾優化的一個實例:
圖五 緊耦合差分布線圖
圖六是上述設計的差分模式的近端串擾和遠端串擾的仿真結果:
圖六 緊耦合差分端口定義及串擾仿真結果
從優化后的仿真結果可以看出,使用緊耦合并增加差分對之間的間距可以使差分對間的近端串擾在0~20G的頻率范圍內減小4.8~6.95dB。遠端串擾在5G~20G的頻率范圍內減小約1.7~5.9dB。
表一 近端串擾優化統計
表二 遠端串擾優化統計
除了在布線時拉開差分對之間的間距并減小并行距離之外,我們還可以調整差分線走線層和參考平面的距離來抑制串擾。距離參考層越近,越有利于抑制串擾。在采用緊耦合走線方式的基礎上,我們將TOP層與其參考層之間的距離由7mil調整到4mil。
圖七 疊層調整示意圖
根據上述優化進行仿真,仿真結果如下圖:
圖八 疊層調整后串擾仿真結果
值得注意的是,當我們調整了走線與參考平面的距離之后,差分線的阻抗也隨之發生變化,需要調整差分走線滿足目標阻抗的要求。芯片的SMT焊盤距離參考平面距離變小之后阻抗也會變低,需要在SMT焊盤的參考平面上進行挖空處理來優化SMT焊盤的阻抗。具體挖空的尺寸需要根據疊層情況進行仿真來確定。
圖九 疊層調整后QFN焊盤阻抗優化示意圖
從仿真結果可以看出,調整走線與參考平面的距離后,使用緊耦合并增加差分對之間的間距可以使差分對間的近端串擾在0~20G的頻率范圍內減小8.8~12.3dB。遠端串擾在0~20G范圍內減小了2.8~9.3dB。
表三 近端串擾優化統計
表四 遠端串擾優化統計
結論
通過仿真優化我們可以將由小間距QFN封裝在PCB上引起的近端差分串擾減小8~12dB,遠端串擾減小3~9dB,為高速數據傳輸通道提供更多裕量。本文涉及的串擾抑制方法可以在制定PCB布線規則和疊層時綜合考慮,在PCB設計初期避免由小間距QFN封裝帶來的串擾風險。
本文轉載自:志博PCB(作者: 楊多多)
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- HotRod? QFN封裝PCB附件
- 一種減少1mm間距的BGA下銅線之間的串擾的技術
- 小間距QFN封裝PCB設計串擾抑制分析
- 怎么消除串擾?Altium Designer教你完美解決資料下載
- PCB設計的串擾問題解決資料下載
- PCB設計中都有哪些間距需要考慮資料下載
- PCB設計安全間距的兩類問題資料下載
- 選擇最簡單易用的HyperLynx進行串擾仿真資料下載
- 實例分析:高速差分過孔之間的串擾資料下載
- 到底什么是串擾?資料下載
- PCB設計中的安全間距問題資料下載
- PCB設計中QFN封裝的串擾抑制分析
- 碳化硅MOSFET橋臂電路串擾抑制方法 18次下載
- 高速PCB中微帶線的串擾分析 0次下載
- 高速PCB設計中的串擾分析與控制 0次下載
- QFN封裝引腳間距較小問題的產生原因與解決方案 1193次閱讀
- 如何減少PCB設計中的串擾問題 PCB串擾的機制和原因 2832次閱讀
- 過孔串擾的問題 1613次閱讀
- 解決串擾的設計方法 1838次閱讀
- 串擾是怎么引起的 降低串擾有哪些方法 1w次閱讀
- 淺談串擾溯源,串擾是怎么產生的 3417次閱讀
- PCB設計中由小間距QFN封裝引入串擾的抑制方法分析 1326次閱讀
- 如何抑制PCB設計中的串擾 1229次閱讀
- 解決串擾的方法 1.9w次閱讀
- PCB Layout抑制串擾的3W線距原則 2834次閱讀
- 近端串擾與遠端串擾現象解析 1.5w次閱讀
- 如何設計符合要求的間距?避免串擾Allegro17.2新功能實例分析 1.1w次閱讀
- qfn封裝怎么焊接_qfn封裝焊接教程 10w次閱讀
- 高速差分過孔之間的串擾分析 4692次閱讀
- 小間距QFN封裝PCB設計串擾抑制分析 1659次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 3次下載 | 免費
- 2AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序
- 1.41MB | 3次下載 | 免費
- 3AN158 GD32VW553 Wi-Fi開發指南
- 1.51MB | 2次下載 | 免費
- 4AN148 GD32VW553射頻硬件開發指南
- 2.07MB | 1次下載 | 免費
- 5AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 6AN153-用于電源系統管理的Linduino
- 1.38MB | 次下載 | 免費
- 7AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 8SM2018E 支持可控硅調光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環心率計步器體溫顯示設計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 5美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 6如何正確測試電源的紋波
- 0.36 MB | 18次下載 | 免費
- 7感應筆電路圖
- 0.06 MB | 10次下載 | 免費
- 8萬用表UT58A原理圖
- 0.09 MB | 9次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論