聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關(guān)注
關(guān)注
1643文章
21941瀏覽量
613319 -
IP
+關(guān)注
關(guān)注
5文章
1771瀏覽量
151181 -
可編程邏輯
+關(guān)注
關(guān)注
7文章
524瀏覽量
44532
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
用于 Xilinx FPGA Zynq 7 的電源解決方案
描述該參考設(shè)計采用多種 TPS54325 和其他 TI 電源器件,是適用于 Xilinx Zynq FPGA 的全套電源解決方案。輸入電壓達(dá)到 12V 后,該參考解決方案可提供
發(fā)表于 04-14 09:46
Xilinx FPGA Zynq 7全套電源解決方案包括BOM及原理圖
描述該參考設(shè)計采用多種 TPS54325 和其他 TI 電源器件,是適用于 Xilinx Zynq FPGA 的全套電源解決方案。輸入電壓達(dá)到 12V 后,該參考解決方案可提供
發(fā)表于 09-11 09:14
Xilinx Zynq FPGA電源設(shè)計方案包括BOM及層圖
序列。主要特色專為 Xilinx Zynq FPGA 應(yīng)用而設(shè)計采用 TPS84A20 和 TPS84320 降壓穩(wěn)壓器模塊的緊湊型解決方案和易于使用的設(shè)計受控的加電和斷電序列要作為“插件”模塊使用,假定在外部 PCB 上使用額
發(fā)表于 09-12 08:50
使用教程分享:在Zynq AP SoC設(shè)計中高效使用HLS IP(一)
高層次綜合設(shè)計最常見的的使用就是為CPU創(chuàng)建一個加速器,將在CPU中執(zhí)行的代碼移動到FPGA可編程邏輯去提高性能。本文展示了如何在Zynq AP SoC設(shè)計中使用HLS IP。 在Zynq
發(fā)表于 02-07 18:08
?3853次閱讀

用于 Xilinx FPGA Zynq 7 的電源解決方案
該參考設(shè)計采用多種 TPS54325 和其他 TI 電源器件,是適用于 Xilinx Zynq FPGA 的全套電源解決方案。輸入電壓達(dá)到 12V 后,該參考解決方案可提供
發(fā)表于 02-11 09:39
?3242次閱讀

Zynq-7000 AP SoC提供業(yè)經(jīng)驗證的IP及參考設(shè)計
HLS(高
層次綜合)工具特別感興趣,這是一個非常強(qiáng)大的工具,可以幫助設(shè)計者快速地找到Zynq-7000設(shè)計架構(gòu)的平衡點,并開發(fā)出高度優(yōu)化的系統(tǒng).Zynq平臺支持目前最流行的所有軟件設(shè)計
環(huán)境,領(lǐng)先競爭對手整整一代發(fā)貨,賽靈思還提供了一整套的業(yè)經(jīng)
如何使用Zynq-7000 VI進(jìn)行IP仿真驗證和調(diào)試
本視頻將向您講解如何使用Zynq-7000 VIP(驗證IP)來高效地驗證基于Zynq-7000處理系統(tǒng)的設(shè)計。另外,視頻還介紹了如何配置,
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案
復(fù)旦大學(xué)微電子學(xué)院某國家重點實驗室內(nèi)部教學(xué)視頻:基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(7)
Zynq-7000系列的可編程結(jié)構(gòu)經(jīng)定制可以最大化系統(tǒng)級性能,滿足特定應(yīng)用的各種需求。該套件提供了包括開發(fā)工具、AMB4AXI4即插即用IP核和總線功能模型(BFM)等在內(nèi)的完整硬件開發(fā)環(huán)境,有助于加速設(shè)計和驗證工作。

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(6)
賽靈思可擴(kuò)展處理平臺芯片硬件的核心本質(zhì)就是將通用基礎(chǔ)雙ARMCortex-A9MPCore處理器系統(tǒng)作為“主系統(tǒng)”,結(jié)合低功耗28nm工藝技術(shù),以實現(xiàn)高度的靈活性、強(qiáng)大的配置功能和高性能。

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(5)
應(yīng)用開發(fā)人員利用可編程邏輯強(qiáng)大的并行處理能力,不僅可以解決多種不同信號處理應(yīng)用中的大量數(shù)據(jù)處理問題,而且還能通過實施更多外設(shè)來擴(kuò)展處理系統(tǒng)的特性。系統(tǒng)和可編程邏輯之間的高帶寬AMBA?-AXI互聯(lián)能以極低的功耗支持千兆位級數(shù)據(jù)傳輸,從而解決了控制、數(shù)據(jù)、I/O和存儲器之間的常見性能瓶頸問題。

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(4)
Zynq-7000嵌入式處理平臺系列的每款產(chǎn)品均采用帶有NEON及雙精度浮點引擎的雙核ARMCortex-A9MPCore處理系統(tǒng),該系統(tǒng)通過硬連線完成了包括L1,L2緩存、存儲器控制器以及常用外設(shè)在內(nèi)的全面集成。

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(2)
賽靈思公司(Xilinx)推出的行業(yè)第一個可擴(kuò)展處理平臺Zynq系列。旨在為視頻監(jiān)視、汽車駕駛員輔助以及工廠自動化等高端嵌入式應(yīng)用提供所需的處理與計算性能水平。

基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(1)
AXI總線是一種多通道傳輸總線,將地址、讀數(shù)據(jù)、寫數(shù)據(jù)、握手信號在不同的通道中發(fā)送,不同的訪問之間順序可以打亂,用BUSID來表示各個訪問的歸屬。主設(shè)備在沒有得到返回數(shù)據(jù)的情況下可發(fā)出多個讀寫操作。讀回的數(shù)據(jù)順序可以被打亂,同時還支持非對齊數(shù)據(jù)訪問。

用于Xilinx FPGA Zynq7的電源解決方案
電子發(fā)燒友網(wǎng)站提供《用于Xilinx FPGA Zynq7的電源解決方案.zip》資料免費下載
發(fā)表于 09-05 16:50
?4次下載

評論