女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Western Digital發表基于RISC-V架構開發的三項開源技術

西西 ? 來源:digitimes ? 作者:電子發燒友網 ? 2018-12-23 10:04 ? 次閱讀

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會上發表了三項創新的開源技術,專為支持Western Digital內部RISC-V架構開發專案,以及日益成長的RISC-V架構生態系統所設計的。

Western Digital技術長Martin Fink宣布為推動網絡儲存快取連貫性(cache coherent)與RISC-V架構指令集模擬器(Instruction Set Simulator)對應的開源標準,將計畫性開放新的RISC-V核心原始碼。這些創新技術將有助于加速業界發展新的專用化開源運算架構,以因應大數據(Big Data)與快數據(Fast Data)的環境。近來Western Digital積極協助推廣RISC-V架構生態系統,穩健地朝向將10億個核心處理器移轉至RISC-V架構的預定目標前進。

Western Digital的RISC-V SweRV Core。

Western Digital技術長Martin Fink指出,隨著大數據和快數據應用不斷增加,若要從現今各式以數據為中心的應用程序中發掘出數據的真正價值,專用化技術則是不可或缺的關鍵。Western Digital的SweRV Core與全新透過網絡構造的快取連貫性技術,展現了讓數據更貼近運算處理的強大可行性。這些規劃性對開源社群的發展貢獻以及RISC-V架構的持續投入,可加速合作創新與數據導向的發展并帶來令人驚艷的潛力。

Western Digital計畫將開放其采用雙向超純量(superscalar)設計的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個32位元、9階管線的核心,可同時加載并執行多個指令以縮短程序執行時間。它是一個精簡、循序執行的核心,執行速度4.9 CoreMarks/Mhz,其低功耗的設計可在28mm CMOS制程技術下提供高達1.8Ghz的時脈。Western Digital計畫將SweRV Core納入內部各種嵌入式設計中。將該核心原始碼對開源社群開放,預期將可帶動新的以數據為中心的應用發展。

Western Digital的OmniXtend則是一個新的開源技術,可透過網絡結構實現快取連貫性儲存。這套存儲器導向的系統架構所提供的開源接口標準可讓多個處理器、機器學習加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數據。這是一個能夠有效率的讓持續存儲器附屬到處理器的開源解決方案,并有潛力發展成可支持未來運算、儲存、存儲器與I/O元件連接的進階構造。

此外,Western Digital亦推出一套開源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開發人員提供了完整的測試平臺。Western Digital利用SweRV ISS執行超過100億個指令來嚴格模擬與驗證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業界加速采用開源指令集架構。

IDC技術與半導體部門計畫副總裁Mario Morales表示,速度、數據量與強力運算對于邊緣和終端運算來說,已不再是絕對成功的方程序。隨著越來越多數據朝終端移動以進行實時運算和推論,采用可彈性組態的架構將更能滿足繁重且經常變動的應用工作負載,尤其是人工智能物聯網相關應用。能源效率、可組態性以及低功耗,將成為邊緣與終端運算架構的關鍵要素。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19783

    瀏覽量

    233266
  • RISC-V
    +關注

    關注

    46

    文章

    2472

    瀏覽量

    48177
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    關于RISC-V芯片的應用學習總結

    RISC-V開源特性使得開發者可以針對特定應用進行優化,進一步提高設備性能。 在高性能計算領域,RISC-V芯片也開始展現出其潛力。雖然傳統上高性能計算領域主要由x86和ARM
    發表于 01-29 08:38

    貿澤電推出RISC-V技術資源中心

    Mouser推出內容豐富的RISC-V資源中心,為設計工程師提供新技術和新應用的相關知識。隨著開源架構日益普及,RISC-V從眾多選項中脫穎
    的頭像 發表于 01-22 10:45 ?413次閱讀

    RISC-V MCU技術

    話下。 還有個Sipeed Longan Nano開發板,用的是SiFive的RISC-V處理器核心,給開發者提供了一個平臺,能讓他們去探索RISC-V
    發表于 01-19 11:50

    RISC-V架構及MRS開發環境回顧

    ,華為海思轉向了開源指令集架構RISC-V,針對鴻蒙操作系統的開發者發布了首款RISC-V開發
    發表于 12-16 23:08

    RISC-V 與 ARM 架構的區別 RISC-V與機器學習的關系

    在現代計算機架構中,RISC-V和ARM是兩種流行的處理器架構。它們各自具有獨特的特點和優勢,適用于不同的應用場景。 1. RISC-V架構
    的頭像 發表于 12-11 17:50 ?2507次閱讀

    如何使用 RISC-V 進行嵌入式開發

    RISC-V是一種開源的指令集架構(ISA),它允許任何人設計、制造和銷售基于RISC-V的處理器,這為嵌入式開發提供了極大的靈活性和創新空
    的頭像 發表于 12-11 17:32 ?1585次閱讀

    關于RISC-V學習路線圖推薦

    )、密碼指令集(C)等。 RISC-V架構特性 : 掌握RISC-V的精簡、模塊化、可擴展性和可裁剪性等特性。 、RISC-V
    發表于 11-30 15:21

    RISC-V能否復制Linux 的成功?》

    規范的基金會,他說:“人們總是誤以為RISC-V International是開發內核的,實際上它并不是,而是專注于開發一系列定義指令集架構的規范。這些規范適于各種用途:商業、
    發表于 11-26 20:20

    RISC-V,即將進入應用的爆發期

    RISC-V是一種開放標準指令集架構 (ISA),最初由加州大學伯克利分校的研究人員于2010年開發。業界稱,這種開源特性為芯片設計者提供了極大的靈活性,可以根據具體需求定制AI加速器
    發表于 10-31 16:06

    risc-v與esp32架構對比分析

    開源的,沒有專利限制,任何人都可以自由地使用、修改和分發。這使得RISC-V開源處理器設計和實現領域具有重要地位。 可擴展性 :RISC-V架構
    發表于 09-26 08:40

    risc-v的發展歷史

    了基于RISC-V指令集的服務器處理器,安謀科技也推出了RISC-V MCU等產品。 學術界與開源社區:RISC-V架構在學術界和
    發表于 07-29 17:20

    rIsc-v的缺的是什么?

    態系統還不夠豐富。這可能導致軟件和工具的可用性受限,特別是在一些特定的應用領域或開發環境中。開發者可能需要投入更多的時間和精力來尋找或開發適合RISC-V
    發表于 07-29 17:18

    為什么要有RISC-V

    在于它是一個開源的指令集架構。與幾乎所有的舊架構不同,它的未來不受任何單一公司的浮沉或一時興起的決定的影響(這一點讓許多過去的指令集架構都遭了殃)。它屬于一個開放的,非營利性質的基金會
    發表于 07-27 15:05

    淺析RISC-V領先ARM的優勢

    和成本要求。 ARM雖然也具有一定的可定制性,但受限于其指令集架構的復雜性和歷史包袱,其定制化的靈活性和自由度相對較低。 生態系統的快速發展: 隨著RISC-V開源特性得到越來越多開發
    發表于 06-27 08:45

    RISC-V的MCU與ARM對比

    。 生態系統與市場 RISC-VRISC-V具有一個活躍的開源社區,吸引了全球開發者參與其生態系統的建設。這有助于推動RISC-V
    發表于 05-27 15:58