聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
賽靈思
+關注
關注
33文章
1797瀏覽量
132321 -
Zynq
+關注
關注
10文章
614瀏覽量
48238
發布評論請先 登錄
相關推薦
熱點推薦
如何在Unified IDE中創建視覺庫HLS組件
Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 中,我們將介紹如何使用 Unified IDE 創建 HLS 組件。這里采用“自

使用AMD Vitis Unified IDE創建HLS組件
這篇文章在開發者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統 IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統版本的 Vitis HLS

如何使用AMD Vitis HLS創建HLS IP
本文逐步演示了如何使用 AMD Vitis HLS 來創建一個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此

服務與數據的雙螺旋:從SOME/IP到DDS看汽車電子架構的進化之路
底層通信技術的演進始終是由應用需求的不斷變化所驅動的。正如“進化論”所強調的,“適者生存”才是核心:并不存在放之四海而皆準的“最優”技術,只有在特定場景下最合適的解決方案。對于SOME/IP和DDS,很多人習慣于直接問“孰優孰劣”,但如果脫離具體的應用場景去討論優劣,往往

Zynq7000處理器的配置詳解
添加好ZYNQ7 Processing System IP核后,需要對其進行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項目,可以雙擊轉向相應的設置界面,也可以直接在左邊的導航列表中選擇。

DAC使用DDS輸出,波形失真
使用FPGA控制AD9142A,DAC采用DDS輸出正弦波,所有頻率,從1Hz到1MHz,都有這種現象,在示波器上采集有分段現象,每四段就有一個階躍,像臺階一樣,且總是和大體方向相反,在正弦波的值
發表于 03-06 15:36
ZYNQ基礎---AXI DMA使用
前言 在ZYNQ中進行PL-PS數據交互的時候,經常會使用到DMA,其實在前面的ZYNQ學習當中,也有學習過DMA的使用,那就是通過使用自定義的IP,完成HP接口向內存寫入和讀取數據的方式。同樣

AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件
AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件可快速啟動汽車、工業、視頻和通信應用設計。AMD/Xilinx MPSoC ZCU102 評估套件

Xilinx DDS IP核的使用和參數配置
用RAM實現一個DDS,從原理上來說很簡單,在實際使用的時候,可能沒有直接使用官方提供的IP核來的方便。這個博客就記錄一下,最近使用到的這個DDS IP。

zynq7000 BSP無法在u-boot加載運行怎么解決?
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運行thread-zynq7000.elf
發表于 09-27 09:26
DDS通信中間件——DCPS規范(上)
DDS通信中間件——DCPS規范(上)本篇文章繼續和大家分享一下對DDS這套規范的理解。預期本系列文章將包括以下內容陸續更新:1.DDS規范概述2.DCPS規范解讀3.DDS-XTyp

zynq7000 BSP無法在u-boot加載運行,為什么?
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運行thread-zynq7000.elf
發表于 09-13 07:06

優化 FPGA HLS 設計
優化 FPGA HLS 設計
用工具用 C 生成 RTL 的代碼基本不可讀。以下是如何在不更改任何 RTL 的情況下提高設計性能。
介紹
高級設計能夠以簡潔的方式捕獲設計,從而
發表于 08-16 19:56
評論