女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用AT29C010A和XC95108芯片實現對FPGA芯片數據進行串行加載

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-04-18 08:22 ? 次閱讀

自大規模現場可編程邏輯器件問世以來,先后出現了兩類器件,一類是基于SRAM體系結構的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類是基于faxtFLASH技術的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設計資源豐富、片內ROM及RAM設計靈活等特點1,但是它們需要在每次上電時進行數據加載。目前實現加載的方法有以下三種:①采用PROM并行加載;②采用專用SROM串行加載;③采用單片機控制實現加載。第一種方式需要占用較多的FPGA管腳資源,雖然這些管腳在加載完成后可用作一般I/O口,但在加載時不允許這些管腳有其他任何外來信號源;另外數據存儲器PROM與FPGA之間的大量固定連線如8位數據線以及大量訪問PROM的地址線等,使得PCB設計不便。但是第一種方式有一個有利的方面,即PROM的容量較大、容易購置、價格低、技術支持(編程器)較好。第二種方式情況剛好與第一種方式相反,即占用資源少、PCB布板方便,但是容量小、價格較高、兼容性差。第三種方式采用單片機控制,由PROM中讀取并行數據,然后再串行送出。由于涉及到單片機編程,對于開發者來說較為不便;另外,如果單片機僅用來實現該任務,較為浪費硬件資源。CPLD的一個最大優點是采用計算機專用開發工具,通過JTAG口直接一次性實現編程數據加載,并永久保留,除非進行再次編程(與GAL器件相似)。該類器件比較適合在實驗室內進行現場調試,但是由于其數據的加載必須通過計算機,因此對于從事野外作業者來說會產生不便。

通過上述比較,并結合實際工作情況,我們認為采用串行數據加載比較方便、可靠(這種可靠性得益于FPGA與SROM之間較少的接口線)。但隨著FPGA規模的不斷升級,其CONFIG數據量越來越大,截止到本文寫作時,CONFIG數據量最大已到6MBIT,雖然XILINX公司有相關的XC17X系列SROM提供使用,但皆為一次性芯片?2、開發成本較高、代理商供貨周期長、價格較高,這給FPGA的應用及普及帶來很大的障礙。我們曾使用過AT&T公司的ATT17系列電可擦除SROM,但是該類SROM芯片能與XILINX系列FPGA芯片實現接口的種類不多,且容量小。由于種種原因,其價格往往是同樣存儲容量的EEPROM的五、六倍,甚至更高,并且來源困難。那么能不能結合并行加載與串行加載的優點,從而解決大容量FPGA數據加載的問題呢?我們在仔細分析了串行加載機制后,認為采用EEPROM作為數據存儲器,經過可控的并-串轉換,應該可以實現數據加載。下面以XILINX公司Virtex系列XCV100芯片為例,采用ATMEL公司1兆位的AT29C010A進行數據存儲,采用XILINX公司9500系列XC95108芯片作為加載控制器件進行設計。

1 原理設計

原理性Master Serial模式串行加載時序如圖1所示

使用AT29C010A和XC95108芯片實現對FPGA芯片數據進行串行加載

在該加載模式中,比較重要的幾個信號為/INIT、CCLK、DATAIN、DONE。/INIT表示FPGA芯片上電時或者當/PROGRAM信號為低時FPGA內部數據初始化過程,并作為外送信號給數據加載控制器件作為復位之用。當/INIT信號躍為高電平時,CCLK開始啟動。加載數據DATAIN在CCLK的上升沿打入,與通用串行通訊相類似,加載數據流也有開始位與結束位,且以數據幀的方式接收。一旦發生錯誤,FPGA立即停止接收數據,并將/INIT信號置為低電平,因此該信號又稱為錯誤指示信號。當數據全部接受并驗證無誤后,FPGA將DONE信號置為“1”?3。 在分析了FPGA加載數據流特性后,可以得出這樣一個結論:保證CCLK與DATAIN之間的嚴格同步與連續性,就可以實現加載。基于此結論,在生成加載數據格式時,產生單片SROM串行格式,對于XILINX公司的FPGA系列,該格式為.MCS文件格式;然后用ALL07編程器以INTEL HEX數據格式將其寫入EEPROM中。余下的工作是在CCLK、/INIT、DATAIN的控制下完成并-串轉換。該控制過程采用一片CPLD之95系列XC95108芯片來承擔,在設計容量上采用一片XC9536即可完成,之所以采用XC95108是因為其尚需要完成其他任務。其原理框圖如圖2所示。

使用AT29C010A和XC95108芯片實現對FPGA芯片數據進行串行加載

2 并-串轉換時序設計

在時序設計上,關鍵在于要保持DATAIN加載數據的連續性、DATAIN與CCLK加載時鐘的同步性以及EEPROM訪問地址的復位問題。對于復位問題,采用上電時FPGA產生的/INIT信號對95108內部的EEPROM地址發生器復位。這樣做的原因是/INIT與FPGA之CCLK時鐘產生有著同步關系,但同時也默認上電加載是一次成功;在考慮串行DATAIN數據的連續性時,采用兩組移位寄存器,設定它們為R_shiftA和R_shiftB,當R_shiftA在進行移位操作時,R_shiftB由EEPROM中讀入八位并行數據,反之亦然;為保持DATAIN與CCLK時鐘的同步性,所有上述操作都以CCLK為同步時鐘,值得注意的是,由于DATAIN串行數據是在CCLK的上升沿打入FPGA,因此我們給予XC95108芯片設計的運轉時鐘是經過反相的CCLK時鐘,這樣就保證了CCLK與DATAIN的時間關系。

以下是為該加載設計的VHDL硬件編程語言設計程序4 5,其中的計數器及移位寄存器模塊用F2.11設計軟件之LogicBlox模塊產生。整個程序經F2.1I開發軟件仿真、編譯成功后,經JTAG編程電纜寫入XC95108芯片。加電后便加載成功,經多次加電實驗,成功率為100%。

雖然該程序是針對XCV100芯片及AT29C010A EEPROM設計的,但對于其他FPGA及EEPROM芯片同樣適用,不同的是針對不同容量的EEPROM,應改變其地址計數器的位數。

Library IEEE;

Use IEEE.Std_logic_1164.all;

Use ieee.Std_logic_arith.all;

Use ieee.Std_logic_unsigned.all;

Entity v10sload is

port

pDATA in STD_LOGIC_VECTOR 7 downto 0

Paddress inout STD_LOGIC_VECTOR 16

Downto 0

CCLKIN in STD_LOGIC

RESET in STD_LOGIC

DATAINout STD_LOGIC

end v10sload

architecture v10sload_arch of v10sload is

signal loadin CE Nce CCLK8 Nreset nCCLK aDATAIN

bDATAIN std_logic

signal clkenable CCLK std_logic

signal ppDATA std_logic_vector 7 downto 0

component clk_div8

PORT

CLOCK ASYNC_CTRL IN std_logic

CLK_OUT OUT std_logic

end component

component R_shift8

PORT

D_IN IN std_logic_vector 7 DOWNTO 0

LOAD IN std_logic

CLK_EN IN std_logic

CLOCK IN std_logic

LS_OUT OUT std_logic

end component

component BUFG

port I in std_logic O out std_logic

end component

begin

-------------------------------

--data-loading function statements here

nRESET<=not RESET

init_data process RESET

begin

if RESET='0' then

ppDATA<=″00000000″

else ppDATA<=pDATA

end if

end process init_data

L0 BUFG port mapI=>CCLKIN O=>CCLK

nCCLK<=not CCLK

L1 counter17 portmap

CLOCK=>CCLK8ASYNC_CTRL=>nRESET

Q_OUT=>pADDRESS

L2 clk_div8 portmap

CLOCK=>nCCLKASYNC_CTRL=>nRESET

CLK_OUT=>CCLK8

nCE<=not pADDRESS0

CE<=pADDRESS0

clkenable<='1'

L3R_shift8 portmap

D_IN=>ppDATA LOAD=>nCE CLK_EN=>

clkenable CLOCK=>nCCLK

LS_OUT=>aDATAIN

L4 R_shift8 portmap

D_IN=>ppDATA LOAD=>CE CLK_EN=>

clkenable CLOCK=>nCCLK

LS_OUT=>bDATAIN

Process Adatain bDATAIN CE

begin

if CE='1' then DATAIN<=dDATAIN

else DATAIN<=bDATAIN

end if

end process

end v10sload_arch

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21958

    瀏覽量

    614057
  • 芯片
    +關注

    關注

    459

    文章

    52170

    瀏覽量

    436129
  • 寄存器
    +關注

    關注

    31

    文章

    5421

    瀏覽量

    123323
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    FPGA芯片-XC3S50A-5TQ144C可由其他什么芯片代替?

    FPGA芯片-XC3S50A-5TQ144C可由其他什么芯片代替?
    發表于 04-07 15:44

    如何利用TMS320C61416控制FPGA數據加載

    目前實現加載的方法通常有兩種:一種是用專用Cable通過JTAG口進行數據加載,另一種是外掛與該FPGA廠商配套的PROM
    發表于 09-05 07:50

    如何設計TMS320C61416控制FPGA數據加載

    目前實現加載的方法通常有兩種:一種是用專用Cable通過JTAG口進行數據加載,另一種是外掛與該FPGA廠商配套的PROM
    發表于 10-11 06:15

    ARM-Linux平臺實現多種FPGA芯片的程序加載

    的程序可以根據需要有選擇的加載時不能采用這種方法。本文實現了一種基于外部處理器的加載方法,速度快,而且可以根據設置給FPGA加載相應的程序。
    發表于 12-10 17:42

    如何采用EEPROM對大容量FPGA芯片數據實現串行加載

    請問一下有沒有采用EEPROM對大容量FPGA芯片數據實現串行加載的實際方案?
    發表于 04-08 06:01

    有什么方法可以實現FPGA芯片數據串行加載嗎?

    如何用EEPROM對大容量FPGA芯片數據實現串行加載?如何設計并-串轉換時序?
    發表于 04-29 07:13

    如何用CPLD實現DSP2407A與S3C4480的通信?

    本設計以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨立的SRAM區域(各1字節)來實現DSP2407A與S3C4480的并行通信。
    發表于 06-03 07:06

    XC9572和XC95108 DIY CPLD實驗板的PCB

    描述XC9572和XC95108 DIY CPLD實驗板的PCB該板需要外部 JTAG 電纜來對器件進行編程。JTAG 電纜可以是傳統計算機并行端口或現代 USB JTAG 編程器。一條并行端口
    發表于 08-05 07:09

    在HP 3070系列檢測器上的XC95216和XC95108

    在HP 3070系列檢測器上的XC95216和XC95108的快速擦除時間
    發表于 05-13 14:52 ?34次下載
    在HP 3070系列檢測器上的<b class='flag-5'>XC</b>95216和<b class='flag-5'>XC95108</b>

    在HP 3070系列檢測器上的XC95216和XC95108

    for the XC95216 and XC95108. The revision 1 designation is delineated by a 1 in the 4 msb of the JTAG ID register
    發表于 05-15 14:01 ?3次下載

    TMS320C61416控制FPGA數據加載設計

    根據FPGA芯片加載時序分析,本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進行
    發表于 08-16 16:26 ?1936次閱讀
    TMS320<b class='flag-5'>C</b>61416控制<b class='flag-5'>FPGA</b><b class='flag-5'>數據</b><b class='flag-5'>加載</b>設計

    如何使用FPGA進行串行通信控制系統的設計

    EP2C5Q208 上,進行在線編程調試,實現串行通信控制功能。基于FPGA 的系統設計調試維護方便、可靠性高,而且設計具有靈活性,可以方
    發表于 11-07 11:18 ?6次下載
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>進行</b><b class='flag-5'>串行</b>通信控制系統的設計

    xc7z020和xc7z010 FPGA芯片的電路原理圖免費下載

    本文檔的主要內容詳細介紹的是xc7z020和xc7z010 FPGA芯片的電路原理圖免費下載。
    發表于 02-12 17:20 ?505次下載
    <b class='flag-5'>xc</b>7z020和<b class='flag-5'>xc7z010</b> <b class='flag-5'>FPGA</b><b class='flag-5'>芯片</b>的電路原理圖免費下載

    基于XC95108芯片實現DSP和ARM的并行通信系統的設計

    ,因此在汽車電子中一般用ARM來實現大容最的數據存儲和人機交互或GPS全球定位系統,故在DSP和ARM之間需要進行數據交換。
    的頭像 發表于 06-23 14:43 ?3879次閱讀
    基于<b class='flag-5'>XC95108</b><b class='flag-5'>芯片</b><b class='flag-5'>實現</b>DSP和ARM的并行通信系統的設計

    XC9572和XC95108 DIY CPLD實驗板的PCB

    電子發燒友網站提供《XC9572和XC95108 DIY CPLD實驗板的PCB.zip》資料免費下載
    發表于 07-22 11:33 ?6次下載
    <b class='flag-5'>XC</b>9572和<b class='flag-5'>XC95108</b> DIY CPLD實驗板的PCB