TMS320F2812/F2811/F28lO/C2812 /C2811/C2810處理器要求采用雙電源(1.8 V或1.9 V和3.3 V)為CPU、Flash、ROM、ADC以及I/O等外設(shè)供電。為了保證上電過程中所有模塊具有正確的復(fù)位狀態(tài),要求處理器上電/掉電滿足一定的次序要求。
為滿足系統(tǒng)上電過程中相關(guān)引腳處于確定的狀態(tài)并簡(jiǎn)化設(shè)計(jì),首先應(yīng)保證所有模塊的3.3V電壓(包括VDDIO、VDD3VFL、VDDA1/VDDA2/VDDAIO/AVDDREFBG)先供電,然后提供1.8 V或1.9V電壓。要求在VDDIO電壓達(dá)到2.5 V之前,1.8 V或1.9 V(VDD/VDD1)的電壓不能超過0.3 V。只有這樣才能夠保證在上電過程中,所有I/O狀態(tài)確定后內(nèi)核才上電,處理器模塊上電完成后都處于一個(gè)正確的復(fù)位狀態(tài)。上電次序如圖1所示。
圖1 281x處理器上電/掉電次序時(shí)序
掉電過程中,在VDD降低到1.5 V之前,處理器的復(fù)位引腳必須插人最小8 μS的低電平。這樣有助于在VDDIO/VDD掉電之前,片上的Flash邏輯處于復(fù)位狀態(tài)。因此,電源設(shè)計(jì)時(shí)一般采用LDO的復(fù)位輸出作為處理器的復(fù)位控制信號(hào)。供電原理如圖2所示。
圖2 281x處理器供電原理圖
-
TMS320F2812
+關(guān)注
關(guān)注
8文章
175瀏覽量
40515 -
TMS320C2812
+關(guān)注
關(guān)注
0文章
4瀏覽量
11321 -
VDD
+關(guān)注
關(guān)注
1文章
316瀏覽量
34739
發(fā)布評(píng)論請(qǐng)先 登錄
基于Xilinx FPGA的復(fù)位信號(hào)處理

如何確定微處理器復(fù)位閾值
ISL6414是一款超低噪聲三輸出LDO穩(wěn)壓器采用微處理器復(fù)位電路
基于微處理器的系統(tǒng)中的復(fù)位控制器
MAX809/MAX810 三管腳的微處理器復(fù)位芯片

MAX809/MAX810中文資料 (微處理器復(fù)位芯片)
集成復(fù)位的LDO使用指南
CAT823微處理器復(fù)位監(jiān)控器件
可調(diào)滯后的微處理器復(fù)位芯片MAX6383

單雙電源處理器上電復(fù)位功能及門限電壓的選擇

TCM811/TCM812 微處理器復(fù)位監(jiān)控器

lm3702/lm3703微處理器監(jiān)控電路輸出和手動(dòng)LowLine復(fù)位

微處理器多功能復(fù)位管理芯片的介紹及應(yīng)用

Xilinx復(fù)位信號(hào)設(shè)計(jì)原則

你真的會(huì)Xilinx FPGA的復(fù)位嗎?

評(píng)論