女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA與ASIC在打一場圍繞成本、功耗和性能的硬仗

高工智能汽車 ? 來源:未知 ? 作者:胡薇 ? 2018-07-06 15:37 ? 次閱讀

2018年6月4日,國內ADAS公司Maxieye智駕科技對外宣布,公司已推出第二代前裝量產前視產品IFVS-400,該產品基于低成本的ASIC芯片進行開發,采用深度學習算法,支持L2/ L3級的自動駕駛方案。

ADAS公司使用ASIC芯片,在業內并不多見,目前大部分初創的公司,在一些量產項目中,使用的大都是FPGA的方案,這主要是出于靈活、成本、車規等因素。

之所以選擇ASIC的方式,MaxieyeCEO周圣硯表示:ASIC先期開發周期較長,但FPGA或GPU+FPGA異構只是整個市場在2017年之前的“權宜之計”。到了2018年,FPGA的成本和計算優勢相對減弱, ASIC的成本大約是其20%-30%左右。

隨著高通TI瑞薩NXP汽車電子巨頭均在2014年前后著手研發基于深度學習的處理器單元,他們普遍選擇ASIC路線。未來隨著ASIC的產銷量上升,價格、成本的優勢會凸顯出來。

ASIC的長與短

ASIC(Application Specific Integrated Circuit)為專用集成電路,是泛指面向特定功能的芯片,比如專用的音頻視頻處理器,具有體積小、功耗低、高可靠性、保密性強、計算性能高、計算效率高等優勢。

在汽車行業,ASIC的傳統應用領域是三電控制、制動、加速、轉向控制,ABS、TSC、 ESP,以及各傳感器、傳感器接口等,主要的供應商由NXP(Freescale)、瑞薩、TI、ST等傳統巨頭提供。

ASIC更多的是面向特定用途或用戶的特定要求的全定制、半定制集成電路,研制成本比較高,從設計到流片的時間流程比較長(一般在半年以上)。

但是對于使用芯片的最終客戶來說,具有設計開發周期短、設計制造成本低、開發工具先進、標準產品無需測試、質量穩定以及可實時在線檢驗等優點。

設計并生產一顆ASIC的流程,大致為系統設計,詳細設計,RTL級編碼,RTL級仿真,利用綜合工具生成網表和SDF文件進行前仿真,布局布線,后仿真,樣片生產,協同軟硬件調試。

FPGA與之不同的是,在進行完綜合和編譯,生成網表后,如果沒有問題即可在FPGA母片上進行燒錄測試,進行系統級驗證。

相比較而言,FPGA實現比用ASIC實現可以節省一次后仿真和樣片的生產2個步驟,根據不同的設計和工藝廠家這2個步驟通常需要6周或更長時間,如果需要量產那么如果使用ASIC那么第一批量產芯片還需要5周或更長時間。

但如果樣片出錯就至少還需要6周或更長時間,所以從產品的時間成本上來看FPGA具有比較大的優勢,它大量用于生產至少可以比ASIC快3個月的時間。

當然這一點的不同,也會造成另外一個問題:如ASIC一旦出錯,改動成本較高,需要推倒重來,這無論從成本還是在時間上,都需要耗費更多。

而FPGA則在沒有較大的改動下,只需要通過重新燒錄升級即可,在新產品推出的過程中,比ASIC擁有更多的靈活性。也因此,ASIC一般都是用于市場上已經成熟穩定的技術。

門陣列和標準單元

ASIC芯片主要由半導體廠家采用半定制的方法制造,常用的有門陣列(Gate Array)和標準單元(Standard Cell)兩種類型。門陣列和標準單元的內部結構不同,使用的制造技術也不一樣,因而他們的成本,生產時間,效率也不一樣。

門陣列是一種用掩膜版編程的集成電路設計技術,包括COMS門陣列,射極耦合邏輯(ECL)門陣列,BiCMOS門陣列,數字和模擬兼容門陣列。半導體廠家預先在芯片上制備邏輯門或元件的規則陣列,一直加工到互連線光刻之前一道工序,這樣的半成品芯片被稱為門陣列母片。

然后,廠家根據客戶的要求,設計互連線版圖并進行制版及光刻加工,芯片就成為一個滿足用戶要求的專用集成電路。

門陣列母片可以大量生產,只需改變互連線版圖,即可適應多品種的要求。通常編程的工藝層只限于最后的互連線(單層或多層布線層)。門陣列設計技術的優點是周期短,成本低,成功率高,可靠性好;但也存在著設計不夠靈活,門的利用率低,功耗較大等缺點。

標準單元是目前使用較多的一種半定制芯片。半導體廠家預先設計好具有一定邏輯功能的單元電路(如觸發器,加法器,計數器和RAM等),并且這些單元電路的布局布線工作已經完成,經過嚴格的測試,能保證邏輯功能和良好的時序功能,然后以標準單元庫的形式提供給設計者。

ASIC設計者能把這些已經具有一定功能的單元連接到一起實現所需要的功能,盡可能以最優化的方式布局布線到晶片上。

與門陣列不同的是,盡管這些標準邏輯單元已經預先設計好,但并不預先放到晶片中(因為廠家事先不知道設計者的設計情況,沒有一種通用的方式決定各種邏輯單元使用的數量和具體的擺放位置)。因而標準單元設計沒有母片的概念。每塊晶片都是根據設計者的需求臨時制作的,晶片內部最基本的晶體管都是現場刻制的。

所以,標準邏輯單元的生產周期較門陣列較長。由于標準單元的每一層掩膜都是根據不同用戶的需求定制的,用戶不能共享開發成本,因而標準單元專用集成電路的試制費比門陣列專用集成電路要高。

標準單元結構的優點是晶片體積小,可以支持很復雜的設計,批量生產單片成本低,用戶定制性好。對于門陣列來說,母片是事先生產好的,晶片尺寸已經固定下來,片內的資源均勻分布在片內,許多資源可能得不到充分利用。

但是,對于標準單元來說,只有需要的標準單元才會被放置到晶片中,所以晶片的尺寸越小,每塊晶圓能夠切割的晶片數量就越多,單片的成本越低。這是在大批量生產時標準單元結構專用集成電路的優勢。

ASIC還站在前哨

2017年底,蔚來汽車在發布的第一款自動駕駛量產車型ES8上,選擇了Mobileye EyeQ4芯片,其最高運算速率為2.5萬億次/秒,功耗為3W,該芯片屬于ASIC芯片。

EyeQ4使用了一組工作在1GHZ的工業級四核MIPS處理器,以支持多線程技術對數據的控制和管理;多個專用的向量微碼處理器(VMP),用來應對ADAS相關的圖像處理任務;一顆軍工級MIPS Warrior CPU位于次級傳輸管理中心,用于處理片內片外的通用數據。

同年,馬斯克在一個場合透露了“特斯拉正在造自己的芯片”的消息,馬斯克明確稱”吉姆正在開發專門的AI硬件。而這個“專門的AI硬件”指的很可能就是ASIC芯片。

地平線也在2017年年底推出了ASIC人工智能專用芯片,其中針對中自動駕駛專用芯片征程1.0,由晶圓代工伙伴臺積電先進工藝制程生產。NPU(Neural Processing Unit)能效可以提升2-3個數量級(100-1000倍左右),具有高性能、低功耗、低成本等特點。

國內外廠商在零星的推出自動駕駛的ASIC芯片,而傳統的汽車芯片廠商,卻并沒有急于宣布進入這個藍海。

在芯片行業內工作多年的人士告訴《高工智能汽車》,ASIC的優勢,主要在于應用于成熟穩定的技術,不需要不斷升級更新,同時在使用使用量上要有保證,才會體現出成本、可靠性的優勢。

在目前技術條件下,用于自動駕駛的算法、控制類ASIC芯片還尚處早期,這主要是源于自動駕駛的算法在一直更新,演進,尚未定型。

而未來自動駕駛的應用中,更強調的是集成性,各個固定的自動駕駛算法可能會以IP核的形式嵌入到中央處理系統中。

FPGA的力挺者

為了重申其于汽車產業的長期投入,以及看好FPGA將在自動駕駛領域發揮重要作用,全球最大的FPGA供應商之一賽靈思(Xilinx)近年來不斷加大市場的培育力度。

盡管在此之前,FPGA更多用于車載信息娛樂系統,但賽靈思堅定認為,FPGA最適合用于處理越來越復雜的ADAS和自動駕駛。

而在在ADAS領域,賽靈思的FPGA也到了不少初創公司的采用,并用于處理來自各種車身傳感器(包括攝像頭、毫米波雷達等)的數據。FPGA可利用其DSP與平行架構,提供極其適合神經網路加速的運算能力。

賽靈思曾經對外宣稱自己在車用視覺處理市場占有率排名第二,僅次于Mobileye,盡管雙方的市場份額存在著巨大差距。不過,賽靈思表示,目前公司與Bosch、Magna和Continental等多家汽車一級零部件供應商都有合作。

在中國市場,賽靈思也在開拓ADAS初創公司的市場。

近日,AI初創公司深鑒科技宣布已經完成面向自動駕駛/高級輔助駕駛領域的技術整合及商業布局,實現了方案落地及訂單轉化,其推出的正是基于賽靈思FPGA的車載深度學習處理器平臺DPhiAutoTM。

而在今年初的CES展上,另一家ADAS初創公司MINIEYE發布了基于賽靈思FPGA的前裝產品X1,目前已經進入多家車廠、Tier1的供應商體系,今年將于量產車型上搭載。

MINIEYE表示,選用FPGA芯片是因為其具有高計算性能,更適合深度學習;同時也是車規級已量產的芯片,研發更加成熟,成本具有競爭力,功耗也能大幅降低。

同時,為了彌補單一FPGA的限制,除了此前推出的集成ARM處理器的車規級級Zynq UltraScale+ MPSoC系列,賽靈思還在近期推出了繼FPGA之后另外一種全新的產品類型:ACAP(Adaptive Compute Acceleration Platform,自適應計算加速平臺)。

賽靈思表示,它將遠遠突破FPGA的極限,并將能夠與 CPU、GPU 以及FPGA相并列。ACAP 的核心是新一代 FPGA 架構,它結合分布式存儲器和硬件可編程的 DSP 模塊、一個多核 SoC 以及一個或多個軟件可編程而又具備硬件靈活性的計算引擎,并通過片上網絡(NoC)實現互連。

當然,現在要對FPGA和ASIC作出什么結論還為時過早,對于各大芯片公司來說,這是一場圍繞成本、功耗和性能的硬仗。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21954

    瀏覽量

    613999
  • asic
    +關注

    關注

    34

    文章

    1242

    瀏覽量

    121976

原文標題:FPGA,ASIC之爭:一場圍繞成本、功耗和性能的硬仗 | GGAI深度

文章出處:【微信號:ilove-ev,微信公眾號:高工智能汽車】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    一場圓桌論壇揭曉AI落地智慧園區的發展趨勢

    日前,達實智能成立30周年慶典暨“AIoT平臺+國產AI大模型”新品發布會隆重舉辦,現場進行一場以“AI技術落地與園區智能化系統發展趨勢”為主題的圓桌論壇,備受關注。
    的頭像 發表于 03-31 10:11 ?229次閱讀

    計算效率提升3倍,MaPU如何提升儲能產品性能

    相適應的硬件架構,達到與ASIC(專用集成電路)基本相同的算法架構,實現整個算法的全局優化執行過程。MaPU集合了ASICFPGA、CPU的優勢,是種可與
    的頭像 發表于 03-28 00:03 ?3628次閱讀

    FPGA+AI王炸組合如何重塑未來世界:看看DeepSeek東方神秘力量如何預測......

    ,由大量的邏輯門和觸發器組成,可以通過編程來定制其功能和連接。FPGA的靈活性和高性能使其在多個領域得到了廣泛應用。 1.FPGA的定義 FPGA
    發表于 03-03 11:21

    大多數FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應用

    電子產品市場幾乎難以看到FPGA的使用,幾乎全是專用集成電路(ASIC)芯片,就是我們常說的定制芯片,為什么FPGA的應用會這么的少,因為專用集成電路(ASIC)芯片速度要比
    的頭像 發表于 12-24 11:04 ?1083次閱讀
    大多數<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應用

    FPGAASIC的區別 FPGA性能優化技巧

    編程來配置以實現特定的功能 為特定應用定制設計的集成電路,需要根據特定的需求從頭開始設計和制造 設計與制造 預先制造好,用戶可以根據需要通過編程來定制其功能 設計和制造過程是次性的,旦制造完成,其功能就固定了 成本 包括購買
    的頭像 發表于 12-02 09:51 ?872次閱讀

    ASIC集成電路與FPGA的區別

    ASIC(專用集成電路)與FPGA(現場可編程門陣列)是兩種不同的集成電路技術,它們在多個方面存在顯著的區別。以下是兩者的主要差異: 、設計與制造 ASIC 是為特定應用定制設計的集
    的頭像 發表于 11-20 15:02 ?1021次閱讀

    FPGAASIC在大模型推理加速中的應用

    隨著現在AI的快速發展,使用FPGAASIC進行推理加速的研究也越來越多,從目前的市場來說,有些公司已經有了專門做推理的ASIC,像Groq的LPU,專門針對大語言模型的推理做了優化,因此相比GPU這種通過計算平臺,
    的頭像 發表于 10-29 14:12 ?1772次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>ASIC</b>在大模型推理加速中的應用

    FPGAASIC的優缺點比較

    FPGA(現場可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實現方式,各自具有獨特的優缺點。以下是對兩者優缺點的比較: FPGA的優點 可編程性強 :FPGA具有高度的可編程
    的頭像 發表于 10-25 09:24 ?1533次閱讀

    如何優化FPGA設計的性能

    優化FPGA(現場可編程門陣列)設計的性能個復雜而多維的任務,涉及多個方面和步驟。以下是些關鍵的優化策略: 、明確
    的頭像 發表于 10-25 09:23 ?856次閱讀

    FPGA做深度學習能走多遠?

    ,否則可能無法達到預期的性能提升效果。 ? 成本功耗平衡:雖然 FPGA 在某些情況下可以實現低功耗,但在大規模應用中,
    發表于 09-27 20:53

    AMD成本優化型FPGA產品組合的優勢

    隨著物聯網( IoT )、機器視覺和 AI 等創新技術進入邊緣計算領域,開發者需要更靈活、節能和低成本的全新架構。本電子書介紹了 FPGA、自適應 SoC、ASIC 和其他標準處理器之間的區別,旨在幫助創新者確定最適合自身應用的
    的頭像 發表于 09-18 09:27 ?624次閱讀

    為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路

    電子發燒友網站提供《為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路.pdf》資料免費下載
    發表于 08-29 09:59 ?0次下載
    為低<b class='flag-5'>功耗</b><b class='flag-5'>FPGA</b>、處理器和<b class='flag-5'>ASIC</b>實施啟用LVDS鏈路

    FPGA設計中的功率計算

    和動態功率。 盡管FPGA廠商承諾將提供切實可用的低功耗器件,但由于工藝技術從130納米縮小到90納米、65納米或更加小的線條,晶體管固有的漏電加劇了,靜態功耗也增加了。此外,使用FPGA
    發表于 07-31 22:37

    FPGA如何估算分析功耗

    FPGA功耗由4部分組成:上電功耗、配置功耗、靜態功耗和動態功耗
    的頭像 發表于 07-18 11:11 ?2395次閱讀
    <b class='flag-5'>FPGA</b>如何估算分析<b class='flag-5'>功耗</b>

    科普 | 文了解FPGA

    次性工程費用,用量較小時具有成本優勢。 1)靈活性:通過對 FPGA 編程,FPGA 能夠執行 ASIC 能夠執行的任何邏輯功能。
    發表于 07-08 19:36