女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的DCM時鐘管理單元概述

FPGA學習交流 ? 來源:互聯網 ? 作者:佚名 ? 2018-05-25 15:43 ? 次閱讀

有些FPGA學習者,看Xilinx的Datasheet會注意到Xilinx的FPGA沒有PLL,其實DCM就是時鐘管理單元。

1、DCM概述
DCM內部是DLL(Delay Lock Loop結構,對時鐘偏移量的調節是通過長的延時線形成的。DCM的參數里有一個PHASESHIFT(相移),可以從0變到255。所以我們可以假設內部結構里從輸入引腳clkin到輸出引腳clk_1x之間應該有256根延時線(實際上,由于對不同頻率的時鐘都可以從0變到255,延時線的真正數目應該比這個大得多)。DCM總會把輸入時鐘clkin和反饋時鐘CLKFB相比較,如果它們的延時差不等于所設置的PHASESHIFT,DCM就會改變在clkin和clk_1x之間的延時線數目,直到相等為止,輸出和輸入形成閉環,動態調整到設定值再退出。這個從不等到相等所花的時間,就是輸出時鐘鎖定的時間,相等以后,lock_flag標識才會升高。

當DCM發現clkin和clkfb位相差不等于PHASESHIFT的時候,就去調節clk_1x和clkin之間延時,所以如果clk_1x和clkfb不相關的話,那就永遠也不能鎖定了。

141837fblyabb5o3flzj6p.png

2、如何使用DCM
DCM一般和BUFG配合使用,要加上BUFG,應該是為了增強時鐘的驅動能力。DCM的一般使用方法是,將其輸出clk_1x接在BUFG的輸入引腳上,BUFG的輸出引腳反饋回來接在DCM的反饋時鐘腳CLKFB上。另外,在FPGA里,只有BUFG的輸出引腳接在時鐘網絡上,所以一般來說你可以不使用DCM,但你一定會使用BUFG。有些兄弟總喜歡直接將外部輸入的時鐘驅動內部的寄存器,其實這個時候雖然你沒有明顯地例化BUFG,但工具會自動給你加上的。

3、使用DCM可以消除時鐘skew
使用DCM可以消除時鐘skew。這個東西一直是我以前所沒有想清楚的,時鐘從DCM輸出開始走線到寄存器,這段skew的時間總是存在的,為什么用DCM就可以消除呢?直到有一天忽然豁然開朗,才明白其原委。對高手來說,也許是極為easy的事情,但也許有些朋友并不一定了解,所以寫出來和大家共享。

為說明方便起見,我們將BUFG的輸出引腳叫做clk_o,從clk_o走全局時鐘布線到寄存器時叫做clk_o_reg,從clk_o走線到DCM的反饋引腳CLKFB上時叫clkfb,如圖所示。實際上clk_o, clk_o_reg, clkfb全部是用導線連在一起的。

所謂時鐘skew,指的就是clk_o到clk_o_reg之間的延時。如果打開FPGA_Editor看底層的結構,就可以發現雖然DCM和BUFG離得很近,但是從clk_o到clkfb卻繞了很長一段才走回來,從而導致從clk_o到clk_o_reg和clkfb的延時大致相等。

總之就是clk_o_reg和clkfb的相位應該相等。所以當DCM調節clkin和clkfb的相位相等時,實際上就調節了clkin和clk_o_reg相等。而至于clk_1x和clk_o的相位必然是超前于clkin, clkfb, clk_o_reg的,而clk_1x和clk_o之間的延時就很明顯,就是經過那個BUFG的延遲時間。

4、對時鐘skew的進一步討論
最后,說一說時鐘skew的概念。時鐘skew實際上指的是時鐘驅動不同的寄存器時,由于寄存器之間可能會隔得比較遠,所以時鐘到達不同的寄存器的時間可能會不一樣,這個時間差稱為時鐘skew。這種時鐘skew可以通過時鐘樹來解決,也就是使時鐘布線形成一種樹狀結構,使得時鐘到每一個寄存器的距離是一樣的。很多FPGA芯片里就布了這樣的時鐘樹結構。也就是說,在這種芯片里,時鐘skew基本上是不存在的。

說到這里,似乎有了一個矛盾,既然時鐘skew的問題用時鐘樹就解決了,那么為什么還需要DCM+BUFG來解決這個問題?另外,既然時鐘skew指的是時鐘驅動不同寄存器之間的延時,那么上面所說的clk_o到clk_o_reg豈非不能稱為時鐘skew?

先說后一個問題。在一塊FPGA內部,時鐘skew問題確實已經被FPGA的時鐘方案樹解決,在這個前提下clk_o到clk_o_reg充其量只能叫做時鐘延時,而不能稱之為時鐘skew??上У氖荈PGA的設計不可能永遠只在內部做事情,它必然和外部交換數據。例如從外部傳過來一個32位的數據以及隨路時鐘,數據和隨路時鐘之間滿足建立保持時間關系(Setup Hold TIme),你如何將這32位的數據接收進來?如果你不使用DCM,直接將clkin接在BUFG的輸入引腳上,那么從你的clk_o_reg就必然和clkin之間有個延時,那么你的clk_o_reg還能保持和進來的數據之間的建立保持關系嗎?顯然不能。相反,如果你采用了DCM,接上反饋時鐘,那么clk_o_reg和clkin同相,就可以利用它去鎖存進來的數據??梢?,DCM+BUFG的方案就是為了解決這個問題。而這個時候clk_o到clk_o_reg的延時,我們可以看到做內部寄存器和其他芯片傳過來的數據之間的時鐘skew。

由此,我們可以得出一個推論,從晶振出來的時鐘作為FPGA的系統時鐘時,我們可以不經過DCM,而直接接到BUFG上就可以,因為我們并不在意從clkin到clk_o_reg的這段延時。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21954

    瀏覽量

    613898
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    基于FPGADCM時鐘管理單元概述

    CLKFB上。另外,在FPGA里,只有BUFG的輸出引腳接在時鐘網絡上,所以一般來說你可以不使用DCM,但你一定會使用BUFG。有些兄弟總喜歡直接將外部輸入的時鐘驅動內部的寄存器,其實
    發表于 05-11 03:53 ?1874次閱讀

    如何把握FPGA的數字時鐘管理

    ,什么時候用DCM、PLL、PMCD和MMCM四大類型中的哪一種,讓他們頗為困惑。賽靈思現有的FPGA中沒有一款同時包含這四種資源(見表1)。 這四大類中的每一種都針對特定的應用。例如,數字時鐘
    的頭像 發表于 02-13 17:02 ?2676次閱讀
    如何把握<b class='flag-5'>FPGA</b>的數字<b class='flag-5'>時鐘</b><b class='flag-5'>管理</b>器

    如何使用DCM

    有些FPGA學習者,看Xilinx的Datasheet會注意到Xilinx的FPGA沒有PLL,其實DCM就是時鐘管理
    發表于 07-08 09:48 ?2015次閱讀

    DCM使用(轉)

    管理單元(DCM)的日益完善,目前BUFGDLL的應用已經逐漸被DCM所取代。 8. DCM即數字時鐘
    發表于 03-09 19:48

    DCMFPGA中指的是什么?

    DCM就是數字時鐘管理單元( Digital Clock Manager)。DCM 當中包含一個 DLL(延遲鎖定電路 Delay-Lock
    發表于 08-31 09:08

    Spartan 6 DCM LOCKED沒有輸出時鐘

    輸入。 DCM僅用于相移(用于處理源同步輸入數據)。這8個DCM時鐘輸入來自ADC,它采用內部重新驅動的輸入時鐘,以便將數據時鐘提供給
    發表于 07-26 13:04

    全局時鐘資源的例化方法有哪些?

    FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O
    發表于 10-22 06:01

    使用FPGA時鐘資源小技巧

    ,什么時候用DCM、PLL、PMCD和MMCM四大類型中的哪一種,讓他們頗為困惑。賽靈思現有的FPGA中沒有一款同時包含這四種資源(見表1)。  這四大類中的每一種都針對特定的應用。例如,數字時鐘
    發表于 04-25 07:00

    FPGA設計中DCM的原理分析及應用研究

    為了應用FPGA中內嵌的數字時鐘管理(DCM)模塊建立可靠的系統時鐘。首先對DCM的工作原理進行
    發表于 07-28 17:03 ?28次下載

    FPGA DCM時鐘管理單元簡介及原理

    DCM概述??? DCM內部是DLL(Delay Lock Loop(?)結構,對時鐘偏移量的調節是通過長的延時線形成的。DCM的參數里有一
    發表于 06-05 12:09 ?2795次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>DCM</b><b class='flag-5'>時鐘</b><b class='flag-5'>管理</b><b class='flag-5'>單元</b>簡介及原理

    賽靈思DCM概述和應用技巧

    DCM:即 Digital Clock Manager 數字時鐘管理,關于DCM的作用: 顧名思義DCM的作用就是
    發表于 02-11 11:30 ?1555次閱讀

    使用DCM怎樣消除時鐘Skew?

    什么叫DCM(Digital Clock Management)? DCM內部是DLL(Delay Lock Loop(?)結構,對時鐘偏移量的調節是通過長的延時線形成的。DCM的參數
    的頭像 發表于 07-15 11:28 ?5627次閱讀

    Spartan-6 FPGA中的DCM功能介紹

    了解如何描述Spartan-6 FPGA中的全局和I / O時鐘網絡,描述時鐘緩沖器及其與I / O資源的關系,描述Spartan-6 FPGA中的
    的頭像 發表于 11-22 06:10 ?5505次閱讀

    FPGA時鐘資源詳細資料說明

    區域(Region):每個FPGA器件被分為多個區域,不同的型號的器件區域數量不同。 FPGA時鐘資源主要有三大類:時鐘管理模、
    發表于 12-09 14:49 ?21次下載
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>資源詳細資料說明

    FPGA時鐘電路結構原理

    FPGA 中包含一些全局時鐘資源。以AMD公司近年的主流FPGA為例,這些時鐘資源由CMT(時鐘管理
    發表于 04-25 12:58 ?2584次閱讀
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>電路結構原理