女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何利用FPGA設計來驗證和加快你的設計過程

電子設計 ? 來源:互聯網 ? 作者:佚名 ? 2018-05-14 09:01 ? 次閱讀

如果處理器和現場可編程門陣列FPGA全部由同樣的電壓供電運行,并且不需要排序和控制等特殊功能的話,會不會變的很簡單呢?不幸的是,大多數處理器和FPGA需要不同的電源電壓,啟動/關斷序列和不同類型的控制。

幸運的是,電源管理IC集成電路 (PMIC) 能夠控制目前的高級處理器、FPGA和系統,并為它們供電,從而大為簡化了整個系統設計。

現在,你也許想知道哪一款PMIC可以為你的片上系統 (SoC) 供電,還有就是要這么做的話,該從哪里入手。為你的SoC和系統選擇合適的電源解決方案是系統設計人員最常見的挑戰之一。所以,TI推出了數款全新工具,在使用我們的PMIC時,這些工具能夠簡化器件選型、評估和設計。

在這些工具中,有一些是TI Designs參考設計,它們可以幫助設計人員開始、驗證和加快設計。多個TI Designs已經發布,給出了可由TI PMIC供電的很多不同SoC—以下是當前列表:

  • TIDA-00478使用TPS65218為Xilinx Zynq 7010供電。

  • TIDA-00551使用TPS65911 為Xilinx Zynq 7015供電。

  • TIDA-00604使用TPS65023為Altera Cyclone III供電。

  • TIDA-00605使用TPS65023為Altera Cyclone IV供電。

  • TIDA-00607使用TPS65218為Altera MAX 10供電。

  • TIDA-00621使用TPS65911。

圖1是為ARM處理器供電的TPS65911的方框圖。與所有TI PMIC一樣,TPS65911非常靈活,并且可被用于數款器件。圖2顯示的是為Xilinx Zynq 7015 FPGA供電的TPS65911。

圖1:TPS65911的方框圖

圖2:為Xilinx Zynq 7015供電的TPS65911的方框圖

隨這些設計一同提供的還有電路原理圖、方框圖、印刷電路板 (PCB) 文件和測試結果。這些測試使得設計人員能夠評估他們正在嘗試用于特定SoC的PMIC的性能,并且為他們提供可以在他們自己的設計中使用的示例設計文件。測試結果包括啟動排序、負載瞬態、效率測試,以及圖3中顯示的其它內容。

圖3:TPS65911的示例啟動時序

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21964

    瀏覽量

    614114
  • 電源管理
    +關注

    關注

    117

    文章

    6400

    瀏覽量

    145789
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    西門子利用AI縮小行業的IC驗證生產率差距

    Questa One將集成電路(IC)驗證從被動反應流程重新定義為智能的自優化系統。 西門子數字化工業軟件推出了Questa? One智能驗證軟件組合,將連接性、數據驅動方法和可擴展性與人
    的頭像 發表于 05-27 14:34 ?116次閱讀

    FPGA EDA軟件的位流驗證

    位流驗證,對于芯片研發是一個非常重要的測試手段,對于純軟件開發人員,最難理解的就是位流驗證。在FPGA芯片研發中,位流驗證是在做什么,在哪些階段需要做位流
    的頭像 發表于 04-25 09:42 ?534次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗證</b>

    FPGA開發任務

    我想請人幫我開發一款基于FPGA的產品,把我寫好MATLAB代碼固化在FPGA中,實現算法加速和加密功能。有興趣的聯系我
    發表于 03-15 10:19

    利用FPGA實現USB 2.0通信接口

    USB?2.0接口的實現方式 利用FPGA實現USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內部實現USB協議控制器,外部通過USB的PHY芯片
    的頭像 發表于 12-30 13:59 ?2621次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>實現USB 2.0通信接口

    基于Agilex 5 FPGA的模塊系統介紹

    ,這些應用要求以更低功耗實現更高性能。SoM可以大大簡化和加快嵌入式解決方案的開發,為降低板卡設計和驗證的相關風險提供理想起點,并加快產品上市速度。
    的頭像 發表于 12-19 17:10 ?653次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊系統介紹

    芯華章發布FPGA驗證系統新品HuaProP3

    近日,國內EDA(電子設計自動化)領域的佼佼者芯華章公司,正式對外宣布其最新研發的FPGA驗證系統——HuaProP3已正式面世。這款產品的推出,標志著芯華章在FPGA驗證技術上的又一
    的頭像 發表于 12-13 11:12 ?788次閱讀

    能否利用TSW1400控制TX7316脈沖信號的發射,接收,波束形成?

    最近買了TX7316和TSW1400FPGA板,想請問一下,能否利用TSW1400控制TX7316脈沖信號的發射,接收,波束形成?如果可以的話,二者是利用什么接口連接的?是USB嗎
    發表于 11-20 08:18

    數字芯片設計驗證經驗分享文章 實際案例說明用基于FPGA的原型測試、驗證和確認IP——如何做到魚與熊掌兼

    本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用硅知識產權(IP)內核開發ASIC原型項目時,必須認真考慮的一些問題。
    的頭像 發表于 10-28 14:53 ?886次閱讀
    數字芯片設計<b class='flag-5'>驗證</b>經驗分享文章 實際案例說明用基于<b class='flag-5'>FPGA</b>的原型<b class='flag-5'>來</b>測試、<b class='flag-5'>驗證</b>和確認IP——如何做到魚與熊掌兼

    FPGA與ASIC的優缺點比較

    適應各種應用場景。這意味著用戶可以根據需要,通過編程更改FPGA的功能,而無需更改硬件設計。 設計周期短 :與ASIC相比,FPGA的設計、驗證和生產周期更短。這主要是因為
    的頭像 發表于 10-25 09:24 ?1543次閱讀

    快速部署原型驗證:從子卡到調試的全方位優化

    引言原型驗證是一種在FPGA平臺上驗證芯片設計的過程,通過在FPGA上實現芯片的設計原型,使得開發人員可以在硬件完成之前提前開始軟件開發和系
    的頭像 發表于 09-30 08:04 ?1009次閱讀
    快速部署原型<b class='flag-5'>驗證</b>:從子卡到調試的全方位優化

    FPGA算法工程師、邏輯工程師、原型驗證工程師有什么區別?

    的設計和實現。他們使用硬件描述語言(如 Verilog 或 VHDL)編寫代碼,構建復雜的數字邏輯系統。工作包括模塊的設計、功能的實現、時序的優化以及與其他硬件組件的接口設計等。 FPGA 原型驗證工程師
    發表于 09-23 18:26

    淺談如何克服FPGA I/O引腳分配挑戰

    在分配引腳時可以按組進行。 這一階段,還會發現為了實現最優PCB布線,有些關鍵接口必須置于器件的某個邊,或者利用外部物理引腳。 在考慮到FPGA和PCB要求并確定了主要的接口位置以后,下一步是根據
    發表于 07-22 00:40

    揭秘FPGA與差分晶振的神奇聯動,的設備為何如此高效?

    FPGA(Field-Programmable Gate Array,現場可編程門陣列)是一種高度靈活的集成電路,具備可編程的邏輯和可配置的內部連接。其獨特之處在于,FPGA可以在制造完成后通過編程實現多種不同的邏輯功能,這使得FPGA
    的頭像 發表于 07-17 11:30 ?1295次閱讀
    揭秘<b class='flag-5'>FPGA</b>與差分晶振的神奇聯動,<b class='flag-5'>你</b>的設備為何如此高效?

    FPGA實現SDIO訪問需要注意的問題

    FPGA實現SDIO訪問時,需要注意以下幾個關鍵問題和細節: 初始化過程: SDIO總線的初始化是確保FPGA與SD卡能夠正常通信的第一步。這包括設置時鐘頻率、配置數據傳輸模式以及校驗協議等
    發表于 06-27 08:38

    大規模 SoC 原型驗證面臨哪些技術挑戰?

    引言隨著電子設計自動化(EDA)驗證工具的重要性日益增加,開發者們開始尋求減少流片成本和縮短開發周期的方法。其中,使用可編程邏輯芯片(FPGA構建有效的驗證流程成為一種流行的解決方
    的頭像 發表于 06-06 08:23 ?1490次閱讀
    大規模 SoC 原型<b class='flag-5'>驗證</b>面臨哪些技術挑戰?