女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路和模擬電路工程師職位哪個好?老司機對比分析告訴你答案

工程師人生 ? 來源:網(wǎng)絡整理 ? 作者:佚名 ? 2018-07-11 07:50 ? 次閱讀

先給大家分享一個測試設(shè)計的職位描述:

Job Function: Definition, architecture, modeling, verification, bring-up, debug and support of structural test for achievement of high defect coverage of microprocessor designs from product definition through production.

Responsibilities:

? Define, model and verify DFT features.
? Utilize industry-standard ATPG tools to generate patterns and verify them.
? Simulate/verify DFT patterns using Verilog VCS.
? Bring-up and debug DFT patterns on the ATE.
? Develop, implement and support DFT methodologies.
? Proficient with at-speed scan architectures, memory BIST and/or logic BIST.
? Proficient with coding/scripting using Perl.
? Mentor less senior DFT engineers and lead their efforts in achieving project objectives.
? Collaborate with engineering professionals across the company in order to advance the state of the art of DFT and test practices at AMD.

Preferred Experience:

? Master of EE or above. 4+ years DFT experience.
? Experience in microprocessor design or experience in handling complex SOC designs.
? Knowledgeable about industrial standards in DFT such as LBIST/JTAG/MBIST.
? Knowledgeable about ATE testers and ATPG standard practices.
? Expert knowledge of Verilog, RTL, Verilog simulators and waveform debugging tools.
? Good debugging capability with both RTL and gate-level simulations.
? Good communication skills and the ability to work with geographically distributed design sites.

可以看出要求很多。一些剛進入電路行業(yè)的人會認為測試相關(guān)的事情技術(shù)含量很低啊,當然測試間的操作員是要做很多重復性勞動。但是測試設(shè)計完全是另一回事。大些的企業(yè)里,測試設(shè)計工程師跟測試工程師是2個不同職位。前者主要負責制定測試策略,添加測試電路,生成測試向量,協(xié)助后者調(diào)通測試程序。后者主要在機臺上調(diào)通程序,處理量產(chǎn)中測試相關(guān)問題,分析失效原因,協(xié)助其他工藝提高良品率。小點的公司可能2件事情同一個人做,或者干脆由管綜合的人做前者的事情,后者由工廠相關(guān)人員協(xié)助完成。由于大部分公司做的產(chǎn)品可靠性要求不高,所以很多時候只是在芯片上運行一下功能測試的程序,不需要做全面的掃描,對測試設(shè)計的專業(yè)性也就沒那么高。另外很多公司甚至沒有量產(chǎn)經(jīng)歷,導致真正水平較高的測試設(shè)計人員很難找到。一般來說做測試設(shè)計的人員都是有過一段時間邏輯電路設(shè)計經(jīng)驗的,測試工程師大部分是半導體廠直接招的畢業(yè)生練出來的。如果有公司要染指利潤,可靠性要求較高的汽車電子,航空電子,最重要的是要有夠水平的測試設(shè)計人員。

數(shù)字電路方面基本就這些崗位,模擬電路的崗位基本也就電路設(shè)計跟版圖設(shè)計,一個電路公司里邊如果有小妞,基本會出現(xiàn)在畫版圖的位置上,不過這些也基本是屌絲女,白富美基本不會光顧這種行業(yè)。下面看看這2種崗位的需求。

Position Description

Analog IC designer - responsible for the design and development of analog/mixed signal IC circuit blocks from initial concept/specification through final verification of conformance to customer specifications.Background should demonstrate good problem solving skills, excellent analog aptitude, communication skills, and ability to work cooperatively in a team environment.The candidate would become part of analog IC design team creating leading edge IP (ADC's; DAC's; PLL's; SerDes) in leading edge processes (28nm and below).

Position Requirements

Must be familiar with design concepts for some basic analog functions including some of the following: data conversion, switched-capacitor circuits, op-amps, comparators, voltage and current references, phase-locked loops. Must be proficient in using CAD tools for circuit simulation, verification, and layout. 2-3 years employment or intern epxerience.Postion is also open to high performing recent EE graduate who has completed coursework that includes analog design.

版圖工程師

Key Areas of Responsibility:
? Technical tasks involved are full customer layout design, layout check and verification.

Required knowledge, skills, abilities:
? Understanding the basic process and device knowledge. It is preferred to have knowledge on HV process/device.
? Familiar with layout tools, verification tools, command file based on cadence environment.

Additional knowledge, skills, abilities, certifications:
? Understanding basic IC design knowledge, especially in analog IC. Knowing of ESD and latch-up related will be considered a plus.

Required education and experience:
? At least Bachelor degree is required. More than one year of prior experience in full-custom –design analog IC layout is necessary. Layout experience in Power management IC with HV process is preferred.

現(xiàn)在畫模擬版圖電路基本都是cds的輸入仿真工具,外加mentor的驗證工具,現(xiàn)在模擬電路設(shè)計基本停留在cad階段,eda還處在概念期,所以對人員經(jīng)驗要求較高。很多公司對有經(jīng)驗的電路工程師的定義是8年以上,可見這個崗位成才挺慢。做模擬電路需要對電路理論,半導體制程都有些了解,如果做高頻電路,還要懂電磁波跟信號處理方面的東西,這些東西上大學期間不要說學生能夠完全搞清楚的沒幾個,即使大部分教這些課程的叫獸僵尸,也只不過能把課本念熟練,真正完全理解的也不多見。所以真正有水平的模擬電路設(shè)計師,尤其是射頻集成電路設(shè)計的,即使世界范圍內(nèi)也是稀缺資源。當然國內(nèi)現(xiàn)在也有不少在做模擬電路的,但是大部分是做電源管理芯片,這個大概算模擬電路中的入門產(chǎn)品吧,甚至有些小公司直接翻抄版圖,也能出些產(chǎn)品。整體來說,這個崗位屬于需求大于供給的,即使水平一般,也不愁沒地方工作,除非鬧經(jīng)濟危機所有公司都裁員的時候。這個工作如果能把需要學的都完全搞明白了,其實勞動量也就是算一下電路參數(shù),做個仿真,指導一下版圖,屬于所有崗位里最輕松的,不過想能搞明白電路各種參量的關(guān)系,也絕非易事。

畫模擬版圖的貌似跟電路設(shè)計正好相反,很多新招聘的版圖員甚至不知道啥是三極管,然后被培訓幾天后就練習抄版圖,然后熟練了逐漸自己設(shè)計。這個職位基本只要明白各層次之間關(guān)系,不是色盲,手腳夠快,基本就能很快上手。不過這個職位也是所有職位里邊最辛苦的,要看著花花綠綠的顯示器不停的調(diào)整各個線條,而且版圖設(shè)計時間壓力一般也很大。一些私營公司的畫圖小妹甚至會被老板罵哭。這個職位可以說是最有屌絲氣息的一崗位,當然如果熬出來收入也還不錯,只是這個活計實在太費眼。

現(xiàn)在大部分電路都是數(shù)模混合,全芯片整合用數(shù)字設(shè)計流程,所以很多模擬電路設(shè)計都是設(shè)計模塊,然后集成進芯片,由于模擬部分尚且沒有標準的驗證流程,也不能像數(shù)字電路那樣放進fpga先跑跑看,而且模擬電路的測試設(shè)計也沒有明確規(guī)范,所以集成在一起的芯片大部分問題是由于模擬電路部分。相信隨著設(shè)計方法的改善與分工的細化,模擬電路方向會有更復雜的分工。

再來說說做數(shù)字后端版圖的大概情況

Job Description:
· Interface with IC Design/Verification team (timing and power constraints definition)
· Writing, running, optimization of logic and physical synthesis scripts
· In-depth knowledge of STA.Ablility to handle timing analysis for multiple modes and corners
· Physical design Floor planning, place & route, clock tree synthesis, routing cleanup
· Power IR & EM analysis
· Parasitic extraction/SPEF/SDF generation
· Physical Verification (DRC, ERC, LVS, ANTENNA)
· Deep understanding of DSM effects (sub 65 nm experience preferred)

Requirements:
· Masters/Bachelor’s Degree in Electrical/Electronics Engineering or in related field
· Tool skills:
· Synopsys Design Compiler
· PERL, TCL languages
· Prime Time and constraint creation/modification
· IR analysis tool such as PrimeRail, Redhawk
· Synopsys ICC experience preferred
· Calibre
· Ability to speak and write English is a must, CET 6
· Self-motivated team player and able to work with minimum supervision
· Minimum 3 years of physical design and timing closure experience
· Willingness to take overseas business trip

以上是一個數(shù)字版圖工程師的基本要求,現(xiàn)在大芯片后端綜合基本都用ICC,也有用SOC encounter的,版圖嚴重基本都是Calibre 這個工作除了要求熟練使用工具,掌握底層電路原理外,讀懂工藝文件,很需要一些耐心與細致的性格,因為一般自動生成的版圖未必能滿足所有時序要求,而且會有一些drc錯誤,有時為了特殊目的也會做一些eco,這個就需要手工對版圖進行一些編輯。面對滿眼的連線,要逐一修改切保證沒有失誤,是對體力與腦力的雙重考驗。對這個工作崗位的要求其實也蠻高,不過由于其中一些雜活很耗費體力,所以一般公司也會找新人幫忙做后端的打雜工,然后逐漸學習成長。由于此類工具license基本是整個ic設(shè)計環(huán)節(jié)中最貴的,所以能有機會做后端綜合的人不太多,當然開的工資相對于邏輯設(shè)計也就屬于比較高的,這就相對于飛行員的工資比卡車司機高一樣。

當然一般做后端設(shè)計的除了某些公司招聘的應屆生逐漸上手的,還有一些是做手工版圖的后來轉(zhuǎn)行干這個,因為這個職位相對于全手工畫圖,工作量還是小一些的,而且聽上去更高級一點。一旦開始做這個東西,基本就沒有什么其他相關(guān)職位可以轉(zhuǎn)行去干了,做資深工程師是唯一選擇。

再說說仿真驗證工程師的要求

Job Description:
Create verification plans for both block level and SoC level verification
Create testbenches in SystemVerilog with OVM/UVM
Utilize advanced verification techniques
Write tools and scripts in Perl and other script languages to enhance the verification process

Qualifications:
Experience with SystemVerilog and OVM/UVM
Experience with one or more simulators from the major EDA suppliers (Cadence, Mentor or Synopsys)
Experience with standard IP blocks and protocols such as Ethernet, TCP/IP, IPSec, iSCSI, DDR3, PCIe
Experience with advanced verification techniques like constrained random generation, functional coverage, assertions and formal verifiers
Experience with tools for regression management, configuration management and bug tracking
Good software skills in object oriented programming (OOP), C, C++, Perl, csh
Good problem solving
BS, MS or PhD in computer science or engineering

很久以前做數(shù)字電路的是沒有專門的驗證工程師的,甚至現(xiàn)在小點的公司,這個任務也由做數(shù)字邏輯的兼任。不過現(xiàn)在大部分項目都是整合ip,驗證的工作量反而更大一些,所以專門分離出來這個崗位。現(xiàn)在主流趨勢都是用SV的UVM,不過也有很多繼承之前項目的要用specman,當然也有繼續(xù)用verilog寫驗證平臺的,整體來說這個工作更適合之前習慣寫C++的人來做,對于習慣了RTL代碼的人,需要些時間接受這些以前專門用在軟件開發(fā)方面的思維方式。這個工作主要是設(shè)計驗證平臺,驗證用列并協(xié)同邏輯設(shè)計人員查找錯誤。很多公司新招的畢業(yè)生都會先做幾天驗證測試,跑跑仿真,這說明這個工作是門檻比較低的,但是這個門檻低僅針對開發(fā)驗證用列,設(shè)計一個高效方便的驗證平臺并不是很簡單的事情,很多公司仍然沿用Verilog編寫的驗證環(huán)境,估計主要因為找不到人能搭建一個基于新方法學有效的驗證環(huán)境。這個工作估計是電路設(shè)計崗位里邊最接近碼農(nóng)的,當然也是需求人數(shù)最多的。這個崗位所開的工資,從畢業(yè)生的6,7k到大忽悠的20k以上,都是可能的,當然這個工作做成了領(lǐng)導,手下的人也是最多的。

電路公司里邊其他職位,基本都是跟軟件或者整個系統(tǒng)相關(guān)了,這里就先介紹這些吧。對于其他的,如果有人比較了解,歡迎補充。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 模擬電路
    +關(guān)注

    關(guān)注

    125

    文章

    1590

    瀏覽量

    103690
  • 工程師
    +關(guān)注

    關(guān)注

    59

    文章

    1589

    瀏覽量

    69230
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1637

    瀏覽量

    81594
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    工程師分享的模電設(shè)計經(jīng)驗

    模擬電路的設(shè)計是工程師們最頭疼,但也是最致命的設(shè)計部分。盡管目前數(shù)字電路、大規(guī)模集成電路的發(fā)展非常迅猛,但是
    的頭像 發(fā)表于 05-29 09:38 ?44次閱讀

    每周推薦!電子工程師自學資料及各種電路解析

    —— 提高篇 本文共3冊,由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~電子工程師自學速成分為:入門篇、提高篇和設(shè)計篇,本文為提高篇;內(nèi)容包括:模擬電路數(shù)字電路兩大
    發(fā)表于 05-19 18:20

    電子工程師自學速成 —— 提高篇

    本文共3冊,由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 電子工程師自學速成分為:入門篇、提高篇和設(shè)計篇,本文為提高篇;內(nèi)容包括模擬電路數(shù)字電路兩大部分,其中
    發(fā)表于 05-15 15:56

    硬件工程師手冊(全套)

    經(jīng)過總體組的評審,器件和廠家 的選擇要參照物料認證部的相關(guān)文件,開發(fā)過程完成相應的規(guī)定文檔,另外,常 用的硬件電路(如 ID.WDT)要采用通用的標準設(shè)計。 第二節(jié) 硬件工程師職責與基本技能
    發(fā)表于 04-22 15:05

    模擬示波器在電路設(shè)計與調(diào)試中的應用

    電路的性能。例如,在高速數(shù)字電路設(shè)計中,模擬示波器能幫助工程師捕捉到那些瞬間變化的信號,通過調(diào)整電路參數(shù)確保數(shù)據(jù)的準確傳輸。 波形觀測與
    發(fā)表于 03-31 14:07

    跟著華為學硬件電路設(shè)計,華為全套硬件電路設(shè)計學習資料都在這里了!

    ,[華為]模擬電路設(shè)計全冊,[華為]EMC資料,無線通訊技術(shù)(華為)。 資料涵蓋硬件開發(fā)的流程講解,硬件工程師個人成長指南,模擬電路設(shè)計詳
    發(fā)表于 03-25 13:59

    數(shù)字電路編程語言介紹

    數(shù)字電路編程語言是專門為描述和模擬數(shù)字電路而設(shè)計的編程語言。它們通常具有以下特點: 硬件描述語言(HDL) :大多數(shù)數(shù)字電路編程語言都是硬件描述語言,如VHDL和Verilog。這些語
    的頭像 發(fā)表于 01-24 09:39 ?620次閱讀

    數(shù)字電路模擬電路的區(qū)別

    在電子工程領(lǐng)域,數(shù)字電路模擬電路是兩種截然不同的技術(shù)。它們在處理信號、設(shè)計方法、應用領(lǐng)域以及性能特點上有著明顯的差異。 一、信號處理方式 1.1
    的頭像 發(fā)表于 01-24 09:36 ?1068次閱讀

    模擬電路數(shù)字電路的區(qū)別

    在現(xiàn)代電子技術(shù)中,模擬電路數(shù)字電路是兩種截然不同的電路類型,它們各自有著獨特的特點和應用場景。 一、信號處理方式 模擬
    的頭像 發(fā)表于 01-24 09:22 ?823次閱讀

    如何使用 Verilog 進行數(shù)字電路設(shè)計

    首先,需要清楚地了解數(shù)字電路需要實現(xiàn)什么功能。這可能包括輸入輸出的數(shù)量、數(shù)據(jù)寬度、時鐘頻率、時序要求等。明確的需求是設(shè)計成功的關(guān)鍵。 2. 設(shè)計邏輯電路 在明確了需求之后,
    的頭像 發(fā)表于 12-17 09:47 ?1154次閱讀

    高頻電路數(shù)字電路模擬電路是什么

    在電子技術(shù)領(lǐng)域中,電路的類型多種多樣,其中高 頻電路數(shù)字電路模擬電路 是最為常見的三種類型。它們各自具有獨特的特點和功能,在現(xiàn)代電子設(shè)備
    的頭像 發(fā)表于 09-24 10:44 ?1110次閱讀

    高頻電路數(shù)字電路模擬電路介紹

    在電子技術(shù)的廣闊領(lǐng)域中,不同類型的電路扮演著各自獨特的角色,以滿足各種應用需求。其中,高頻電路數(shù)字電路模擬電路是三種主要的
    的頭像 發(fā)表于 09-20 16:27 ?1591次閱讀

    模擬電路數(shù)字電路的概念是什么

    模擬電路數(shù)字電路是電子工程領(lǐng)域中兩個非常重要的概念,它們在電子系統(tǒng)的設(shè)計和實現(xiàn)中扮演著關(guān)鍵的角色。 模擬
    的頭像 發(fā)表于 08-22 16:42 ?2115次閱讀

    數(shù)字電路可以處理模擬信號嗎

    數(shù)字電路主要處理數(shù)字信號,即離散的、二進制的信號。然而,在某些情況下,數(shù)字電路也可以處理模擬信號,即連續(xù)的、非二進制的信號。 數(shù)字電路
    的頭像 發(fā)表于 08-11 11:08 ?1050次閱讀

    數(shù)字電路是對什么信號進行傳輸?shù)?/a>

    數(shù)字電路是一種電子系統(tǒng),它使用數(shù)字信號進行信息傳輸和處理。數(shù)字信號是由離散的電壓水平或電流水平表示的信號,通常用二進制代碼表示。與模擬電路
    的頭像 發(fā)表于 08-11 11:00 ?1350次閱讀