女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

英諾達推出RTL功耗優化工具

英諾達EnnoCAD ? 來源:英諾達EnnoCAD ? 2025-03-20 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英諾達(成都)電子科技有限公司隆重推出芯片設計早期RTL級功耗優化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設計階段進行功耗優化機會的分析和探索,幫助設計師最大程度地減少芯片的功耗。ERPE產品也即將在本月27、28號舉行的IIC Shanghai亮相,歡迎您在現場體驗試用。

RTL階段功耗優化:芯片能效提升的關鍵

在當代大規模集成電路設計中,隨著芯片設計的復雜性指數級增加,使得功耗在整個IC設計流程中更加難以駕馭。功耗優化在芯片設計階段考慮越早收益越高,相較于后期物理設計或制造階段,RTL層級的高抽象性為設計者提供了全局視角,使其能夠在微架構層面系統性地消除冗余功耗,同時避免后期迭代中高昂的修正代價,顯著提升了設計中功耗收斂的效率。因此,RTL階段的功耗優化已成為決定芯片能效與成本的核心環節。ERPE:基于深度可達性分析的功耗優化利器

ERPE基于英諾達的精準功耗分析技術,采用獨創的深度可達性分析(DRA,Deep Reachability Analysis)算法,專注于在RTL階段探索時鐘優化的可能性,并通過內設的邏輯優化引擎完成門控使能信號(Clock Gating Enable)的邏輯優化,向用戶提出功耗優化的機會。

ERPE的核心優勢在于其能夠在設計早期階段識別功耗優化的關鍵點,從而避免后期設計迭代中的高昂成本。通過內建核心算法的功耗分析和優化建議,ERPE顯著提升了設計效率,助力實現低功耗的芯片設計目標。這一工具的應用,不僅推動了RTL低功耗設計方法在使用EDA工具上的深入探索,也為各種工藝下的芯片功耗優化提供了強有力的支持。

江蘇華創微系統有限公司的芯片項目負責人符青表示:“RTL階段的功耗優化總是面臨諸多挑戰,不僅耗時費力,而且效果有限。ERPE的引入徹底改變了這一現狀,顯著提高了功耗優化效率。特別是在時鐘優化和門控使能信號邏輯優化方面,ERPE展現出了卓越的性能,可以大幅降低芯片功耗,同時縮短設計周期”。

英諾達的董事長、CEO王琦博士表示:“我們深知,在RTL階段就進行高效的功耗分析和優化,對于提升芯片能效、降低成本具有至關重要的作用。ERPE是我們在低功耗設計領域邁出的又一重要一步,凝聚了英諾達團隊多年的技術積累和創新智慧。我們相信,ERPE將為廣大芯片設計師提供一個強有力的工具,幫助他們更加高效、便捷地實現功耗優化目標”。

隨著ERPE的發布,英諾達進一步完善了其在低功耗設計領域的產品布局。EnFortius凝鋒低功耗設計系列目前已推出了4款工具,覆蓋芯片架構設計、前端設計、驗證、邏輯實現及物理實現等全流程,為客戶提供從設計到實現的完整低功耗解決方案。

ERPE技術亮點在芯片設計中,時鐘門控技術已經被廣泛地應用以降低整體功耗, 然而傳統的綜合工具只是根據組合電路結構對寄存器插入時鐘門控邏輯(combinational clock gating),無法通過分析時序結構來識別更深層潛在的時鐘門控機會。而ERPE采用了多種技術策略可以在RTL階段發現時序時鐘門控邏輯(sequential clock gating),估算采用該時鐘門控邏輯帶來的功耗收益,打印出詳細的報告供RTL設計師選擇最有效的電路優化策略,該報告不僅清晰地展示了不同時鐘門控策略的功耗節省潛力,還將指出電路性能、面積和時序等多維度指標,幫助設計師快速決策最優的功耗優化方案。

可觀測性驅動時鐘門控優化(ODCG)技術通過分析寄存器輸出在下游電路中不可觀察(即不被使用)的條件,并利用這些條件來提取新的時鐘門控使能信號或對已有的時鐘門控信號進行增強,從而在不影響電路功能的前提下盡可能降低功耗。

穩定信號驅動時鐘門控(SDCG)技術通過分析寄存器輸入端的上游邏輯,找出那些輸入長期穩定不變的條件,并據此條件提取新的時鐘門控使能信號或對已有的時鐘門控信號進行增強,以減少不必要的寄存器時鐘翻轉,從而降低功耗。

ERPE的DRA算法可以最大程度探索ODCG與SDCG的可能性,然后通過內設的邏輯優化引擎完成這兩類門控使能信號的邏輯優化,并自動生成新的時鐘門控邏輯代碼,大大降低了設計師修改RTL的難度。最后,工具可利用內建RTL功耗分析引擎報告出每個ODCG和SDCG所帶來的功耗收益。

關于英諾達

英諾達(成都)電子科技有限公司是一家由行業頂尖資深人士創立的本土EDA企業,公司堅持以客戶需求為導向,幫助客戶實現價值最大化,為中國半導體產業提供卓越的EDA解決方案。公司的長期目標是通過EDA工具的研發和上云實踐,參與國產EDA完整工具鏈布局并探索適合中國國情的工業軟件上云的路徑與模式,賦能半導體產業高質量發展。公司的主營業務包括:EDA軟件研發、IC設計云解決方案以及IC設計服務。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片設計
    +關注

    關注

    15

    文章

    1087

    瀏覽量

    55657
  • eda
    eda
    +關注

    關注

    71

    文章

    2930

    瀏覽量

    177984
  • RTL
    RTL
    +關注

    關注

    1

    文章

    389

    瀏覽量

    61124
  • 英諾達
    +關注

    關注

    1

    文章

    42

    瀏覽量

    2159

原文標題:國產EDA新突破,英諾達推出RTL功耗優化工具!

文章出處:【微信號:gh_387c27f737c1,微信公眾號:英諾達EnnoCAD】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    推出EnCitius曜奇SVS Cloud公有云服務

    近日,正式推出EnCitius曜奇SVS Cloud公有云服務,該服務將于6月初正式上線,目前,平臺注冊渠道已火熱開啟,誠邀設計團隊申請注冊,享限時特惠。作為專為中小型芯片設計量
    的頭像 發表于 05-27 18:24 ?548次閱讀
    <b class='flag-5'>英</b><b class='flag-5'>諾</b><b class='flag-5'>達</b><b class='flag-5'>推出</b>EnCitius曜奇SVS Cloud公有云服務

    本土EDA企業亮相DVcon China 2025

    在上周剛剛結束的DVcon China會議上,本土EDA企業攜其EnAltius昂屹 CDC(ECDC)跨域檢查工具亮相,并發表主題演講《Enhancing CDC tool
    的頭像 發表于 04-24 09:17 ?524次閱讀

    《電子發燒友電子設計周報》聚焦硬科技領域核心價值 第4期:2025.03.17--2025.03.21

    : 1、Cadence推出Conformal AI Studio 2、推出RTL
    發表于 03-21 17:58

    邀您相約2025中國RISC-V生態大會

    2月27日至28日,2025中國RISC-V生態大會將在北京隆重舉行,將出席此次會議并在“高性能計算分論壇”發表主題演講,深入探討RISC-V芯片設計中的關鍵技術挑戰,分享
    的頭像 發表于 02-19 11:41 ?826次閱讀

    入選2024年四川省新經濟企業100強

    近日,四川省工業和信息化研究院研究發布了“2024年四川省新經濟企業100強榜單”。(成都)電子科技有限公司憑借在電子設計自動化(EDA)領域的開拓創新和快速發展,成功入選該榜單。
    的頭像 發表于 01-24 10:54 ?790次閱讀

    為本土客戶提供優質EDA解決方案

    (成都)電子科技有限公司成立于2020年,是一家由行業頂尖資深人士創立的本土EDA企業,公司堅持以客戶需求為導向,幫助客戶實現價值最大化,為中國半導體產業提供卓越的EDA解決方案。
    的頭像 發表于 01-07 11:13 ?791次閱讀

    發布全新靜態驗證產品,提升芯片設計效率

    (成都)電子科技有限公司近日正式推出了兩款全新的靜態驗證EDA工具——EnAltius?CDC跨域檢查
    的頭像 發表于 12-24 16:53 ?792次閱讀

    攜兩款靜態驗證EDA工具亮相ICCAD-Expo 2024

    攜最新發布的兩款靜態驗證EDA工具亮相ICCAD,的創始人、CEO王琦博士在專題論壇發表了主題演講。
    的頭像 發表于 12-17 16:24 ?1024次閱讀

    推出兩款全新靜態驗證EDA工具

    (2024年12月5日,四川成都)(成都)電子科技有限公司隆重推出兩款全新的靜態驗證EDA工具:EnAltiusCDC跨域檢查
    的頭像 發表于 12-05 10:13 ?1088次閱讀
    <b class='flag-5'>英</b><b class='flag-5'>諾</b><b class='flag-5'>達</b><b class='flag-5'>推出</b>兩款全新靜態驗證EDA<b class='flag-5'>工具</b>

    受邀參加IIC Shenzhen 2024

    近日,國際集成電路展覽會暨研討會(IIC Shenzhen)在深圳成功舉辦,受邀參加并發表了演講。
    的頭像 發表于 11-08 16:46 ?824次閱讀

    與清華大學攜手,共促國產EDA進步

    10月30日,達官方微信發布消息稱,與清華大學近期展開合作,共同深化產學研融合。此次合作聚焦于集成電路低
    的頭像 發表于 10-31 14:15 ?1036次閱讀

    賽科推出30V VGaN新品,拓寬電壓范圍

    賽科近日宣布,其VGaN系列再添新成員——30V新品INV030FQ012A。這款產品的推出,標志著VGaN產品的電壓范圍得到了進一步拓寬。
    的頭像 發表于 10-15 17:14 ?837次閱讀

    引領智能未來:銳恩科技的國產低功耗單片機ENMCU

    ,助力智能化時代的到來。 精準設計,滿足多種需求 銳恩科技的低功耗單片機經過多年的研發和市場驗證,具備卓越的性能與靈活性。這些單片機不僅在功耗上進行了優化,確保在電池供電的情況下仍
    發表于 09-26 17:16

    國產網表級功耗分析EDA大幅提升精度與性能

    (摘要:隆重推出EnFortius? GPA? V24.08版本,新增波形重放(Waveform Replay)功能,大幅提高功耗分析
    發表于 09-12 11:22 ?576次閱讀
    國產網表級<b class='flag-5'>功耗</b>分析EDA大幅提升精度與性能

    功耗設計研討會圓滿結束

    日前,在深圳成功舉辦了《低功耗設計挑戰與應用》研討會,為繼上海站和武漢站之后的巡回研討會畫上圓滿的句號。三地的研討會吸引了來自企業和高校的工程師、設計人員、學者和技術愛好者,眾多
    的頭像 發表于 09-03 10:17 ?789次閱讀