女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence與臺積電深化合作創新,以推動系統和半導體設計轉型

Cadence楷登 ? 來源:Cadence楷登 ? 2024-04-30 14:25 ? 次閱讀

內容提要

Cadence 業界一流的 Integrity 3D-IC 平臺再添新功能

革命性的 AI 驅動數字和定制/模擬全流程,并針對 TSMC 2nm 制程工藝進行了優化

適用于 TSMC 先進節點的全面 IP 組合、新的求解器認證以及光電學領域的關鍵進展,為下一代半導體設計創新提供了支持

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)與臺積電(TSMC)深化了雙方的長期合作,官宣了一系列旨在加速設計的創新技術進展,包括從 3D-IC 和先進制程節點到設計 IP 和光電學的開發。

此次合作顯著推進了 AI、汽車、航空航天、超大規模和移動應用的系統及半導體設計,并取得了以下最新技術成果:

Cadence 與 TSMC 合作,為 Integrity3D-IC 平臺注入了新特色和功能:Cadence Integrity 3D-IC 平臺是適用于 TSMC 所有最新 3DFabric的業內綜合解決方案,產品現可支持層次化 3Dblox 規范,將多個 chiplet 集成到各個層次中,以實現重復使用和模塊化設計。它還包括為簡化 chiplet 組裝和設計而開發的新功能,以及自動對齊標記插入流程,以加快在不同中間層和封裝上堆疊chiplet 的設計和組裝。

Cadence 的數字解決方案已通過 TSMC N2 設計工藝認證,包括Innovus Implementation System、Quantus Extraction Solution、Quantus Field Solver、Tempus Timing Signoff 及 ECO Solution、Pegasus Verification System、Liberate Characterization 和 Voltus IC Power Integrity Solution。Genus Synthesis Solution 同樣支持 N2 工藝。Cadence 和 TSMC 正在合作開發 AI 驅動的 Cadence 解決方案,驅動 AI 輔助的設計流程,以提高設計生產力和 PPA 優化 。

Cadence 定制/模擬設計流程已經過 TSMC 最新 N2 制程設計套件(PDK)的全面認證:針對 TSMC N2 PDK 經過優化的 Cadence 定制工具包括:用于設計輸入的 Virtuoso Schematic Editor 和用于分析的 Virtuoso ADE Suite(均為 Virtuoso Studio 的一部分),以及集成的 Spectre 仿真器。它們在管理工藝角仿真、統計分析、設計對中以及電路優化方面的功能都得到了增強,而這些都是目前先進節點設計常用的功能。

Virtuoso Studio 的性能也得到了進一步提升,以支持從前至后的工藝遷移——從原理圖映射,到優化設計規格,再到完整的 layout 布局布線自動化。Virtuoso Studio 和 Spectre 仿真平臺(包括 Spectre X、Spectre XPS 和 Spectre RF Option)均已通過最新的 TSMC N2 工藝技術認證。

Cadence 和 TSMC 緊密合作,發布了從N16 到 N6 RF 的 Virtuoso Studio 遷移參考流程,以大幅縮短周轉時間:特定目的的實例映射可快速重新定位原理圖,同時 EMXPlanar 3D Solver 可在設計階段為網線和器件提供電感綜合和電磁提取。Virtuoso ADE Suite 使用 Spectre 仿真的 RF 分析功能提供設計優化,Virtuoso Studio Layout 工具可加速 RF layout 的復用和重新實現,同時保留設計意圖。

Cadence 宣布推出適用于臺積電 N3 工藝的業界領先 IP 核全面產品組合,包括:

Cadence 適用于 TSMC N3 工藝的 UCIe IP,提供先進封裝和標準封裝兩種選項。Cadence 還提供適用于多種工藝和配置的 UCIe IP,為客戶提供全方位的 die-to-die(D2D)互連解決方案。

Cadence 的存儲器接口 IP 組合(DDR5、LPDDR5 和 GDDR6)經過硅驗證,具有一流的系統裕度和 PPA 優化架構,可支持下一代企業級高性能計算和 AI 應用。

Cadence 面向 TSMC N3 工藝的 PCIe 5.0 / CXL2.0 和 PCIe 6.0 / CXL3.0 IP 旨在提供更高的鏈路吞吐量和利用率,同時保證低延遲運行,給客戶提供卓越的 SoC 設計。

Cadence EMX 3D Planar Solver 已獲得 TSMC N5 工藝技術認證:憑借該認證,雙方的共同客戶能夠將 EMX Solver 無縫集成到先進節點 IC 設計流程中,從而實現高精度的電磁分析,克服電磁串擾和寄生的挑戰。此外,N2 和 N3 工藝技術的認證工作也在順利進行中。

Cadence 推出新的硅光子工藝流程,用于支持 TSMC 的緊湊型通用光子引擎(COUPE)技術:Cadence 和 TSMC 合作開發了 COUPE 三維光子工藝的設計流程,該流程依托 Cadence Integrity 3D-IC 平臺。TSMC COUPE 技術實現了光子 IC 與電子 IC 的異構集成,同時將耦合損耗降至最低。Cadence 正在開發的設計流程將支持 TSMC 的 COUPE 技術,包括 Cadence Spectre X Simulator、Virtuoso Studio、EMX 3D Planar Solver 和 Pegasus Verification System,助力雙方的共同客戶滿足最苛刻的系統要求,為高性能計算應用鋪平道路。

“我們與 TSMC 在 EDA、封裝和 IP 領域的合作取得了豐碩的成果,推出了一系列創新產品,旨在加速系統和半導體設計,助力客戶實現積極的產品上市目標,”Cadence 資深副總裁兼研發部總經理 Chin-Chi Teng表示,“有了這些新認證的設計流程和標準化解決方案,客戶能夠以十足把握針對 TSMC先進節點進行設計,同時提高設計效率,取得技術進步”。

“TSMC 與 Cadence 密切合作,提供經認證可用于 TSMC 最先進工藝的高質量設計工具,以此幫助客戶加速創新步伐,”TSMC 設計基礎設施管理部門負責人 Dan Kochpatcharin說道,“通過雙方的長期合作,我們能夠為最先進的 SoC 設計提供更大的價值,充分利用最新的技術創新所帶來的顯著性能提升和功耗改善”。



審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    335

    文章

    28615

    瀏覽量

    232637
  • 臺積電
    +關注

    關注

    44

    文章

    5740

    瀏覽量

    168956
  • 存儲器
    +關注

    關注

    38

    文章

    7636

    瀏覽量

    166416
  • Cadence
    +關注

    關注

    67

    文章

    965

    瀏覽量

    143839

原文標題:Cadence 與 TSMC 深化合作創新,以推動系統和半導體設計轉型

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    蘇州芯矽科技:半導體清洗機的堅實力量

    產業升級。 在人才培養上,與高校、科研機構緊密合作,開展產學研項目,為行業輸血。內部營造創新氛圍,激發員工潛能,打造一支凝聚力強的團隊。 展望未來,芯矽科技將繼續深耕半導體清洗機領域,
    發表于 06-05 15:31

    西門子與合作推動半導體設計與集成創新 包括N3P N3C A14技術

    西門子和在現有 N3P 設計解決方案的基礎上,進一步推進針對臺 N3C 技術的工具認證。雙方同時就
    發表于 05-07 11:37 ?176次閱讀

    誠邁科技與QNX和Ampere深化合作

    近日,誠邁科技,中國領先的操作系統專家,宣布將與QNX和Ampere 深化合作,旨在為中國汽車客戶提供更優質的解決方案服務。
    的頭像 發表于 04-18 09:34 ?766次閱讀

    韓國計劃建立“韓” 助力半導體產業發展!

    近日,韓國國家工程院(NAEK)在一場重要的研討會上提出了建立“韓”(KSMC,韓國積體電路制造公司)的計劃,旨在通過效仿全球知名的
    的頭像 發表于 12-25 10:45 ?675次閱讀
    韓國計劃建立“韓<b class='flag-5'>積</b><b class='flag-5'>電</b>” 助力<b class='flag-5'>半導體</b>產業發展!

    羅姆與合作,共同推進GaN功率半導體在車載設備中的應用

    近日,有報道指出,羅姆公司將委托知名半導體代工廠生產硅基板上的氮化鎵(GaN)功率半導體,用于車載設備。這一
    的頭像 發表于 12-12 11:23 ?768次閱讀
    羅姆與<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>合作</b>,共同推進GaN功率<b class='flag-5'>半導體</b>在車載設備中的應用

    西門子擴大與合作推動IC和系統設計

    高度差異化的終端產品。 ? 生態系統與聯盟管理負責人Dan Kochpatcharin表示: ? 與西門子這樣的開放創新平臺(OIP)
    發表于 11-27 11:20 ?329次閱讀

    新思科技再獲公司多項OIP年度合作伙伴大獎

    半導體技術領域的發展速度十分驚人,新思科技與公司(TSMC)始終處于行業領先地位,不斷突破技術邊界,推動芯片設計的創新與效率提升。我們與
    的頭像 發表于 10-31 14:28 ?548次閱讀

    OpenAI攜手博通打造自主芯片

    OpenAI正在與博通和兩大半導體巨頭攜手合作,共同打造其首款自主研發的“in-house”芯片,旨在為其人工智能
    的頭像 發表于 10-30 16:17 ?526次閱讀

    日本羅姆半導體加強與氮化鎵合作,代工趨勢顯現

    近日,日本功率器件大廠羅姆半導體(ROHM)宣布,將在氮化鎵功率半導體領域深化
    的頭像 發表于 10-29 11:03 ?937次閱讀

    羅姆宣布全面委托代工GaN產品

    近日,日本功率器件大廠羅姆半導體(ROHM)宣布了一項重要決策,將在GaN功率半導體領域加強與
    的頭像 發表于 10-10 17:17 ?805次閱讀

    布局FOPLP技術,推動芯片封裝新變革

    近日,業界傳來重要消息,已正式組建專注于扇出型面板級封裝(FOPLP)的團隊,并規劃建立小型試產線(mini line),標志著這家全球領先的半導體制造企業在芯片封裝技術領域邁出
    的頭像 發表于 07-16 16:51 ?1237次閱讀

    上調代工費確保穩定供應

    媒體最新報道揭示了半導體行業的一項重大動態:麥格理證券在權威研究報告中指出,憑借其卓越的供應鏈管理能力,已與眾多客戶達成共識,通過價格策略的調整,不僅穩固了供應鏈關系,還為其毛利
    的頭像 發表于 07-09 14:47 ?685次閱讀

    股價大增,為全球半導體行業未來發展注入活力

    在全球科技產業的浩瀚星空中,(2330)無疑是最耀眼的星辰之一,其每一次動態都牽動著資本市場的神經。近日,
    的頭像 發表于 07-04 15:53 ?717次閱讀

    SK集團與加強AI芯片合作

    韓國SK集團與全球領先的半導體制造商近日宣布加強在人工智能(AI)芯片領域的合作。據SK集團官方消息,集團會長崔泰源于6月6日親自會見
    的頭像 發表于 06-11 09:49 ?660次閱讀

    三星加強半導體封裝技術聯盟,縮小與差距

    據最新報道,三星電子正積極加強其在半導體封裝技術領域的聯盟建設,旨在縮小與全球半導體制造巨頭之間的技術差距。為實現這一目標,三星預計將
    的頭像 發表于 06-11 09:32 ?795次閱讀