三星電子昨天在“三星存儲器日”上公開了存儲器和閃存生產線的最新發展藍圖和日程,并公開了瞄準高性能計算(hpc)市場的hbm3e存儲器半導體。
三星電子在此次會議上表示:“從2023年5月開始批量生產了12納米級dram,目前正在開發的11納米級dram將提供業界最高密度。”另外,三星正在準備10納米dram的新的3d構架,并計劃為一個芯片提供100gb (gigabit)以上的容量。
閃存方面表示,第9代v nand的開發已經進入軌道,將以雙堆棧結構提供業界最高的層數。三星已經確保了新型v-nand的功能芯片,預計將于明年年初開始批量生產。
三星昨天公布了名為shinebolt的新一代hbm3e dram,每引腳9.8 gbps,整體傳送速度為1.2 tbps。目前,三星hbm3的8h和12h產品已進入批量生產階段,hbm3e shinebolt樣品已發送給客戶。另外,還計劃提供將新一代hbm和先進封裝技術、委托生產產品相結合的“量身定做型一站式服務”。
-
芯片
+關注
關注
459文章
52145瀏覽量
435844 -
DRAM
+關注
關注
40文章
2341瀏覽量
185148 -
三星電子
+關注
關注
34文章
15885瀏覽量
182117 -
3D
+關注
關注
9文章
2950瀏覽量
109414
發布評論請先 登錄
三星在4nm邏輯芯片上實現40%以上的測試良率
光纖高密度odf是怎么樣的
高密度封裝失效分析關鍵技術和方法

高密度3-D封裝技術全解析

Arm漲價計劃或影響三星Exynos芯片未來
三星電子否認1b DRAM重新設計報道
高密度Interposer封裝設計的SI分析

什么是高密度DDR芯片
三星推出業界首款24Gb(3GB)GDDR7 DRAM內存芯片
三星發布業界首款24Gb GDDR7 DRAM
mpo高密度光纖配線架解析
三星電機宣布與AMD合作實施一項將多個半導體芯片集成到單個基板上的技術

評論