女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

思爾芯OmniArk推動芯片設計領域的發展

思爾芯S2C ? 來源:思爾芯S2C ? 2023-09-21 10:48 ? 次閱讀

近年來,5G自動駕駛、超大規模計算,以及工業物聯網等領域呈現出強勁的發展勢頭。推動這些高速發展的產業是AI人工智能)和ML(機器學習)的大規模應用。這種全新的技術布局不僅加速了更復雜的計算需求、更強的功能性和更快的數據傳輸速度,同時也為芯片研發人員帶來了前所未有的挑戰:即下一代芯片必須更快且更智能

在當前的背景下,由于算力和存儲需求正面臨爆發式增長,這直接導致推動先進SoC(系統級芯片)設計和驗證的壓力也呈指數級增加。特別是在集成電路規模越來越龐大的現實情況下,從設計到流片(Tape-out)的全流程中,驗證變得尤為重要。這是因為有效的驗證不僅確保了電路在設計層面的完善,還保證了其在實際應用中的穩定運行,從而降低了修正和調整的成本和時間。

為了應對這一挑戰并縮短驗證周期,硬件仿真成為了超大規模集成電路驗證的首選工具。它能在最短的時間內完成對電路功能的全面驗證,這樣就大大減少了整個設計到生產的周期。同時,AI/ML算力的飛速增長不僅促進了EDA(電子設計自動化)工具的快速演進,還與EDA工具結合,催生了一種“雙向加速”的良性循環。

去年年底,思爾芯推出了首款國產企業級硬件仿真系統——芯神鼎OmniArk。值得一提的是,芯神鼎已將AI應用于編譯流程中,這無疑推動了芯片設計領域的發展。

芯神鼎硬件仿真系統采用了由AI驅動的智能編譯引擎,該引擎能夠在編譯流程中極大地減少編譯時間和內存占用,實現增量編譯,并能智能匹配P&R(布局與布線)策略,從而顯著提高布線的成功率。本文將從多個獨立模塊的角度,深入探討芯神鼎硬件仿真系統的智能編譯流程。

并行綜合:打破傳統編譯瓶頸

傳統綜合方法充滿了局限性。在集成電路設計領域,傳統綜合方法主要有兩種:Top-down綜合和Bottom-up綜合。

1.Top-down綜合

該方法對整個設計進行處理,以實現徹底的優化。盡管優化程度高,但這一方案的綜合時間通常非常長,不適用于迅速變化的項目周期。

2.Bottom-up綜合

此方法首先對底層模型進行獨立綜合,然后逐步并入上層模塊進行綜合。雖然這適用于一些包含獨立IP的復雜設計,但其在超大規模集成電路(VLSI)應用中表現出速度和靈活性的明顯不足。

對于超大規模集成電路,這兩種傳統綜合方法通常成為編譯過程的瓶頸。除了時間效率低下,其對計算資源,特別是內存的占用也相當巨大。

芯神鼎硬件仿真系統對并行綜合進行了創新,采用Module-by-Module的綜合方式,徹底改變了這一現狀。首先,芯神鼎針對整個設計進行必要的全局處理和優化,例如XMR(Cross-Module Reference)處理。接著,以Module為最小粒度,啟動多核并行綜合過程。

這一步是本系統最大的創新之一,它允許系統充分利用服務器/集群的并行計算性能。在所有模塊綜合完成之后,系統進一步進行跨模塊邊界(Cross Module Boundary)邏輯優化。此外,芯神鼎能根據服務器配置和實際負載動態調節并行任務數量,以實現負載均衡。

這種并行綜合方法大大加速了超大規模集成電路設計的整體綜合效率。實際應用中,對于多核NVDLA(NVIDIA Deep Learning Accelerator)這樣的復雜設計。

經測試,其加速率可以達到驚人的10~100倍,尤其在多核設計中表現出色。 通過創新的并行綜合技術,芯神鼎硬件仿真系統成功地突破了傳統綜合方法在時間和資源效率方面的局限,為超大規模集成電路設計帶來了前所未有的效率提升。

c8a61caa-5827-11ee-939d-92fbcf53809c.png

圖一:并行綜合流程

高效率與高質量的智能P&R

在基于硬件仿真的超大規模設計流程中,P&R(布局與布線)通常是編譯的最后一步,負責生成最終的bitstream文件。雖然現有的編譯工具提供了多種P&R選項,目的是適應不同設計需求和優化目標,但實際情況卻遠沒有那么簡單。由于各種SoC需求和應用場景的多樣性,幾乎沒有一種“通用”的P&R選項組合能適用于所有場景。因此,開發人員需要根據特定的設計需求,手動選擇或調整P&R選項,以求達到最佳的設計輸出。

1. 基于機器學習的智能P&R

芯神鼎硬件仿真系統突破了這一局限,采用基于機器學習(ML)的智能P&R方法。通過使用大量的實際P&R數據進行深度訓練,系統生成的ML模型能在推理階段輸出最優的P&R參數組合。更值得一提的是,這種基于數據驅動的方法在多個關鍵性能指標上都超過了人工專家的判斷。例如,在布線成功率方面,經測試,可以顯著提高布線通過率;同時,P&R所需的總時間也可大幅度減少。

2.優化任務調度和并行計算

除了使用機器學習進行智能選項推薦外,芯神鼎硬件仿真系統還進一步優化了任務調度算法。通過智能任務調度,系統能確保在進行P&R操作時充分利用編譯服務器的多核計算能力。具體的并行能力和效率提升取決于編譯服務器的性能和配置。

通過集成基于機器學習的智能P&R以及高效的任務調度和并行計算功能,芯神鼎硬件仿真系統為FPGA設計提供了一種更高效、更質量可控的解決方案。這不僅大幅減少了編譯時間,同時也顯著提升了輸出結果的質量。

c8bbcdac-5827-11ee-939d-92fbcf53809c.png

圖二:任務調度和并行計算流程

增量編譯

在超大規模集成電路(VLSI)的設計過程中,即使進行了多方面的編譯流程優化,編譯時間依然可能成為項目進度的瓶頸。更進一步地說,對于那些已經編譯過但需做細微修改的工程,每次都進行全量編譯會大大延長開發周期,耗費人力和計算資源。

增量編譯(Incremental Compilation)是一種編程優化策略,用于加快編譯過程。在一個大型或復雜的代碼基礎上,每次進行全量編譯(即重新編譯整個代碼基礎)通常會消耗大量時間和計算資源。增量編譯的目標是只重新編譯自上次編譯后發生變化或被影響的代碼部分,而不是整個代碼庫。

增量編譯系統首先會跟蹤代碼中各模塊、函數或文件的依賴關系。當某一部分代碼發生改動后,編譯系統會識別這一改動,并查找所有依賴于該部分的其他代碼。只有被改動的代碼和依賴于它的代碼會被重新編譯。其它未改動和不受影響的代碼則不需要重新編譯。重新編譯的代碼會與舊的編譯結果合并,生成一個更新的可執行文件或庫。對于代碼庫非常大的項目,增量編譯幾乎是必需的。

芯神鼎硬件仿真系統便采用了這種增量編譯策略。它采用了一種先進的增量編譯引擎,該引擎涵蓋了綜合模塊、Partition模塊以及工程生成模塊等關鍵部分。這些模塊都集成了增量編譯技術,可以在二次編譯過程中智能感知用戶所做的任何修改。這種自動感知機制極大地減少了重新編譯所需的計算量,因為它只針對修改過的部分進行編譯,而非整個設計。這樣不僅大幅度縮短了編譯時間,還優化了資源使用效率。

c8c9b534-5827-11ee-939d-92fbcf53809c.png

圖三:增量編譯流程

總結

AI+EDA的結合代表了一次跨越式的技術進步,它不僅有望延續并拓展摩爾定律的生命周期,還能顯著節約研發時間和資本投入,提升行業整體競爭力。進一步地,這一結合還為全球芯片設計領域開創了全新的可能性,比如通過機器學習算法優化設計流程,從而縮短產品上市時間,或者在更短的時間內完成更為復雜的設計任務。

芯神鼎硬件仿真系統集多種創新技術于一身,如并行綜合、智能P&R和增量編譯等模塊,不僅大幅度縮短了編譯時間,還提高了整體編譯質量。這些模塊都運用了我們自主研發的先進技術,為客戶在超大規模集成電路驗證方面提供了強有力的支持。除了應對現有的編譯挑戰,我們的解決方案還具備極強的可擴展性,能夠適應未來更高復雜度的工程需求。

通過持續的研發和創新,芯神鼎硬件仿真系統有望成為推動整個集成電路設計行業進入新“智”元的重要力量,開啟一個全新的、以數據和算法為驅動的芯片設計時代。







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • EDA工具
    +關注

    關注

    4

    文章

    271

    瀏覽量

    32574
  • SoC芯片
    +關注

    關注

    1

    文章

    636

    瀏覽量

    35641
  • 人工智能
    +關注

    關注

    1804

    文章

    48677

    瀏覽量

    246320
  • 機器學習
    +關注

    關注

    66

    文章

    8490

    瀏覽量

    134057
  • 自動駕駛
    +關注

    關注

    788

    文章

    14191

    瀏覽量

    169450

原文標題:AI驅動的國產硬件仿真芯神鼎如何加速超大規模芯片設計

文章出處:【微信號:S2C_Corporation,微信公眾號:思爾芯S2C】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    產學研融合!數字EDA工具走進北航課堂

    EDA工具的創新成果。通過深入淺出的講解與沉浸式學習中,同學們深入理解了數字EDA工具在芯片設計中的關鍵作用。培訓聚焦思
    的頭像 發表于 05-26 09:45 ?247次閱讀
    產學研融合!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>數字EDA工具走進北航課堂

    預告|邀您共聚2025玄鐵RISC-V生態大會

    NEWS開放·連接2月28日,2025玄鐵RISC-V生態大會即將于北京隆重舉行。作為國內首家數字EDA供應商,受邀參加此次會議,并展示其在RISC-V生態領域的解決方案、探討未
    的頭像 發表于 02-20 10:02 ?771次閱讀
    預告|<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邀您共聚2025玄鐵RISC-V生態大會

    動科技攜手萬協通推動智能安全芯片發展

    在數字化浪潮席卷全球的今天,數據安全是一大核心命題。動科技與萬協通,兩大國產半導體領軍企業宣布進一步深化合作,以自主技術和全棧解決方案能力,共同推動智能安全芯片領域快速
    的頭像 發表于 02-19 10:27 ?516次閱讀
    <b class='flag-5'>芯</b>動科技攜手萬協通<b class='flag-5'>推動</b>智能安全<b class='flag-5'>芯片</b><b class='flag-5'>發展</b>

    AI時代下芯片復雜度飆升,國產硬件仿真加速芯片創新

    的ICCAD-Expo2024上,研發總監余勇發表了精彩技術演講,他深入探討了AI時代下高性能硬件仿真系統的重要性。他指出:“隨著AI技術的廣泛應用,芯片的復
    的頭像 發表于 12-27 18:01 ?742次閱讀
    AI時代下<b class='flag-5'>芯片</b>復雜度飆升,<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>國產硬件仿真加速<b class='flag-5'>芯片</b>創新

    ICCAD 2024|摩爾定律在AI時代不斷蛻變,探討國產EDA發展新路徑

    EDA供應商,受邀參加并亮相高峰論壇演講。11日的高峰論壇上,創始人、董事長兼CEO
    的頭像 發表于 12-17 16:04 ?852次閱讀
    ICCAD 2024|摩爾定律在AI時代不斷蛻變,<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>探討國產EDA<b class='flag-5'>發展</b>新路徑

    “2025 IC風云榜”揭曉,獲“年度最佳解決方案獎”

    12月14日,由半導體投資聯盟主辦、愛集微承辦的“2025半導體投資年會暨IC風云榜頒獎典禮”在上海中心成功舉辦。作為國內首家數字EDA供應商,憑借其在數字前端驗證EDA領域的出
    的頭像 發表于 12-14 21:03 ?946次閱讀
    “2025 IC風云榜”揭曉,<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>獲“年度最佳解決方案獎”

    加入甲辰計劃,共推RISC-V生態

    近日,國內領先的數字EDA解決方案提供商(S2C)宣布了一項重要戰略舉措——正式加入甲辰計劃(RISC-V Prosperity 2036),標志著其在推動RISC-V開源架構生
    的頭像 發表于 09-10 16:38 ?660次閱讀

    受邀參加CCF Chip 2024大會

    日前,備受矚目的中國計算機學會芯片大會(CCF Chip 2024)在上海隆重舉行。作為國內首家數字EDA供應商,(S2C)受邀參與此次盛會,將通過展臺和Demo展示其完善的數字
    的頭像 發表于 08-28 14:25 ?609次閱讀

    亮相CCF Chip 2024,展示數字前端EDA技術

    眾多知名專家學者和產業界精英,成為我國芯片技術領域的一次盛會。 作為國內首家數字EDA企業,受邀參加本次大會, 并攜帶了一系列創新產品
    的頭像 發表于 07-23 11:01 ?998次閱讀

    亮相CCF Chip 2024,展示創新EDA技術與產學研合作

    專家學者和產業界精英,成為我國芯片技術領域的一次盛會。作為國內首家數字EDA企業,受邀參加本次大會,并攜帶了一系列創新產品和精彩Dem
    的頭像 發表于 07-23 08:24 ?560次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相CCF Chip 2024,展示創新EDA技術與產學研合作

    創新實踐成果通過上海市高新技術成果轉化項目認定

    近日,自主研發的神瞳原型驗證系統ProdigyS7-19PQ-2(P-LSVU19PQ-2)成功通過了上海市高新技術成果轉化項目的認定。這一成就標志著
    的頭像 發表于 07-11 08:24 ?677次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>創新實踐成果通過上海市高新技術成果轉化項目認定

    神瞳原型驗證系統通過上海市高新技術成果轉化項目認定

    ? 近日,自主研發的神瞳原型驗證系統Prodigy S7-19PQ-2(P-LSVU19PQ-2)成功通過了上海市高新技術成果轉化項目的認定。這一成就標志著
    的頭像 發表于 07-10 16:14 ?792次閱讀

    即將亮相CCF Chip 2024 ,共推智算未來

    2024年7月19日至21日,備受矚目的中國計算機學會芯片大會(CCFChip2024)將在上海隆重舉行。作為國內首家數字EDA供應商,(S2C)受邀參與此次盛會,將通過展臺和D
    的頭像 發表于 07-03 08:24 ?518次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>即將亮相CCF Chip 2024 ,共推智算<b class='flag-5'>芯</b>未來

    亮相DAC 2024:應用為導向,從“”出發

    2024年6月25日,在全球矚目的電子設計自動化盛會DAC2024上,作為國內首家數字EDA企業,S2C憑借其十多年來的參與和不懈創新,再次成為焦點。
    的頭像 發表于 06-27 08:23 ?1370次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相DAC 2024:應用為導向,從“<b class='flag-5'>芯</b>”出發

    相約DAC 2024!攜帶多款數字前端EDA產品亮相,與您不見不散

    ·DAC2024互動指南產品·Demo,全方位體驗作為國內首家數字EDA供應商,
    的頭像 發表于 06-05 08:23 ?818次閱讀
    相約DAC 2024!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>攜帶多款數字前端EDA產品亮相,與您不見不散