女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA相關(guān)技術(shù)助力高端存儲器接口設(shè)計(jì)

jf_pJlTbmA9 ? 來源:ramtron 社區(qū) ? 作者:ramtron 社區(qū) ? 2023-10-27 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時序余量的同時要力爭獲得更高性能,而存儲器>存儲器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器>存儲器和FPGA間的信號傳遞時間),但也為設(shè)計(jì)師帶來了必須解決的新挑戰(zhàn)。

關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中心對準(zhǔn)。
基于FPGA、ASIC和ASSP控制器的設(shè)計(jì)所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時鐘和用于捕捉數(shù)據(jù)的時鐘間具有固定的相移或延時。該方法的一個明顯缺點(diǎn)是延時是固定的單一值,且在整個設(shè)計(jì)周期是預(yù)先

設(shè)定好的。但在實(shí)際系統(tǒng)中,由到不同存儲器>存儲器器件的不同布線、FPGA間的變異以及工藝、電壓和溫度等系統(tǒng)條件所引發(fā)的難以預(yù)測的變化很容易帶來偏差,因此,預(yù)先設(shè)定的相移是不準(zhǔn)確的。

現(xiàn)在,F(xiàn)PGA供應(yīng)商提供的新的硅特性、以及硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)已克服了這些挑戰(zhàn)。此外,工程師還必須遵循一些基本規(guī)則以縮短設(shè)計(jì)周期。

應(yīng)該:

利用最新的FPGA硅特性來構(gòu)建接口。這樣做將減少FPGA邏輯資源使用,優(yōu)化功耗并提高時序余裕。分辨率75 ps的可調(diào)輸入延時時拍等I/O硅特性可支持精準(zhǔn)的時鐘到數(shù)據(jù)對中。

采用動態(tài)校準(zhǔn)機(jī)制來調(diào)整時鐘和選通脈沖的關(guān)系并將FPGA時鐘對準(zhǔn)讀取數(shù)據(jù)的中心。這種方案可提供運(yùn)行時調(diào)整以補(bǔ)償設(shè)計(jì)過程中無法考慮到的所有系統(tǒng)變異。

采用領(lǐng)先FPGA供應(yīng)商提供的硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)。用戶在自己的定制設(shè)計(jì)中,可把參考設(shè)計(jì)作為起點(diǎn),從而節(jié)省寶貴的時間和資源。

根據(jù)PCB和FPGA設(shè)計(jì),驗(yàn)證同時切換輸出的一致性。采用具有電源管腳均勻分布的新FPGA封裝,通過有效改善信號返回電流路徑降低SSO噪聲。該技術(shù)可支持更寬的數(shù)據(jù)總線。

運(yùn)行Ibis仿真以確保信號質(zhì)量。此舉將有助于為不同信號選擇和調(diào)整終接端子。在分析中,利用實(shí)際PCB布局來運(yùn)行仿真,以綜合串?dāng)_、去耦、終止和線跡配置的影響。

避免:

在讀周期中,采用固定相移延時使時鐘或選通脈沖對中數(shù)據(jù)有效窗。當(dāng)數(shù)據(jù)速率很高時,由于在設(shè)計(jì)期間無法考慮到的工藝、電壓和溫度等系統(tǒng)變異,這么做可能減小設(shè)計(jì)余裕。

跳過功能性和布局-布線后仿真步驟不執(zhí)行。這些步驟所花的時間往往可在硬件調(diào)試期間得到幾倍的回報。另外,當(dāng)需要最佳性能時,布局后仿真是接口調(diào)試的良好工具。

任意選取管腳,選擇時僅憑借經(jīng)驗(yàn)和常識。一般來說,應(yīng)該把數(shù)據(jù)位集中在一起,并保持在一或兩個時鐘區(qū)內(nèi),這樣可以產(chǎn)生好的結(jié)果。另外,還要考慮FPGA裸片內(nèi)的接口映射,它應(yīng)靠近實(shí)現(xiàn)接口的區(qū)域,以減小內(nèi)部布線延時。 ; 假定驅(qū)動器的阻抗為0歐姆。總線上負(fù)載越大意味著對信號完整性約束的要求越嚴(yán)格。就深接口來說,考慮利用幾個帶寄存器的DIMM來達(dá)到期望的存儲器>存儲器深度(帶寄存器DIMM的地址網(wǎng)絡(luò)的負(fù)載僅為1,而無緩沖器的DIMM的負(fù)載是18)。

PCB布局中,在通過接口的返回路徑上出現(xiàn)中斷和障礙物。中斷將使返回電流的路徑更長,并會在系統(tǒng)中產(chǎn)生有害噪聲。

來源:ramtron 社區(qū)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22040

    瀏覽量

    618164
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7649

    瀏覽量

    167316
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8996

    瀏覽量

    153695
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    閃速存儲器屬于RAM還是ROM,閃速存儲器一般用來做什么的

    在數(shù)字存儲技術(shù)的快速發(fā)展中,閃速存儲器(Flash Memory)以其獨(dú)特的性能和廣泛的應(yīng)用領(lǐng)域,成為了連接隨機(jī)存取存儲器(RAM)與只讀存儲器
    的頭像 發(fā)表于 01-29 16:53 ?997次閱讀

    EE-286:SDRAM存儲器與SHARC處理接口

    電子發(fā)燒友網(wǎng)站提供《EE-286:SDRAM存儲器與SHARC處理接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 15:47 ?0次下載
    EE-286:SDRAM<b class='flag-5'>存儲器</b>與SHARC處理<b class='flag-5'>器</b>的<b class='flag-5'>接口</b>

    EE-213:Blackfin處理通過異步存儲器接口進(jìn)行主機(jī)通信

    電子發(fā)燒友網(wǎng)站提供《EE-213:Blackfin處理通過異步存儲器接口進(jìn)行主機(jī)通信.pdf》資料免費(fèi)下載
    發(fā)表于 01-05 10:09 ?0次下載
    EE-213:Blackfin處理<b class='flag-5'>器</b>通過異步<b class='flag-5'>存儲器</b><b class='flag-5'>接口</b>進(jìn)行主機(jī)通信

    EMMC存儲器故障檢測及解決方案

    隨著技術(shù)的發(fā)展,EMMC存儲器因其高速、大容量和低功耗的特性,已經(jīng)成為移動設(shè)備和嵌入式系統(tǒng)的首選存儲解決方案。然而,任何技術(shù)都有可能出現(xiàn)故障,EMMC
    的頭像 發(fā)表于 12-25 09:39 ?4734次閱讀

    什么是ROM存儲器的定義

    一、ROM存儲器的定義 ROM存儲器是一種在計(jì)算機(jī)和電子設(shè)備中用于存儲固定數(shù)據(jù)的存儲器。與RAM(隨機(jī)存取存儲器)不同,ROM
    的頭像 發(fā)表于 11-04 09:59 ?3366次閱讀

    內(nèi)存儲器分為隨機(jī)存儲器和什么

    內(nèi)存儲器是計(jì)算機(jī)系統(tǒng)中用于臨時存儲數(shù)據(jù)和程序的關(guān)鍵部件,它直接影響到計(jì)算機(jī)的運(yùn)行速度和性能。內(nèi)存儲器主要分為兩大類:隨機(jī)存儲器(RAM,Random Access Memory)和只讀
    的頭像 發(fā)表于 10-14 09:54 ?2876次閱讀

    DDR存儲器接口的硬件和布局設(shè)計(jì)考慮因素

    電子發(fā)燒友網(wǎng)站提供《DDR存儲器接口的硬件和布局設(shè)計(jì)考慮因素.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 14:29 ?1次下載

    高速緩沖存儲器有什么作用

    技術(shù)實(shí)現(xiàn),而不是像系統(tǒng)主存那樣使用動態(tài)隨機(jī)存儲器(DRAM)技術(shù)。SRAM具有訪問速度快但成本較高的特點(diǎn),這使得高速緩沖存儲器能夠在計(jì)算機(jī)系統(tǒng)中提供接近CPU速度的數(shù)據(jù)訪問能力。
    的頭像 發(fā)表于 09-10 14:09 ?3127次閱讀

    PLC主要使用的存儲器類型

    PLC(可編程邏輯控制)中的存儲器是其重要組成部分,用于存儲程序、數(shù)據(jù)和系統(tǒng)信息。PLC的存儲器主要分為兩大類:系統(tǒng)存儲器和用戶
    的頭像 發(fā)表于 09-05 10:45 ?5733次閱讀

    內(nèi)部存儲器有哪些

    內(nèi)部存儲器,也稱為內(nèi)存(Memory),是計(jì)算機(jī)系統(tǒng)中用于暫時存儲程序和數(shù)據(jù)的重要組件。它直接與CPU相連,是CPU處理數(shù)據(jù)的主要來源。內(nèi)部存儲器主要由隨機(jī)存取存儲器(RAM)和只讀
    的頭像 發(fā)表于 09-05 10:42 ?4471次閱讀

    OptiFlash存儲器技術(shù)

    電子發(fā)燒友網(wǎng)站提供《OptiFlash存儲器技術(shù).pdf》資料免費(fèi)下載
    發(fā)表于 08-23 10:02 ?0次下載
    OptiFlash<b class='flag-5'>存儲器</b><b class='flag-5'>技術(shù)</b>

    半導(dǎo)體存儲器的基本結(jié)構(gòu)和分類

    半導(dǎo)體存儲器,又稱為半導(dǎo)體內(nèi)存,是一種基于半導(dǎo)體技術(shù)制造的電子器件,用于讀取和存儲數(shù)字信息。這種存儲器在現(xiàn)代計(jì)算機(jī)和其他電子設(shè)備中扮演著至關(guān)重要的角色,是數(shù)據(jù)
    的頭像 發(fā)表于 08-20 09:34 ?2467次閱讀

    半導(dǎo)體存儲器的基本結(jié)構(gòu)和特點(diǎn)

    半導(dǎo)體存儲器,又稱為半導(dǎo)體內(nèi)存,是一種基于半導(dǎo)體技術(shù)制造的電子器件,用于讀取和存儲數(shù)字信息。這種存儲器在現(xiàn)代計(jì)算機(jī)和其他電子設(shè)備中扮演著至關(guān)重要的角色,是數(shù)據(jù)
    的頭像 發(fā)表于 08-10 16:40 ?2493次閱讀

    ram存儲器和rom存儲器的區(qū)別是什么

    非易失性存儲器,主要用于存儲固件、操作系統(tǒng)和其他重要數(shù)據(jù)。 存儲方式: RAM存儲器使用動態(tài)存儲器(DRAM)或靜態(tài)
    的頭像 發(fā)表于 08-06 09:17 ?1385次閱讀

    EEPROM存儲器如何加密

    擦寫、可編程的特性,EEPROM在各種應(yīng)用場景中得到了廣泛的應(yīng)用。然而,隨著技術(shù)的發(fā)展,數(shù)據(jù)安全問題日益突出,對EEPROM存儲器進(jìn)行加密的需求也越來越高。 EEPROM存儲器概述 1.1 EEPROM
    的頭像 發(fā)表于 08-05 18:05 ?2163次閱讀