在數字設備中,數據的傳輸是大量的,傳輸的數據都是由0和1構成的進制數字組成。在數據傳輸或數字通信中,由于存在噪聲和干擾,二進制信息的傳輸可能會出現差錯(0變為1,或者1變為0)。
為了檢驗這種錯誤,常采用奇偶校驗的方法。即在原二進制信息碼組后添加一位檢驗位(監督碼元),使得添加校驗位碼元后整個碼組中1碼元的個數為奇數或偶數。若為奇數,稱為奇校驗;若為偶數,則稱為偶校驗。
在數據發送端用來產生奇(或偶) 校驗位的電路稱為奇(或偶)校驗發生器;在接收端,對接收的代碼進行檢驗的電路稱為奇(或偶)校驗器。
一、設計目標:
1)設計一個4位奇偶校驗器(4位輸入中有奇數個1時輸出1,偶數個1時輸出0),給出電路圖,完成由電路圖到晶體管級的轉化;
2)繪制原理圖, 完成電路特性模擬;
3)遵循設計規則完成晶體管級電路圖的版圖,流程如下:
版圖布局規劃-基本單元繪制-功能塊的繪制-布線規劃—總體版圖);
4)版圖檢查與驗證( DRC檢查);
5)針對版圖,給出實現該電路的工藝流程圖;
二、設計過程:
電路圖:
瞬態特性仿真:
版圖:
-
發生器
+關注
關注
4文章
1395瀏覽量
62482 -
仿真器
+關注
關注
14文章
1033瀏覽量
84911 -
晶體管
+關注
關注
77文章
9977瀏覽量
140593 -
奇偶校驗器
+關注
關注
0文章
7瀏覽量
7198 -
DRC
+關注
關注
2文章
153瀏覽量
36917
發布評論請先 登錄
UART中有奇偶校驗位和無奇偶校驗位的數據傳輸是怎樣的?
DES使用一個56位的密鑰以及附加的8位奇偶校驗位詳細資料說明
STM32的UART奇偶校驗注意

評論